总线传送协议,例如,信号的交接过程;同步
一种软硬结合且高效传输的视频解码方法
本发明属于linux系统下视频解码技术,涉及一种在linux系统下使用软硬结合的高效传输的视频解码设计方法。其特点在于:首先,移植ffmpeg到海思平台,对ffmpeg进行源码修改使其适配海思芯片。其次,启动PCIE通道与主机进行数据传输交互;然后,启动ffmpeg的动态库对网络传输的数据进行动态过滤,去除错误帧,同时获取图像与参数信息结合的数据包;最后,将完整数据包再传送给海思芯片的硬解码模块,从而完成解码任务。本发明使用芯片的硬解码模块完成解码过程,有效减少解码时间,采用PCIE通道传输解码前后的图像,极大地减少了数据传输时延。

2021-11-02

访问量:26

串口通信控制、配置、测试方法、装置、电子设备和存储介质
本发明实施例提供了一种串口通信控制、配置、测试方法、装置、电子设备和存储介质。所述串口通信控制方法包括:控制设备确定帧结构;所述控制设备基于所述帧结构,对用于控制受控设备的控制数据进行封装处理,得到至少一个数据帧,所述数据内容字段用于封装至少部分所述控制数据,所述数据功能指示字段用于封装至少部分所述控制数据的功能信息;所述控制设备向所述受控设备传输所述至少一个数据帧。在本发明实施例的方案中,所述帧结构中包括数据内容字段和与所述数据内容字段对应的数据功能指示字段,因此采用上述的帧结构封装控制数据,实现了不同功能的控制数据封装,从而实现了对不同设备的兼容。

2021-11-02

访问量:22

一种核磁共振兼容的医用设备通讯系统
本发明涉及一种核磁共振兼容的医用设备通讯系统,包括下位机和二级设备,所述的二级设备的数量为一个或多个,所述的下位机连接有FPGA,每个二级设备通过两根塑料光纤与FPGA连接,每根塑料光纤两端通过光电转换器分别与FPGA和二级设备连接,所述的FPGA中设有通讯控制器,所述的通讯控制器的数量与二级设备的数量相同,所述的通讯控制器通过串口通讯协议和二级设备进行一一对应的通讯。与现有技术相比,本发明具有抗干扰能力强、通讯速率高和可靠性强等优点。

2021-11-02

访问量:23

基于单片机实现1553B总线通信的方法及系统
本发明提供了一种基于单片机实现1553B总线通信的方法及系统,包括单片机对1553B芯片读操作方法,包括先读高8位,设置MSB-LSBn=‘1’,进行“哑读”操作,数据丢弃;等待一段时间;设置MSB-LSBn=‘0’,读低地址,存入共用体RTdata的高字节RTdata.bytedata[1];设置MSB-LSBn=‘1’,读高地址,存入共用体的低字节RTdata.bytedata[0];函数返回值是共用体的字RTdata.worddata。本发明克服单片机8位数据接口,与1553B 16位数据总线接口的矛盾,提高数据处理效率,并具有一定的灵活性。

2021-11-02

访问量:37

通信总线的挂死修复方法、装置、电子设备及存储介质
本申请公开了一种通信总线的挂死修复方法、装置、电子设备及存储介质。其中,该方法包括:检测所述中央处理器与基带处理单元之间的通信情况;在所述通信情况用于指示所述中央处理器与所述基带处理单元之间通信故障的情况下,确定部署在所述中央处理器与所述基带处理单元之间的通信总线产生的目标挂死事件;获取所述目标挂死事件对应的目标修复操作;按照所述目标修复操作对所述通信总线进行修复。本申请实施例在中央处理器与所述基带处理单元之间通信故障的情况下,能够自动确定通信总线产生的目标挂死事件,并执行目标挂死事件对应的修复操作,实现了在通信总线出现挂死的情况自动修复,提升了中央处理器在运行过程中的稳定性。

2021-11-02

访问量:26

一种双工通讯信息传递方法、系统及应用
本申请提出了一种双工通讯信息传递方法、系统及应用,适用于主控板和至少一级子控板依次序通讯连接,且每个子控板的控制逻辑一致的应用场景,包括以下步骤:主控板获取针对指定子控板的传递指令信息包,并依次序逐级向子控板传递,其中所述指令信息包至少包括指令位和指令信息,其中所述指令位和所述指定子控板所在的次序对应;所述子控板判断所述指令位是否为1,若不为1,则递减所述指令位并依次序继续逐级向下层级子控板传递所述指令信息包,直到所述指令位为1,提供一种灵活配置的双工通讯信息传递方法,以逐级变化的指令位取代额外配置的地址编码,实现即插即用、无法专业人员配置和安装的效果。

2021-11-02

访问量:29

一种基础串口的数据交互方法和数据通信模块
本发明公开了种基础串口的数据通信模块,设置在家电上,包括主控板芯片和通过通用异步收发传输器与主控板芯片通信连接的通讯芯片,主控板芯片给通讯芯片发送与待配对端进行配对的配对指令,通讯芯片进入配对状态,并在配对过程中,通讯芯片朝向主控板芯片先后发送配对状态指令和配对结果确认命令,且在主控板芯片发生状态改变时,主控板芯片向通讯芯片发送状态变化指令,待配对端发生状态改变时,待配对端通过通讯芯片向主控板芯片发送状态变化指令。还公开了基于此模块的数据交互方法,提高了数据传输的正确性及通信的可靠性。

2021-11-02

访问量:35

跨单板菊花链传输结构、master单板、slave单板和系统
本发明提供了一种跨单板菊花链传输结构、master单板、slave单板和系统,所述跨单板菊花链传输结构包括采用菊花链方式串联连接的一个master单板和N个slave单板,N≥1,N为整数;其中:所述master单板和所述slave单板、以及所述slave单板之间的时钟线和数据线直接连接;所述master单板和所述slave单板、以及所述slave单板之间的地址线按预设交错方式连接。与现有技术相比,本发明提供的跨单板菊花链传输结构、master单板、slave单板和系统,不仅减少了master单板连接器和驱动器的个数,而且能够显著降低了连接master单板以及slave单板的信号线的物料数量,具备较好的扩充性。

2021-11-02

访问量:25

一种智能互动多屏
本发明公开了一种智能互动多屏,包括触摸信号采集电路、传感器电路、主芯片电路、电源电路、配置电路、SDRAM电路、复位电路、JTAG电路、TFT显示模块和LED指示灯电路,主芯片的通信接口采用SPI,使用NIOS作为嵌入式处理器,触摸采集模块进行了去抖、滤波、单次连续触摸判断措施,电源电路分别对各个电路供电,所述JTAG电路对芯片进行下载程序和配置,所述触摸信号采集电路有四个输入即水平方向的X-、X+和垂直方向的Y-、Y+,具有高触摸灵敏度和准确度的特性,具有良好的应用市场。

2021-11-02

访问量:21

一种并行总线抗干扰的数字滤波方法
本发明涉及一种并行总线抗干扰的数字滤波方法,包含以下步骤:S1:利用FPGA或CPLD的总线采样时钟采样干扰信号,并在测试引脚上输出该干扰信号;S2:根据干扰信号宽度和采样时钟周期确定滤波位数;S3:对所述干扰信号进行滤波处理。本发明提供的数字滤波方法能够很好地滤除一些信号毛刺干扰,可提高总线的准确性和可靠性,同时并不会降低总线的速率;相比于在硬件上进行布局的改进,这种方法简单灵活,只需要在FPGA或CPLD的代码上进行优化就可以很好地解决问题;针对不同的干扰强度,可以灵活调整滤波器的宽度,提高时序的可靠性;并行总线易受干扰,可以灵活选择对特定信号做滤波。

2021-11-02

访问量:30

注册成为会员可查看更多数据。
技术分类