像素驱动电路、像素驱动方法、显示面板和显示装置

文档序号:1688117 发布日期:2020-01-03 浏览:38次 >En<

阅读说明:本技术 像素驱动电路、像素驱动方法、显示面板和显示装置 (Pixel driving circuit, pixel driving method, display panel and display device ) 是由 岳晗 玄明花 张粲 王灿 丛宁 陈小川 于 2019-09-26 设计创作,主要内容包括:本发明提供一种像素驱动电路、像素驱动方法、显示面板和显示装置。像素驱动电路包括电流控制电路和时间控制电路,所述电流控制电路用于控制产生并通过驱动电流输出端输出驱动电流;所述时间控制电路包括第一数据写入电路和驱动时间控制电路;所述第一数据写入电路用于在第一栅线提供的第一栅极驱动信号的控制下,控制将第一数据线提供的第一数据电压写入至所述驱动时间控制电路;所述驱动时间控制电路分别与参考电压端、所述电流控制电路、所述第一数据写入电路和发光元件电连接,用于根据参考电压和所述第一数据电压,控制通过所述驱动电流驱动所述发光元件发光的时间;所述参考电压端用于提供所述参考电压。本发明提升显示均一性。(The invention provides a pixel driving circuit, a pixel driving method, a display panel and a display device. The pixel driving circuit comprises a current control circuit and a time control circuit, wherein the current control circuit is used for controlling generation and outputting driving current through a driving current output end; the time control circuit comprises a first data writing circuit and a driving time control circuit; the first data writing circuit is used for controlling to write a first data voltage provided by a first data line into the driving time control circuit under the control of a first grid driving signal provided by a first grid line; the driving time control circuit is respectively electrically connected with a reference voltage end, the current control circuit, the first data writing circuit and the light-emitting element and is used for controlling the time for driving the light-emitting element to emit light through the driving current according to the reference voltage and the first data voltage; the reference voltage terminal is used for providing the reference voltage. The invention improves the display uniformity.)

像素驱动电路、像素驱动方法、显示面板和显示装置

技术领域

本发明涉及显示技术领域,尤其涉及一种像素驱动电路、像素驱动方法、显示面板和显示装置。

背景技术

在自发光显示控制技术中,因为电流的控制能力有限,比较难兼顾高亮度、高对比度,因此灰阶控制需要通过电流和时间来同时控制。然而在现有技术中,由于显示面板中不同的发光元件的阈值电压不均一,以及时间控制电路中的第一驱动晶体管的阈值电压不均一,会产生显示不均一的问题。

发明内容

本发明的主要目的在于提供一种像素驱动电路、像素驱动方法、显示面板和显示装置解决由于显示面板中的不同的发光元件的阈值电压不均一以及不同的第一驱动晶体管的阈值电压不均一而引起的显示不均一的问题。

为了达到上述目的,本发明提供了一种像素驱动电路,包括电流控制电路和时间控制电路,其中,所述电流控制电路用于控制产生并通过驱动电流输出端输出驱动电流;

所述时间控制电路包括第一数据写入电路和驱动时间控制电路;

所述第一数据写入电路用于在第一栅线提供的第一栅极驱动信号的控制下,控制将第一数据线提供的第一数据电压写入至所述驱动时间控制电路;

所述驱动时间控制电路分别与参考电压端、所述电流控制电路、所述第一数据写入电路和发光元件电连接,用于根据参考电压和所述第一数据电压,控制通过所述驱动电流驱动所述发光元件发光的时间;所述参考电压端用于提供所述参考电压。

实施时,所述驱动时间控制电路包括电压输入电路、第一驱动电路、第一补偿电路、时间控制电容和第一初始化电路;

所述电压输入电路用于在发光控制线提供的发光控制信号的控制下,控制将所述参考电压提供至所述时间控制电容的第二端;

第一驱动电路的控制端与所述时间控制电容的第一端电连接,所述第一驱动电路的第一端分别与所述电流控制电路的驱动电流输出端和所述第一数据写入电路电连接,所述第一驱动电路的第二端与所述发光元件电连接,所述第一驱动电路用于在其控制端的电位的控制下,控制所述第一驱动电路的第一端与所述第一驱动电路的第二端之间连通;

所述第一数据写入电路用于将所述第一数据电压写入至所述第一驱动电路的第一端;

所述第一补偿电路用于在所述第一栅极驱动信号的控制下,控制所述第一驱动电路的控制端与所述第一驱动电路的第二端之间连通,并控制将预设电压提供至发光元件的第一极,并控制所述发光元件的第二极与所述时间控制电容的第二端之间连通;

所述第一初始化电路用于在第一复位控制线提供的第一复位控制信号的控制下,控制对所述时间控制电容的第一端的电位和所述时间控制电容的第二端的电位进行复位。

实施时,所述驱动时间控制电路还包括第一发光控制电路;

所述第一发光控制电路用于在发光控制线提供的发光控制信号的控制下,控制所述第一驱动电路的第二端与所述发光元件的第一极之间连通,并控制所述发光元件的第二极与第一电压端之间连通。

实施时,所述第一数据写入电路包括第一数据写入晶体管;

所述第一数据写入晶体管的控制极与第一栅线电连接,所述第一数据写入晶体管的第一极与所述第一数据线电连接,所述第一数据写入晶体管的第二极与所述驱动时间控制电路电连接。

实施时,所述电压输入电路包括电压输入晶体管;

所述电压输入晶体管的控制极与所述发光控制线电连接,所述电压输入晶体管的第一极与所述参考电压端电连接,所述电压输入晶体管的第二极与所述时间控制电容的第二端电连接。

实施时,所述第一驱动电路包括第一驱动晶体管;

所述第一驱动晶体管的控制极与所述时间控制电容的第一端电连接,所述第一驱动晶体管的第一极分别与所述电流控制电路的驱动电流输出端和所述第一数据写入电路电连接,所述第一驱动晶体管的第二极与所述发光元件电连接。

实施时,所述第一补偿电路包括第一补偿晶体管、第二补偿晶体管和第三补偿晶体管;

所述第一补偿晶体管的控制极与所述第一栅线电连接,所述第一补偿晶体管的第一极与所述第一驱动电路的控制端电连接,所述第一补偿晶体管的第二极与所述第一驱动电路的第二端电连接;

所述第二补偿晶体管的控制极与所述第一栅线电连接,所述第二补偿晶体管的第一极与预设电压端电连接,所述第二补偿晶体管的第二极与所述发光元件的第一极电连接;

所述第三补偿晶体管的控制极与所述第一栅线电连接,所述第三补偿晶体管的第一极与所述发光元件的第二极电连接,所述第三补偿晶体管的第二极与所述时间控制电容的第二端电连接。

实施时,所述第一初始化电路包括第一初始化晶体管和第二初始化晶体管;

所述第一初始化晶体管的控制极与所述第一复位控制线电连接,所述第一初始化晶体管的第一极与所述时间控制电容的第一端电连接,所述第一初始化晶体管的第二极与第一初始化电压端电连接;

所述第二初始化晶体管的控制极与所述第一复位控制线电连接,所述第二初始化晶体管的第一极与所述时间控制电容的第二端电连接,所述第二初始化晶体管的第二极与第二初始化电压端电连接。

实施时,所述第一发光控制电路包括第一发光控制晶体管和第二发光控制晶体管;

所述第一发光控制晶体管的控制极与所述发光控制线电连接,所述第一发光控制晶体管的第一极与所述第一驱动电路的第二端电连接,所述第一发光控制晶体管的第二极与所述发光元件的第一极电连接;

所述第二发光控制晶体管的控制极与所述发光控制线电连接,所述第二发光控制晶体管的第一极与所述发光元件的第二极电连接,所述第二发光控制晶体管的第二极与所述第一电压端电连接。

实施时,所述电流控制电路包括第二驱动电路、第二初始化电路、第二数据写入电路、电流控制电容、第二发光控制电路和第二补偿电路;

所述第二发光控制电路用于在发光控制线输入的发光控制信号的控制下,控制所述第二驱动电路的第一端与所述电流控制电容的第一端之间连通,并控制所述第二驱动电路的第二端与所述驱动电流输出端之间连通;

所述电流控制电容的第二端与所述第二驱动电路的控制端电连接;

所述第二驱动电路用于在其控制端的电位的控制下,控制所述第二驱动电路的第一端与所述第二驱动电路的第二端之间连通;

所述第二数据写入电路用于在第二栅线提供的第二栅极驱动信号的控制下,控制第二数据线与所述第二驱动电路的第一端之间连通;

所述第二补偿电路用于在所述第二栅极驱动信号的控制下,控制所述第二驱动电路的控制端与所述第二驱动电路的第二端之间连通;

所述第二初始化电路用于在第二复位控制线提供的第二复位控制信号的控制下,控制第三初始化电压端与所述第二驱动电路的控制端之间连通。

实施时,所述第二驱动电路包括第二驱动晶体管;所述电流控制电容的第一端与电源电压端电连接;

所述第二驱动晶体管的控制极为所述第二驱动晶体管的控制端,所述第二驱动晶体管的第一极为所述第二驱动电路的第一端,所述第二驱动晶体管的第二极为所述第二驱动电路的第二端;

所述第二数据写入电路包括第二数据写入晶体管;

所述第二数据写入晶体管的控制极与所述第二栅线电连接,所述第二数据写入晶体管的第一极与所述第二数据线电连接,所述第二数据写入晶体管的第二极与所述第二驱动晶体管的第一极电连接;

所述第二补偿电路包括第四补偿晶体管;

所述第四补偿晶体管的控制极与所述第二栅线电连接,所述第四补偿晶体管的第一极与所述第二驱动电路的控制端电连接,所述第四补偿晶体管的第二极与所述第二驱动电路的第二端电连接;

所述第二发光控制电路包括第三发光控制晶体管和第四发光控制晶体管;

所述第三发光控制晶体管的控制极与所述发光控制线电连接,所述第三发光控制晶体管的第一极与所述第二驱动电路的第一端电连接,所述第三发光控制晶体管的第二极与所述电流控制电容的第一端电连接;

所述第四发光控制晶体管的控制极与所述发光控制线电连接,所述第四发光控制晶体管的第一极与所述第二驱动电路的第二端电连接,所述第四发光控制晶体管的第二极与所述驱动电流输出端电连接。

实施时,所述第二初始化电路包括第三初始化晶体管;

所述第三初始化晶体管的控制极与所述第二复位控制线电连接,所述第三初始化晶体管的第一极与第三初始化电压端电连接,所述第三初始化晶体管的第二极与所述第二驱动电路的控制端电连接。

本发明还提供了一种像素驱动方法,用于驱动上述的像素驱动电路,所述像素驱动方法包括:

电流控制电路控制产生并通过驱动电流输出端输出驱动电流,驱动时间控制电路根据参考电压和所述第一数据电压,控制通过所述驱动电流驱动所述发光元件发光的时间。

实施时,显示时间包括第一阶段、时间复位阶段和时间充电阶段,所述驱动时间控制电路包括电压输入电路、第一驱动电路、第一补偿电路、时间控制电容和第一初始化电路;所述像素驱动方法包括:

在第一阶段,电流控制电路控制将第二数据电压写入其包括的第二驱动电路的控制端;

在时间复位阶段,第一初始化电路控制对所述时间控制电容的第一端的电位和所述时间控制电容的第二端的电位进行复位,以使得在时间充电阶段开始时,所述第一驱动电路能够在其控制端的电位的控制下,控制第一驱动电路的第一端与第一驱动电路的第二端之间连通;

在时间充电阶段,在第一栅线提供的第一栅极驱动信号的控制下,所述第一数据写入电路控制将第一数据线提供的第一数据电压Vdata1写入至所述第一驱动电路的第一端,所述第一补偿电路控制所述第一驱动电路的控制端与所述第一驱动电路的第二端之间连通,并控制将预设电压Common1提供至发光元件的第一极,并控制发光元件的第二极与所述时间控制电容的第二端之间连通,以使得所述时间控制电容的第二端的电位变为Common1-Vf,Vf为发光元件的阈值电压;所述第一驱动电路导通其第一端与其第二端之间的连接,所述补偿控制电压通过导通的第一驱动电路为时间控制电容充电,直至所述第一驱动电路的控制端的电位变为Vdata1+Vth1;Vth1为所述第一驱动电路包括的第一驱动晶体管的阈值电压;

在发光阶段,所述电流控制电路根据第二数据电压控制产生并通过驱动电流输出端输出驱动电流;所述电压输入电路在发光控制线EM提供的发光控制信号的控制下,控制将参考电压Vref提供至时间控制电容的第二端,以控制所述第一驱动电路的控制端的电位跳变为Vdata1+Vref-Common1+Vf+Vth1。

实施时,所述第一阶段包括电流复位阶段和电流充电阶段,所述电流控制电路包括第二驱动电路、第二初始化电路、第二数据写入电路、电流控制电容、第二发光控制电路和第二补偿电路;所述像素驱动方法包括:

在电流复位阶段,第二初始化电路在第二复位控制信号的控制下,控制对所述第二驱动电路的控制端的电位进行复位,以使得在电流充电阶段开始时,所述第二驱动电路能够导通其第一端与其第二端之间的连接;

在电流充电阶段,所述第二数据写入电路在第二栅线Gate提供的第二栅极驱动信号的控制下,控制第二数据线与所述第二驱动电路的第一端之间连通,以将第二数据线上的第二数据电压Vdata2写入所述第二驱动电路的第一端,所述第二驱动电路导通其第一端与其第二端之间的连接,并第二补偿电路控制所述第二驱动电路的控制端与所述第二驱动电路的第二端之间连通;通过Vdata2为所述电流控制电容充电,以提升所述第二驱动电路的控制端的电位,直至所述第二驱动电路断开其第一端与其第二端之间的连接,此时所述第二驱动电路的控制端的电位为Vdata2+Vth2,Vth2为第二驱动电路中的第二驱动晶体管的阈值电压。

本发明还提供了一种显示面板,包括上述的像素驱动电路。

本发明还提供了一种显示装置,包括上述的显示面板。

与现有技术相比,本发明所述的像素驱动电路、像素驱动方法、显示面板和显示装置通过驱动时间控制电路控制发光元件的发光时间,并使得所述发光时间与发光元件的阈值电压Vf和驱动时间控制电路中的第一驱动电路包括的第一驱动晶体管的阈值电压Vth1无关,解决由于显示面板中的不同的发光元件的阈值电压不均一以及不同的第一驱动晶体管的阈值电压不均一而引起的显示不均一的问题,以提升显示均一性。

附图说明

图1是本发明实施例所述的像素驱动电路的结构图;

图2是本发明另一实施例所述的像素驱动电路的结构图;

图3是本发明又一实施例所述的像素驱动电路的结构图;

图4是本发明所述的像素驱动电路的第一具体实施例的电路图;

图5是本发明再一实施例所述的像素驱动电路的结构图;

图6是本发明所述的像素驱动电路的第二具体实施例的电路图;

图7是本发明所述的像素驱动电路的第二具体实施例的工作时序图。

具体实施方式

下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。

本发明所有实施例中采用的晶体管均可以为三极管、薄膜晶体管或场效应管或其他特性相同的器件。在本发明实施例中,为区分晶体管除控制极之外的两极,将其中一极称为第一极,另一极称为第二极。

在实际操作时,当所述晶体管为三极管时,所述控制极可以为基极,所述第一极可以为集电极,所述第二极可以发射极;或者,所述控制极可以为基极,所述第一极可以为发射极,所述第二极可以集电极。

在实际操作时,当所述晶体管为薄膜晶体管或场效应管时,所述控制极可以为栅极,所述第一极可以为漏极,所述第二极可以为源极;或者,所述控制极可以为栅极,所述第一极可以为源极,所述第二极可以为漏极。

如图1所示,本发明实施例所述的像素驱动电路包括电流控制电路11和时间控制电路,其中,所述电流控制电路11用于控制产生并通过驱动电流输出端输出驱动电流;

所述时间控制电路包括第一数据写入电路121和驱动时间控制电路122;

所述第一数据写入电路121分别与第一栅线Gate1、第一数据线Data1和所述驱动时间控制电路122电连接,用于在第一栅线Gate1提供的第一栅极驱动信号的控制下,控制将第一数据线Data1提供的第一数据电压写入至所述驱动时间控制电路122;

所述驱动时间控制电路122分别与参考电压端Ref、所述电流控制电路11、所述第一数据写入电路121和发光元件EL电连接,用于根据参考电压Vref和所述第一数据电压,控制通过所述驱动电流驱动所述发光元件EL发光的时间;所述参考电压端Ref用于提供所述参考电压Vref。

本发明实施例可以通过驱动时间控制电路122控制发光元件EL的发光时间,并使得所述发光时间与Vf和Vth1无关,解决由于显示面板中的不同的发光元件的阈值电压不均一以及不同的第一驱动晶体管的阈值电压不均一而引起的显示不均一的问题,以提升显示均一性。其中,Vf为发光元件EL的阈值电压,Vth1为所述驱动时间控制电路122中的第一驱动电路22包括的第一驱动晶体管的阈值电压。

在具体实施时,所述发光元件EL的第一极与所述驱动时间控制电路122电连接,所述发光元件EL的第二极与低电压端或地端电连接,但不以此为限。

在本发明实施例中,所述发光元件EL可以为有机发光二极管,此时,所述发光元件EL的第一极为有机发光二极管的阳极,所述发光元件EL的第二极为有机发光二极管的阴极,但不以此为限。

在具体实施时,如图2所示,在图1所示的像素驱动电路的实施例的基础上,所述驱动时间控制电路可以包括电压输入电路21、第一驱动电路22、第一补偿电路23、第一初始化电路24和时间控制电容C2;

所述电压输入电路21分别与发光控制线EM、参考电压端Ref和所述时间控制电容C2的第二端N2电连接,用于在发光控制线EM提供的发光控制信号的控制下,控制将参考电压Vref提供至所述时间控制电容C2的第二端N2;所述参考电压端Ref用于提供参考电压Vref;

第一驱动电路22的控制端与所述时间控制电容C2的第一端N1电连接,所述第一驱动电路22的第一端分别与所述电流控制电路11的驱动电流输出端和所述第一数据写入电路121电连接,所述第一驱动电路22的第二端与所述发光元件EL电连接,所述第一驱动电路22用于在其控制端的电位的控制下,控制所述第一驱动电路22的第一端与所述第一驱动电路22的第二端之间连通;

所述第一数据写入电路121用于将所述第一数据电压写入至所述第一驱动电路22的第一端;

所述第一补偿电路23分别与第一栅线Gate1、所述第一驱动电路22的控制端、所述第一驱动电路22的第二端、所述时间控制电容C2的第二端N2和预设电压端电连接,用于在所述第一栅线Gate1提供的第一栅极驱动信号的控制下,控制所述第一驱动电路22的控制端与所述第一驱动电路22的第二端之间连通,并控制将所述预设电压端输入的预设电压Common1提供至发光元件EL的第一极,并控制所述发光元件EL的第二极与所述时间控制电容C2的第二端N2之间连通;

所述第一初始化电路24分别与第一复位控制线Reset1、所述时间控制电容C2的第一端N1和所述第二时间控制电容C2的第二端N2电连接,用于在第一复位控制线Reset1提供的第一复位控制信号的控制下,控制对所述时间控制电容C2的第一端N1的电位和所述时间控制电容C2的第二端N2的电位进行复位。

本发明如图2所示的像素驱动电路的实施例在工作时,

在第一阶段,电流控制电路11控制将第二数据电压写入其包括的第二驱动电路的控制端;

在时间复位阶段,第一初始化电路24控制对所述时间控制电容C2的第一端N1的电位和所述时间控制电容C2的第二端N2的电位进行复位,将C2的第一端N1的电位复位为第一时间初始化电压Vini_time1,以使得在时间充电阶段开始时,所述第一驱动电路22能够在其控制端的电位的控制下,控制第一驱动电路22的第一端与第一驱动电路22的第二端之间连通,第一初始化电路24还将C2的第二端N2的电位复位为第二时间初始化电压Vini_time2,以使得在时间充电阶段开始时,所述发光元件EL能够导通其第一极与其第二极之间的连接;

在时间充电阶段,在第一栅线Gate1提供的第一栅极驱动信号的控制下,所述第一数据写入电路121控制将第一数据线Data1提供的第一数据电压Vdata1写入至所述第一驱动电路22的第一端,所述第一补偿电路23控制所述第一驱动电路22的控制端与所述第一驱动电路22的第二端之间连通,并控制将预设电压Common1提供至发光元件EL的第一极,并控制所述发光元件EL的第二极与所述时间控制电容C2的第二端N2之间连通,并在时间充电阶段开始时,所述发光元件EL导通其第一极与其第二极之间的连接,通过预设电压Common1向时间控制电容C2充电,直至所述时间控制电容C2的第二端N2的电位变为Common1-Vf,所述发光元件EL断开其第一极与其第二极之间的连接,其中,Vf为发光元件EL的阈值电压;所述第一驱动电路22导通其第一端与其第二端之间的连接,所述补偿控制电压通过导通的第一驱动电路22为时间控制电容C2充电,直至N1的电位变为Vdata1+Vth1;Vdata1为第一数据电压;

在发光阶段,所述电流控制电路11根据第二数据电压Vdata2控制产生并通过驱动电流输出端输出驱动电流;所述电压输入电路21在发光控制线EM提供的发光控制信号的控制下,控制将参考电压Vref提供至所述时间控制电容C2的第二端N2;所述参考电压端Ref用于提供参考电压Vref;此时C2的第一端N1的电位跳变为Vdata1+Vref-Common1+Vf+Vth1,从而使得发光元件EL的发光时间不与Vf和Vth1相关;当T8打开时,所述电流控制电路11驱动发光元件EL发光。

在所述发光阶段,第一驱动电路22包括的第一驱动晶体管的栅极电压等于N1的电位,第一驱动晶体管的源极电压与OLED的阈值电压Vf有关,当第一驱动晶体管的栅源电压与Vth1的差值小于0时,该第一驱动晶体管打开,则该第一驱动晶体管的导通时间与Vth1和Vf无关。

本发明如图2所示的像素驱动电路的实施例在工作时,在发光阶段,参考电压Vref为Vref0+K×t,其中,K为正数,Vref0为所述发光阶段开始时Ref提供的初始参考电压,t为发光阶段中的时间点与所述发光阶段的开始时间之间的时间差值,随着N2的电位的升高,N1的电位也升高,直至第一驱动电路22中的第一驱动晶体管的栅源电压上升至能够使得该第一驱动晶体管关断,则发光元件EL由发光变为不发光,因此通过控制Vdata1和Vref能够控制发光元件EL的发光时间。

在具体实施时,所述第一阶段可以包括电流复位阶段和电流充电阶段,本发明如图2所示的像素驱动电路的实施例在工作时,

在电流复位阶段,对电流控制电路11中的第二驱动电路的控制端的电位进行复位;

在电流充电阶段,将第二数据线上的第二数据电压Vdata2写入第二驱动电路的第一端,并对第二驱动电路包括的第二驱动晶体管的阈值电压Vth2进行补偿,使得所述第二驱动电路的控制端的电位为Vdata2+Vth2。

在本发明实施例中,所述第一驱动晶体管可以为p型晶体管,但不以此为限,在实际操作时,所述第一驱动晶体管也可以为n型晶体管,此时,K为负数。

在具体实施时,所述第一数据写入电路可以包括第一数据写入晶体管;

所述第一数据写入晶体管的控制极与第一栅线电连接,所述第一数据写入晶体管的第一极与所述第一数据线电连接,所述第一数据写入晶体管的第二极与所述驱动时间控制电路电连接。

优选的,所述驱动时间控制电路还包括第一发光控制电路;

所述第一发光控制电路用于在发光控制线提供的发光控制信号的控制下,控制所述第一驱动电路的第二端与所述发光元件的第一极之间连通,并控制所述发光元件的第二极与第一电压端之间连通。

如图3所示,在图2所示的像素驱动电路的实施例的基础上,所述驱动时间控制电路还包括第一发光控制电路25;

所述第一发光控制电路25分别与发光控制线EM、所述第一驱动电路22的第二端、所述发光元件EL的第一极、所述发光元件EL的第二极和第一电压端VT1电连接,用于在发光控制线EM提供的发光控制信号的控制下,控制所述第一驱动电路22的第二端与所述发光元件EL的第一极之间连通,并控制所述发光元件EL的第二极与第一电压端VT1之间连通。

本发明如图3所述的像素驱动电路的实施例在工作时,在发光阶段,所述第一发光控制电路25在发光控制线EM提供的发光控制信号的控制下,控制所述第一驱动电路22的第二端与所述发光元件EL的第一极之间连通,并控制所述发光元件EL的第二极与第一电压端VT1之间连通。

在具体实施时,所述第一电压端VT1可以为低电压端或地端,但不以此为限。

具体的,所述电压输入电路可以包括电压输入晶体管;

所述电压输入晶体管的控制极与所述发光控制线电连接,所述电压输入晶体管的第一极与参考电压端电连接,所述电压输入晶体管的第二极与所述时间控制电容的第二端电连接。

具体的,所述第一驱动电路可以包括第一驱动晶体管;

所述第一驱动晶体管的控制极与所述时间控制电容的第一端电连接,所述第一驱动晶体管的第一极分别与所述电流控制电路的驱动电流输出端和所述第一数据写入电路电连接,所述第一驱动晶体管的第二极与所述发光元件电连接。

在具体实施时,所述第一补偿电路可以包括第一补偿晶体管、第二补偿晶体管和第三补偿晶体管;

所述第一补偿晶体管的控制极与所述第一栅线电连接,所述第一补偿晶体管的第一极与所述第一驱动电路的控制端电连接,所述第一补偿晶体管的第二极与所述第一驱动电路的第二端电连接;

所述第二补偿晶体管的控制极与所述第一栅线电连接,所述第二补偿晶体管的第一极与预设电压端电连接,所述第二补偿晶体管的第二极与所述发光元件的第一极电连接;

所述第三补偿晶体管的控制极与所述第一栅线电连接,所述第三补偿晶体管的第一极与所述发光元件的第二极电连接,所述第三补偿晶体管的第二极与所述时间控制电容的第二端电连接。

具体的,所述第一初始化电路可以包括第一初始化晶体管和第二初始化晶体管;

所述第一初始化晶体管的控制极与所述第一复位控制线电连接,所述第一初始化晶体管的第一极与所述时间控制电容的第一端电连接,所述第一初始化晶体管的第二极与第一初始化电压端电连接;

所述第二初始化晶体管的控制极与所述第一复位控制线电连接,所述第二初始化晶体管的第一极与所述时间控制电容的第二端电连接,所述第二初始化晶体管的第二极与第二初始化电压端电连接。

具体的,所述第一发光控制电路可以包括第一发光控制晶体管和第二发光控制晶体管;

所述第一发光控制晶体管的控制极与所述发光控制线电连接,所述第一发光控制晶体管的第二极与所述第一驱动电路的第二端电连接,所述第二发光控制晶体管的第二极与所述发光元件的第一极电连接;

所述第二发光控制晶体管的控制极与所述发光控制线电连接,所述第二发光控制晶体管的第一极与所述发光元件的第二极电连接,所述第二发光控制晶体管的第二极与所述第一电压端电连接。

如图4所示,在图3所示的像素驱动电路的实施例的基础上,在本发明所述的像素驱动电路的第一具体实施例中,

所述发光元件为有机发光二极管OLED;

所述电压输入电路包括电压输入晶体管T15;所述第一数据写入电路包括第一数据写入晶体管T7;所述第一驱动电路包括第一驱动晶体管T8;第一发光控制电路包括第一发光控制晶体管T10和第二发光控制晶体管T14;

所述第一数据写入晶体管T7的栅极与第一栅线Gate1电连接,所述第一数据写入晶体管T7的源极与第一数据线Data1电连接,所述第一数据写入晶体管T7的漏极与第一驱动晶体管T8的源极电连接;

所述电压输入晶体管T15的栅极与EM发光控制线电连接,所述电压输入晶体管T15的源极与参考电压端Ref电连接,所述电压输入晶体管T15的漏极与时间控制电容C2的第二端N2电连接;

所述第一驱动晶体管T8的栅极与所述时间控制电容C2的第一端N1电连接,所述第一驱动晶体管T8的源极与所述电流控制电路11的驱动电流输出端电连接,所述第一驱动晶体管T8的漏极与第一发光控制晶体管T10的源极电连接;

所述第一发光控制晶体管T10的栅极与发光控制线EM电连接,所述第一发光控制晶体管T10的漏极与有机发光二极管OLED的阳极电连接;

所述第二发光控制晶体管T10的栅极与发光控制线EM电连接,所述第二发光控制晶体管T10的源极与有机发光二极管OLED的阴极电连接,所述第二发光控制晶体管T10的漏极与低电压端电连接,所述低电压端用于提供低电压VSS;

所述第一补偿电路包括第一补偿晶体管T9、第二补偿晶体管T12和第三补偿晶体管T13;

所述第一补偿晶体管T9的栅极与所述第一栅线Gate1电连接,所述第一补偿晶体管T9的源极与所述第一驱动晶体管T8的栅极电连接,所述第一补偿晶体管T9的漏极与所述第一驱动晶体管T8的漏极电连接;

所述第二补偿晶体管T12的栅极与所述第一栅线Gate1电连接,所述第二补偿晶体管T12的源极与预设电压端电连接,所述第二补偿晶体管T12的漏极与所述有机发光二极管OLED的阳极电连接;所述预设电压端用于提供预设电压Common1;

所述第三补偿晶体管T13的栅极与所述第一栅线Gate1电连接,所述第三补偿晶体管T13的源极与所述有机发光二极管OLED的阴极电连接,所述第三补偿晶体管T13的漏极与所述时间控制电容C2的第二端电连接;

所述第一初始化电路包括第一初始化晶体管T11和第二初始化晶体管T16;

所述第一初始化晶体管T16的栅极与所述第一复位控制线Reset1电连接,所述第一初始化晶体管T16的源极与所述时间控制电容C2的第一端N1电连接,所述第一初始化晶体管T16的漏极与第一初始化电压端电连接;所述第一初始化电压端用于提供第一初始化电压Vini_time1;

所述第二初始化晶体管T11的栅极与所述第一复位控制线Reset1电连接,所述第二初始化晶体管T11的源极与所述时间控制电容C2的第二端N2电连接,所述第二初始化晶体管T11的漏极与第二初始化电压端电连接;所述第二初始化电压端用于提供第二初始化电压Vini_time2;

所述第一发光控制电路包括第一发光控制晶体管T10和第二发光控制晶体管T14;

所述第一发光控制晶体管T10的栅极与所述发光控制线EM电连接,所述第一发光控制晶体管T10的源极与所述第一驱动晶体管T8的漏极电连接,所述第一发光控制晶体管T10的漏极与所述有机发光二极管OLED的阳极电连接;

所述第二发光控制晶体管T14的栅极与所述发光控制线EM电连接,所述第二发光控制晶体管T14的源极与所述有机发光二极管的阴极电连接,所述第二发光控制晶体管T14的漏极接入低电压VSS。

在图4所示的像素驱动电路的第一具体实施例中,所有的晶体管都为p型薄膜晶体管,但不以此为限。

本发明如图4所示的像素驱动电路的第一具体实施例在工作时,

在电流复位阶段,对电流控制电路11中的第二驱动电路的控制端的电位进行复位;

在电流充电阶段,将第二数据线上的第二数据电压Vdata2写入第二驱动电路的第一端,并对第二驱动电路包括的第二驱动晶体管的阈值电压Vth2进行补偿,使得所述第二驱动电路的控制端的电位为Vdata2+Vth2;

在时间复位阶段,EM输入高电平,Reset1输入低电平,Gate1输入高电平,T11和T116打开,以将N1的电位复位为Vini_time1,以使得在时间充电阶段开始时,所述第一驱动晶体管T8能够导通,并将N2的电位复位为第二时间初始化电压Vini_time2,以使得在时间充电阶段开始时,OLED能够处于导通状态;

在时间充电阶段,EM输入高电平,Reset1输入高电平,Gate1输入低电平,T7、T9、T12和T13都打开,以将第一数据线Data1提供的第一数据电压Vdata1写入至第一驱动晶体管T8的源极,T8的栅极与T8的漏极之间连通,并OLED的阴极与C2的第二端N2之间连通,并将预设电压Common1提供至OLED的阳极,OLED处于导通状态,通过预设电压Common1为C2充电,直至C2的第二端N2的电位变为Common1-Vf,OLED处于关断状态;并T8打开,以通过Vdata1为C2充电,以提升N1的电位,直至N1的电位变为Vdata1+Vth1,其中,Vth1为T8的阈值电压;

在发光阶段,Reset1输入高电平,Gate1输入高电平,EM输入低电平,T15、T10和T14打开,N2的电位变为Vref,则N1的电位跳变为Vdata1+Vref-Common1+Vf+Vth1,通过Vref和Vdata1,可以控制OLED的发光时间。

在所述发光阶段,第一驱动晶体管T8的栅极电压等于N1的电位,第一驱动晶体管T8的源极电压与OLED的阈值电压Vf有关,当第一驱动晶体管T8的栅源电压与Vth1的差值小于0时,T8打开,则T8的导通时间与Vth1和Vf无关。

本发明实施例所述的如图4所示的像素驱动电路的第一具体实施例在工作时,在发光阶段,参考电压Vref为Vref0+K×t,其中,K为正数,Vref0为所述发光阶段开始时Ref提供的初始参考电压,t为发光阶段中的时间点与所述发光阶段的开始时间之间的时间差值,随着N2的电位的升高,N1的电位也升高,直至第一驱动电路22中的第一驱动晶体管的栅源电压上升至能够使得该第一驱动晶体管关断,则发光元件EL由发光变为不发光,因此通过控制Vdata1和Vref能够控制发光元件EL的发光时间。

在具体实施时,所述电流控制电路可以包括第二驱动电路、第二数据写入电路、电流控制电容、第二发光控制电路、第二初始化电路和第二补偿电路;所述电流控制电容的第一端与电源电压端电连接;

所述第二发光控制电路用于在发光控制线输入的发光控制信号的控制下,控制所述第二驱动电路的第一端与所述电流控制电容的第一端之间连通,并控制所述第二驱动电路的第二端与所述驱动电流输出端之间连通;

所述电流控制电容的第二端与所述第二驱动电路的控制端电连接;

所述第二驱动电路用于在其控制端的电位的控制下,控制所述第二驱动电路的第一端与所述第二驱动电路的第二端之间连通;

所述第二数据写入电路用于在第二栅线提供的第二栅极驱动信号的控制下,控制第二数据线与所述第二驱动电路的第一端之间连通;

所述第二补偿电路用于在所述第二栅极驱动信号的控制下,控制所述第二驱动电路的控制端与所述第二驱动电路的第二端之间连通;

所述第二初始化电路用于在第二复位控制线提供的第二复位控制信号的控制下,控制第三初始化电压端与所述第二驱动电路的控制端之间连通。

如图5所示,在图1所示的像素驱动电路的实施例的基础上,所述电流控制电路包括第二驱动电路51、第二数据写入电路52、电流控制电容C1、第二发光控制电路53、第二初始化电路54和第二补偿电路55;C1的第一端接入高电压VDD;

所述第二发光控制电路53分别与发光控制线EM、第二驱动电路51的第一端、所述电流控制电容C1的第一端,所述第二驱动电路51的第二端和所述驱动电流输出端电连接,用于在发光控制线EM输入的发光控制信号的控制下,控制所述第二驱动电路51的第一端与所述电流控制电容C1的第一端之间连通,并控制所述第二驱动电路51的第二端与所述驱动电流输出端之间连通;所述驱动电流输出端与所述驱动时间控制电路122电连接;

所述电流控制电容C1的第一端与电源电压端电连接,所述电流控制电容C1的第二端与所述第二驱动电路51的控制端电连接;所述电源电压端用于提供高电压VDD;

所述第二驱动电路51用于在其控制端的电位的控制下,控制所述第二驱动电路51的第一端与所述第二驱动电路51的第二端之间连通;

所述第二数据写入电路52分别与第二栅线Gate2、第二数据线Data2和所述第二驱动电路51的第一端电连接,用于在第二栅线Gate2提供的第二栅极驱动信号的控制下,控制第二数据线Data2与所述第二驱动电路51的第一端之间连通;

所述第二补偿电路55分别与所述第二栅线Gate2、所述第二驱动电路51控制端和所述第二驱动电路51的第二端电连接,用于在所述第二栅极驱动信号的控制下,控制所述第二驱动电路51的控制端与所述第二驱动电路52的第二端之间连通;

所述第二初始化电路54分别与第二复位控制线Reset2、第三初始化电压端和所述第二驱动电路51的控制端电连接,用于在第二复位控制线Reset2提供的第二复位控制信号的控制下,控制第三初始化电压端与所述第二驱动电路51的控制端之间连通;所述第三初始化电压端用于提供第三初始化电压Vinit。

本发明如图5所示的像素驱动电路的实施例在工作时,

在电流复位阶段,第二初始化电路54在第二复位控制信号的控制下,控制对所述第二驱动电路51的控制端的电位进行复位,以使得在电流充电阶段开始时,所述第二驱动电路51能够导通其第一端与其第二端之间的连接;

在电流充电阶段,所述第二数据写入电路52在第二栅线Gate2提供的第二栅极驱动信号的控制下,控制第二数据线Data2与所述第二驱动电路51的第一端之间连通,以将第二数据线Data2上的第二数据电压Vdata2写入所述第二驱动电路51的第一端,所述第二驱动电路51导通其第一端与其第二端之间的连接,并第二补偿电路55控制所述第二驱动电路51的控制端与所述第二驱动电路52的第二端之间连通;通过Vdata2为C1充电,以提升所述第二驱动电路51的控制端的电位,直至所述第二驱动电路51断开其第一端与其第二端之间的连接,此时所述第二驱动电路51的控制端的电位为Vdata2+Vth2,Vth2为第二驱动电路51中的第二驱动晶体管的阈值电压。

具体的,所述第二驱动电路可以包括第二驱动晶体管;

所述第二驱动晶体管的控制极为所述第二驱动晶体管的控制端,所述第二驱动晶体管的第一极为所述第二驱动电路的第一端,所述第二驱动晶体管的第二极为所述第二驱动电路的第二端;

所述第二数据写入电路包括第二数据写入晶体管;

所述第二数据写入晶体管的控制极与所述第二栅线电连接,所述第二数据写入晶体管的第一极与所述第二数据线电连接,所述第二数据写入晶体管的第二极与所述第二驱动晶体管的第一极电连接;

所述第二补偿电路包括第四补偿晶体管;

所述第四补偿晶体管的控制极与所述第二栅线电连接,所述第四补偿晶体管的第一极与所述第二驱动电路的控制端电连接,所述第四补偿晶体管的第二极与所述第二驱动电路的第二端电连接;

所述第二发光控制电路包括第三发光控制晶体管和第四发光控制晶体管;

所述第三发光控制晶体管的控制极与所述发光控制线电连接,所述第三发光控制晶体管的第一极与所述第二驱动电路的第一端电连接,所述第三发光控制晶体管的第二极与所述电流控制电容的第一端电连接;

所述第四发光控制晶体管的控制极与所述发光控制线电连接,所述第四发光控制晶体管的第一极与所述第二驱动电路的第二端电连接,所述第四发光控制晶体管的第二极与所述驱动电流输出端电连接。

在具体实施时,所述第二初始化电路可以包括第三初始化晶体管;

所述第三初始化晶体管的控制极与所述第二复位控制线电连接,所述第三初始化晶体管的第一极与第二初始化电压端电连接,所述第三初始化晶体管的第二极与所述第二驱动电路的控制端电连接。

如图6所示,本发明所述的像素驱动电路的第二具体实施例包括电流控制电路11和时间控制电路,所述时间控制电路包括第一数据写入电路121和驱动时间控制电路122;所述发光元件为有机发光二极管OLED;

所述驱动时间控制电路122可以包括电压输入电路、第一驱动电路、第一补偿电路、第一初始化电路和时间控制电容C2;所述第一数据写入电路121包括第一数据写入晶体管T7;

所述电压输入电路包括电压输入晶体管T15;所述第一驱动电路包括第一驱动晶体管T8;第一发光控制电路包括第一发光控制晶体管T10和第二发光控制晶体管T14;

所述第一数据写入晶体管T7的栅极与第一栅线Gate1电连接,所述第一数据写入晶体管T7的源极与第一数据线Data1电连接,所述第一数据写入晶体管T7的漏极与第一驱动晶体管T8的源极电连接;

所述电压输入晶体管T15的栅极与EM发光控制线电连接,所述电压输入晶体管T15的源极与参考电压端Ref电连接,所述电压输入晶体管T15的漏极与时间控制电容C2的第二端N2电连接;

所述第一驱动晶体管T8的栅极与所述时间控制电容C2的第一端N1电连接,所述第一驱动晶体管T8的源极与所述电流控制电路11的驱动电流输出端电连接,所述第一驱动晶体管T8的漏极与第一发光控制晶体管T10的源极电连接;

所述第一发光控制晶体管T10的栅极与发光控制线EM电连接,所述第一发光控制晶体管T10的漏极与有机发光二极管OLED的阳极电连接;

所述第二发光控制晶体管T10的栅极与发光控制线EM电连接,所述第二发光控制晶体管T10的源极与有机发光二极管OLED的阴极电连接,所述第二发光控制晶体管T10的漏极与低电压端电连接,所述低电压端用于提供低电压VSS;

所述第一补偿电路包括第一补偿晶体管T9、第二补偿晶体管T12和第三补偿晶体管T13;

所述第一补偿晶体管T9的栅极与所述第一栅线Gate1电连接,所述第一补偿晶体管T9的源极与所述第一驱动晶体管T8的栅极电连接,所述第一补偿晶体管T9的漏极与所述第一驱动晶体管T8的漏极电连接;

所述第二补偿晶体管T12的栅极与所述第一栅线Gate1电连接,所述第二补偿晶体管T12的源极与预设电压端电连接,所述第二补偿晶体管T12的漏极与所述有机发光二极管OLED的阳极电连接;所述预设电压端用于提供预设电压Common1;

所述第三补偿晶体管T13的栅极与所述第一栅线Gate1电连接,所述第三补偿晶体管T13的源极与所述有机发光二极管OLED的阴极电连接,所述第三补偿晶体管T13的漏极与所述时间控制电容C2的第二端电连接;

所述第一初始化电路包括第一初始化晶体管T11和第二初始化晶体管T16;

所述第一初始化晶体管T11的栅极与所述第一复位控制线Reset1电连接,所述第一初始化晶体管T11的源极与所述时间控制电容C2的第一端N1电连接,所述第一初始化晶体管T11的漏极与第一初始化电压端电连接;所述第一初始化电压端用于提供第一初始化电压Vini_time1;

所述第二初始化晶体管T16的栅极与所述第一复位控制线Reset1电连接,所述第二初始化晶体管T16的源极与所述时间控制电容C2的第二端N2电连接,所述第二初始化晶体管T16的漏极与第二初始化电压端电连接;所述第二初始化电压端用于提供第二初始化电压Vini_time2;

所述第一发光控制电路包括第一发光控制晶体管T10和第二发光控制晶体管T14;

所述第一发光控制晶体管T10的栅极与所述发光控制线EM电连接,所述第一发光控制晶体管T10的源极与所述第一驱动晶体管T8的漏极电连接,所述第一发光控制晶体管T10的漏极与所述有机发光二极管OLED的阳极电连接;

所述第二发光控制晶体管T16的栅极与所述发光控制线EM电连接,所述第二发光控制晶体管T16的源极与所述有机发光二极管的阴极电连接,所述第二发光控制晶体管T16的漏极接入低电压VSS;

所述电流控制电路11包括第二驱动电路、第二数据写入电路、电流控制电容C1、第二发光控制电路、第二初始化电路和第二补偿电路;C1的第一端接入高电压VDD;

所述第二驱动电路包括第二驱动晶体管T4;

所述第二数据写入电路包括第二数据写入晶体管T3;

所述第二数据写入晶体管T3的栅极与所述第二栅线Gate2电连接,所述第二数据写入晶体管T3的源极与所述第二数据线Data2电连接,所述第二数据写入晶体管T3的漏极与所述第二驱动晶体管T3的源极电连接;

所述第二补偿电路包括第四补偿晶体管T2;

所述第四补偿晶体管T2的栅极与所述第二栅线Gate2电连接,所述第四补偿晶体管T2的源极与所述第二驱动晶体管T3的栅极电连接,所述第四补偿晶体管T2的漏极与所述第二驱动晶体管T4的漏极电连接;

所述第二发光控制电路包括第三发光控制晶体管T8和第四发光控制晶体管T6;

所述第三发光控制晶体管T8的栅极与所述发光控制线EM电连接,所述第三发光控制晶体管T8的源极与所述第二驱动晶体管T4的源极电连接,所述第三发光控制晶体管T8的漏极与所述电流控制电容C1的第一端电连接;

所述第四发光控制晶体管T6的栅极与所述发光控制线EM电连接,所述第四发光控制晶体管T6的源极与所述第二驱动晶体管T4的漏极电连接,所述第四发光控制晶体管T6的漏极与T8的源极电连接;

所述第二初始化电路包括第三初始化晶体管T1;

所述第三初始化晶体管T1的栅极与所述第二复位控制线Reset2电连接,所述第三初始化晶体管T1的源极与第三初始化电压端电连接,所述第三初始化晶体管T1的漏极与T4的栅极电连接;所述第三初始化电压端用于提供第三初始化电压Vinit。

在图6所示的像素驱动电路的第二具体实施例中,所有的晶体管都为p型晶体管,但不以此为限。

在本发明如图6所示的像素驱动电路的第二具体实施例在工作时,T4用于控制驱动OLED的驱动电流,在发光阶段,T4处于饱和状态;T8用于控制驱动OLED发光的时间,在发光阶段,T8开启或关闭。

如图7所示,本发明所述的像素驱动电路的第二具体实施例在工作时,

在电流复位阶段S1,Reset2输入低电平,EM、Gate2、Gate1和Reset1都输入高电平,T1打开,以将T4的栅极电位复位为Vinit,以使得在电流充电阶段S2开始时,T4能够打开;

在电流充电阶段S2,Gate2输入低电平,EM、Reset2、Gate1和Reset1都输入高电平,T3和T2打开,Data2输入第二数据电压Vdata2,将Vdata2写入T4的源极,并T4的栅极与T4的漏极之间连通,T4打开,以通过Vdata2为C1充电,直至T4的栅极电压变为Vdata2+Vth2,T4关断,Vth2为T4的阈值电压;

在时间复位阶段S3,EM、Gate2和Reset2都输入高电平,Reset1输入低电平,Gate1输入高电平,T11和T16打开,以将N1的电位复位为Vini_time1,以使得在时间充电阶段S4开始时,所述第一驱动晶体管T8能够导通,并将N2的电位复位为第二时间初始化电压Vini_time2,以使得所述时间充电阶段S4开始时,OLED能够导通;

在时间充电阶段S4,EM、Gate2和Reset2都输入高电平,Reset1输入高电平,Gate1输入低电平,T7、T9、T12和T13都打开,第一数据线Data1提供第一数据电压Vdata1,以将Vdata1写入至第一驱动晶体管T8的源极,T8的栅极与T8的漏极之间连通,并OLED的阴极与C2的第二端N2之间连通,并将预设电压Common1提供至OLED的阳极,OLED处于导通状态,通过预设电压Common1为C2充电,直至C2的第二端N2的电位变为Common1-Vf,OLED处于关断状态;并T8打开,以通过Vdata1为C2充电,以提升N1的电位,直至N1的电位变为Vdata1+Vth1,其中,Vth1为T8的阈值电压;

在发光阶段S0,EM、Gate2和Reset2都输入高电平,Reset1输入高电平,Gate1输入高电平,EM输入低电平,T15、T10和T14打开,N2的电位变为Vref,则N1的电位跳变为Vdata1+Vref-Common1+Vf+Vth1,通过Vref和Vdata1,可以控制OLED的发光时间。

在所述发光阶段S0,第一驱动晶体管T8的栅极电压等于N1的电位,第一驱动晶体管T8的源极电压与OLED的阈值电压Vf有关,当第一驱动晶体管T8的栅源电压与Vth1的差值小于0时,T8打开,则T8的导通时间与Vth1和Vf无关。

本发明实施例所述的如图6所示的像素驱动电路的第二具体实施例在工作时,在发光阶段开始时,发光元件EL发光;

在发光阶段,参考电压Vref为Vref0+K×t,其中,K为正数,Vref0为所述发光阶段开始时Ref提供的初始参考电压,t为发光阶段中的时间点与所述发光阶段的开始时间之间的时间差值,随着N2的电位的升高,N1的电位也升高,直至第一驱动电路22中的第一驱动晶体管的栅源电压上升至能够使得该第一驱动晶体管关断,则发光元件EL由发光变为不发光,因此通过控制Vdata1和Vref能够控制发光元件EL的发光时间。

如图7所示,所述时间充电阶段S4与发光阶段S0之间存在间隔时间,在所述间隔时间内,其他行像素电路进行数据写入和充电。

本发明实施例所述的像素驱动方法,用于驱动上述的像素驱动电路,所述像素驱动方法包括:

电流控制电路控制产生并通过驱动电流输出端输出驱动电流,驱动时间控制电路根据参考电压和所述第一数据电压,控制通过所述驱动电流驱动所述发光元件发光的时间。

本发明实施例可以通过驱动时间控制电路控制发光元件的发光时间,并使得所述发光时间与Vf和Vth1无关,解决由于显示面板中的不同的发光元件的阈值电压不均一以及不同的第一驱动晶体管的阈值电压不均一而引起的显示不均一的问题,以提升显示均一性。其中,Vf为发光元件的阈值电压,Vth1为所述驱动时间控制电路中的第一驱动电路包括的第一驱动晶体管的阈值电压。

本发明实施例所述的像素驱动方法,用于驱动上述的像素驱动电路,显示时间包括第一阶段、时间复位阶段、时间充电阶段和发光阶段;所述驱动时间控制电路包括电压输入电路、第一驱动电路、第一补偿电路、时间控制电容和第一初始化电路;所述像素驱动方法包括:

在第一阶段,电流控制电路控制将第二数据电压写入其包括的第二驱动电路的控制端;

在时间复位阶段,第一初始化电路控制对所述时间控制电容的第一端的电位和所述时间控制电容的第二端的电位进行复位,以使得在时间充电阶段开始时,所述第一驱动电路能够在其控制端的电位的控制下,控制第一驱动电路的第一端与第一驱动电路的第二端之间连通;

在时间充电阶段,在第一栅线提供的第一栅极驱动信号的控制下,所述第一数据写入电路控制将第一数据线提供的第一数据电压Vdata1写入至所述第一驱动电路的第一端,所述第一补偿电路控制所述第一驱动电路的控制端与所述第一驱动电路的第二端之间连通,并控制将预设电压Common1提供至发光元件的第一极,并控制发光元件的第二极与所述时间控制电容的第二端之间连通,以使得所述时间控制电容的第二端的电位变为Common1-Vf,Vf为发光元件的阈值电压;所述第一驱动电路导通其第一端与其第二端之间的连接,所述补偿控制电压通过导通的第一驱动电路为时间控制电容充电,直至所述第一驱动电路的控制端的电位变为Vdata1+Vth1;Vth1为所述第一驱动电路包括的第一驱动晶体管的阈值电压;

在发光阶段,所述电流控制电路根据第二数据电压控制产生并通过驱动电流输出端输出驱动电流;所述电压输入电路在发光控制线EM提供的发光控制信号的控制下,控制将参考电压Vref提供至时间控制电容的第二端,以控制所述第一驱动电路的控制端的电位跳变为Vdata1+Vref-Common1+Vf+Vth1,从而使得发光元件的发光时间不与Vf和Vth1相关。

在具体实施时,在发光阶段,参考电压Vref为Vref0+K×t,其中,Vref0为所述发光阶段开始时Ref提供的初始参考电压,t为发光阶段中的时间点与所述发光阶段的开始时间之间的时间差值,以使得所述发光元件由发光变为不发光。

在具体实施时,所述第一阶段可以包括电流复位阶段和电流充电阶段,所述电流控制电路包括第二驱动电路、第二初始化电路、第二数据写入电路、电流控制电容、第二发光控制电路和第二补偿电路;所述像素驱动方法包括:

在电流复位阶段,第二初始化电路在第二复位控制信号的控制下,控制对所述第二驱动电路的控制端的电位进行复位,以使得在电流充电阶段开始时,所述第二驱动电路能够导通其第一端与其第二端之间的连接;

在电流充电阶段,所述第二数据写入电路在第二栅线Gate提供的第二栅极驱动信号的控制下,控制第二数据线与所述第二驱动电路的第一端之间连通,以将第二数据线上的第二数据电压Vdata2写入所述第二驱动电路的第一端,所述第二驱动电路导通其第一端与其第二端之间的连接,并第二补偿电路控制所述第二驱动电路的控制端与所述第二驱动电路的第二端之间连通;通过Vdata2为所述电流控制电容充电,以提升所述第二驱动电路的控制端的电位,直至所述第二驱动电路断开其第一端与其第二端之间的连接,此时所述第二驱动电路的控制端的电位为Vdata2+Vth2,Vth2为第二驱动电路中的第二驱动晶体管的阈值电压。

本发明是实施例所述的显示面板包括上述的像素驱动电路。

本发明实施例所述的显示装置包括上述的显示面板。

本发明实施例所提供的显示装置可以为手机、平板电脑、电视机、显示器、笔记本电脑、数码相框、导航仪等任何具有显示功能的产品或部件。

以上所述是本发明的优选实施方式,应当指出,对于本技术领域的普通技术人员来说,在不脱离本发明所述原理的前提下,还可以作出若干改进和润饰,这些改进和润饰也应视为本发明的保护范围。

28页详细技术资料下载
上一篇:一种医用注射器针头装配设备
下一篇:像素电路、方法、显示面板及装置

网友询问留言

已有0条留言

还没有人留言评论。精彩留言会获得点赞!

精彩留言,会给你点赞!

技术分类