减小接收底噪的方法、装置、计算机设备和可读存储介质

文档序号:1641324 发布日期:2019-12-20 浏览:13次 >En<

阅读说明:本技术 减小接收底噪的方法、装置、计算机设备和可读存储介质 (Method, apparatus, computer device and readable storage medium for reducing reception noise ) 是由 周易 蒋群 羊金山 邓扬 樊欢 朱露敏 于 2019-09-17 设计创作,主要内容包括:本申请涉及一种减小接收底噪的方法、装置、计算机设备和可读存储介质,包括接收射频信号,并获取射频信号的带宽和中心频点;根据射频信号的带宽和中心频点获取修正本振频点;根据修正本振频点对射频信号进行采样形成基带信号,以使中心直流信号偏出基带信号的带宽范围内。本申请提供的技术方案通过计算实际现网中使用的射频信号的中心频点和信号带宽来修正本振频点,根据修正本振频点对射频信号进行采样形成基带信号,从而使基站上行后台统计不到中心直流信号,解决了中心直流信号影响基带信号带宽内的底噪问题。(The application relates to a method, a device, computer equipment and a readable storage medium for reducing receiving background noise, which comprises the steps of receiving a radio frequency signal, and acquiring the bandwidth and the central frequency point of the radio frequency signal; acquiring a corrected local oscillation frequency point according to the bandwidth and the central frequency point of the radio frequency signal; and sampling the radio frequency signal according to the corrected vibration frequency point to form a baseband signal so as to enable the central direct current signal to deviate from the bandwidth range of the baseband signal. According to the technical scheme, the local oscillation frequency point is corrected by calculating the central frequency point and the signal bandwidth of the radio frequency signal used in the actual existing network, and the radio frequency signal is sampled to form a baseband signal according to the corrected local oscillation frequency point, so that the uplink background of the base station cannot count the central direct current signal, and the problem that the central direct current signal affects the bottom noise in the bandwidth of the baseband signal is solved.)

减小接收底噪的方法、装置、计算机设备和可读存储介质

技术领域

本发明涉及通信技术领域,特别是涉及一种减小接收底噪的方法、装置、计算机设备和可读存储介质。

背景技术

目前无线通信中宏站、BBU或者微宏站、皮基站等通信基站对于接收的底噪要求较高,一般要求上行底噪平均值或者单个RB块的绝对功率要小于-110dBm。所以对于分布式设备如分布式天线系统(Distributed Antenna System,DAS)和直放站的底噪提出更高的要求。移动,联通,电信的4G频段为1.9G,2.3G,2.6G和1.8G,2.1G,移动,联通,电信的5G频段为2.6G,4.9G和3.5G。4G和5G制式使用的射频频段普遍较高,而工作在高频段无线通信设备的底噪对于信号的EVM和噪声系数影响很大,直接影响4G和5G设备的通信性能。这就使得用馈线接基站的下一级分布式设备,对如DAS和直放站的上行接收底噪提出更高的要求。无线图传和无线数传的使用也非常广泛,如无人机,物联网,智能工控等领域。降低无线接收机的底噪可以大大提高无线图传和无线数传的性能和传输范围。

Transceiver芯片(如ADI公司的AD936x,AD937x系列)目前广泛应用在各种无线通信设备中,Transceiver芯片集成了高速ADC和高速DAC,射频变频电路,时钟锁相环电路和增益控制电路,并自带数字控制IP核。Transceiver芯片的高度集成化,大大降低了设备体积和设备功耗。但Transceiver芯片都有中心频点直流的问题,从而会抬升通信基站的接收底噪。

发明内容

本申请提供一种减小接收底噪的方法、装置、计算机设备和可读存储介质,可以最大限度地保证基站性能的条件下,减小基站的接收底噪。

一种减小接收底噪的方法,所述方法包括:

接收射频信号,并获取所述射频信号的带宽和中心频点;

根据所述射频信号的带宽和中心频点获取修正本振频点;

根据所述修正本振频点对所述射频信号进行采样形成基带信号,以使中心直流信号偏出所述基带信号的带宽范围内。

在一实施例中,所述方法还包括:

将所述中心直流信号与所述基带信号同步作频偏处理,以使所述基带信号的中心频点落在零频。

在一实施例中,所述将所述中心直流信号与所述基带信号同步作频偏处理包括:

根据所述修正本振频点和所述射频信号的中心频点计算出频偏;

根据所述频偏对所述中心直流信号与所述基带信号同步作频偏处理。

在一实施例中,所述根据所述射频信号的带宽和中心频点获取修正本振频点包括:

配置FIR滤波器的带宽;并比较所述射频信号的带宽与预设带宽之间的关系。

在一实施例中,所述比较所述射频信号的带宽与预设带宽之间的关系包括:

若所述射频信号的带宽小于预设带宽,则根据所述射频信号的带宽和中心频点计算频偏值A,(B/2)≤A≤(C-B)/2,其中,B为射频信号的带宽,C为FIR滤波器的带宽;并根据频偏值A和所述射频信号的中心频点计算所述修正本振频点;

若所述射频信号的带宽大于预设带宽,则根据组成所述射频信号的每一载波信号的带宽和中心频点计算修正本振频点,所述修正本振频点位于多个载波信号之间的过渡带内。

在一实施例中,所述射频信号的带宽大于预设带宽时,所述根据组成所述射频信号的每一载波信号的带宽和中心频点计算修正本振频点包括:

根据每一载波信号的带宽,计算每一所述载波信号的第一过渡带;

根据每一载波信号的带宽、中心频点以及所述第一过渡带,计算所述修正本振频点。

在一实施例中,所述FIR滤波器的带宽等于所述射频信号的带宽。

一种减小接收底噪的装置,所述装置包括:

第一获取模块,用于接收射频信号,并获取所述射频信号的带宽和中心频点;

第二获取模块,用于根据所述射频信号的带宽和中心频点获取修正本振频点;

采样模块,用于根据所述修正本振频点对所述射频信号进行采样形成基带信号,以使中心直流信号偏出所述基带信号的带宽。

一种计算机设备,包括存储器和处理器,所述存储器存储有计算机程序,所述处理器执行所述计算机程序时实现上述方法的步骤。

一种计算机可读存储介质,其上存储有计算机程序,所述计算机程序被处理器执行时实现上述方法的步骤。

本申请实施例提供的减小接收底噪的方法、装置、计算机设备和可读存储介质,包括接收射频信号,并获取所述射频信号的带宽和中心频点;根据所述射频信号的带宽和中心频点获取修正本振频点;根据所述修正本振频点对所述射频信号进行采样形成基带信号,以使中心直流信号偏出所述基带信号的带宽范围内。本申请提供的技术方案通过计算实际现网中使用的射频信号的中心频点和信号带宽来修正本振频点,根据修正本振频点对射频信号进行采样形成基带信号,从而使基站上行后台统计不到中心直流信号,解决了中心直流信号影响基带信号带宽内的底噪问题。

附图说明

为了更清楚地说明本申请实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本申请的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。

图1为一实施例提供的减小接收底噪的方法的流程图;

图2为一实施例提供的传统Transceiver芯片的采样示意图;

图3为一实施例提供的计算修正本振频点的流程图;

图4为一实施例提供的本申请中Transceiver芯片的采样示意图;

图5为另一实施例提供的本申请中Transceiver芯片的采样示意图;

图6为一实施例提供的对基带信号和中心直流信号同步作频偏处理的示意图;

图7为另一实施例提供的对基带信号和中心直流信号同步作频偏处理的示意图;

图8为一个实施例提供的减小接收底噪的装置的结构框图;

图9为一个实施例提供的计算机设备的内部结构图。

具体实施方式

为了便于理解本申请,为使本申请的上述目的、特征和优点能够更加明显易懂,下面结合附图对本申请的具体实施方式做详细的说明。在下面的描述中阐述了很多具体细节以便于充分理解本申请,附图中给出了本申请的较佳实施方式。但是,本申请可以以许多不同的形式来实现,并不限于本文所描述的实施方式。相反地,提供这些实施方式的目的是使对本申请的公开内容理解的更加透彻全面。本申请能够以很多不同于在此描述的其它方式来实施,本领域技术人员可以在不违背本申请内涵的情况下做类似改进,因此本申请不受下面公开的具体实施例的限制。

此外,术语“第一”、“第二”仅用于描述目的,而不能理解为指示或暗示相对重要性或者隐含指明所指示的技术特征的数量。由此,限定有“第一”、“第二”的特征可以明示或者隐含地包括至少一个该特征。在本申请的描述中,“多个”的含义是至少两个,例如两个,三个等,除非另有明确具体的限定。在本申请的描述中,“若干”的含义是至少一个,例如一个,两个等,除非另有明确具体的限定。

除非另有定义,本文所使用的所有的技术和科学术语与属于本申请的技术领域的技术人员通常理解的含义相同。本文中所使用的术语只是为了描述具体的实施方式的目的,不是旨在于限制本申请。本文所使用的术语“及/或”包括一个或多个相关的所列项目的任意的和所有的组合。

图1为一实施例提供减小接收底噪的方法的流程图,如图1所示,减小接收底噪的方法包括步骤110至步骤130,其中:

步骤110,接收射频信号,并获取射频信号的带宽和中心频点。

由于与基站连接的下一级分布设备如DAS或直放站对接收底噪的要求较高,本发明提供的减小接收底噪的方法适用于DAS和直放站等设备。下面仅以DAS为例对本发明的方法进行说明。通常DAS由主近端单元(Administration Unit,AU)、远端单元(Remote Unit,RU)和数字射频拉远单元(Radio Remote Unit,RRU)组成。多台远端单元RU的通道会接收外部终端的上行信号,通过光纤、网线等传输介质传输到近端单元AU,经过处理后传输至RRU。

DAS中的AU设备在接收到下行射频信号后,AU设备的FPGA芯片会把射频信号的信息通过光纤传递给RU设备上的FPGA,RU设备的ARM芯片读取RU上FPGA的信息。具体地,由于3GPP标准和中国区的频谱规划中,中心信道号确定了上下行信号的中心频点,因此,所有移动、联通和电信的公网无线通信频段的上下行信号带宽是一样的,且上下行信号的中心频点相互对应。DAS中的AU设备在接收到下行射频信号后,AU设备的FPGA芯片判断输入信号的中心信道号和实际有效带宽,就可知RU端对应上行射频信号的中心频点和带宽,并将信息通过光纤传给RU端FPGA芯片。AU设备在获取到下行射频信号的中心频点和带宽后会广播给与其级联的所有RU设备,通知每一台RU设备此通道的射频信号的中心频点和带宽。

步骤120,根据射频信号的带宽和中心频点获取修正本振频点。

步骤130,根据修正本振频点对射频信号进行采样形成基带信号,以使中心直流信号偏出基带信号的带宽范围内。

射频信号经过本振信号采样后形成基带信号,采样过程为本振信号的本振频点与射频信号的中心频点相减得到基带信号的中心频点。最后形成的基带信号为以该中心频点为中心,其有效带宽与RU端的AD936x芯片RX的数字FIR滤波器可配置的带宽有关。即采样后形成的基带信号为根据修正本振频点的本振信号对射频信号采样后得到的中心频点为中心,带宽为FIR滤波器配置的带宽的信号。

传统的采样过程如图2所示,20M带宽的射频信号(参考左图)经过本振信号采样后被搬移到了零频(参考右图),再做数字FIR滤波。此时本振信号的本振频点等于射频信号的中心频点。图2右图中虚线梯形框为数字FIR滤波器,实线是基带信号,虚线为RX的数字FIR滤波器带宽,带点的直线为直流信号,此时中心直流信号在基带信号带内。需要说明的是,传统技术中,数字FIR滤波器可以由FPGA的DDC模块实现,也可以由Transceiver芯片内部FIR滤波器实现,可以根据实际情况择一使用。

如图2所示,由于零中频Transceiver芯片的中心频点直流的问题就是因为零中频技术是将射频信号直接搬移到零频做IQ ADC采样,设置Transceiver芯片的本振频点为基带信号的中心频点,虚线梯形框为Transceiver芯片的FIR滤波器,芯片的FIR滤波器带宽等于射频信号带宽。此时,中心频点会在基带信号的带宽范围内,中心直流信号会影响接收调制信号的EVM或者调制信号内的个别RB块,从而会抬升RB块的接收底噪。

本实施例中,首先AU设备根据实际输入有用信号的带宽进行分析,配置Transceiver芯片中FIR滤波器带宽,同时配置FPGA的DDC模块内FIR滤波器带宽,其中FPGA内部的FIR滤波器为最终的信号成型FIR滤波器。然后根据射频信号的中心频点和带宽对本振信号的本振频点进行修正以得到修正本振频点,利用修正本振频点对射频信号进行采样形成基带信号。对本振频点进行修正即是将本振信号的本振频点作频偏处理,以使通过修正本振频点对射频信号进行采样后,中心直流信号偏出形成的基带信号的带宽范围。基站上行后台统计不到中心直流信号,从而解决了中心直流信号影响基带信号带宽内的底噪问题。

在一实施例中,根据射频信号的带宽和中心频点获取修正本振频点包括步骤310至步骤330,其中:

步骤310,配置FIR滤波器的带宽;并比较所述射频信号的带宽与预设带宽之间的关系。

RU端的AD936x芯片RX的数字FIR滤波器可配置带宽最大为56M,Transceiver芯片的射频输入为宽带输入,最高输入频率为6GHz。Transceiver芯片RX链路中数字FIR滤波器会对ADC采样下来的基带信号做滤波,虽然Transceiver芯片允许很大带宽输入,但数字FIR滤波器带宽决定了Transceiver芯片输出数字信号的最大带宽,即Transceiver芯片允许输入的最大射频信号的带宽为以本振频点为中心,带宽为56M的射频信号。

步骤320,若射频信号的带宽小于等于预设带宽,则根据射频信号的带宽和中心频点计算修正频偏值A,(B/2)≤A≤(C-B)/2,其中,B为射频信号的带宽,C为FIR滤波器的带宽;并根据频偏值A和射频信号的中心频点计算修正本振频点。

预设带宽可以设置为20M、25M。预设带宽的具体数值可以根据实际情况进行设置,本实施例不作限定。本申请以预设带宽为20M为例进行说明。

需要说明的是,设置预设带宽的目的是为了根据射频信号的带宽区分出射频信号是单个噪波信号还是由多个载波信号组成。若射频信号的带宽大于预设带宽,则说明射频信号是由多个载波信号组成;若射频信号的带宽小于等于预设带宽,则说明射频信号是由单个载波信号组成。单个载波信号组成的射频信号与多个载波信号组成的射频信号,频偏的计算方式是不同的。本实施例是对单个载波信号组成的射频信号如何作频偏处理进行说明。

如图4所示,假设上行射频信号的中心频点为f0,信号带宽为B,B小于预设带宽,Transceiver芯片最大FIR滤波器带宽为C,频偏值为A,则为了使中心直流信号偏移出采样后得到的基带信号的带宽范围,设置A的范围为(B/2)≤A≤(C-B)/2。对于11M的CDMA信号带宽至少频偏5M,对于20M的FDD-LTE信号至少频偏10M,对于25M的FDD-LTE信号至少频偏12.5M,才能将中心直流信号偏出基带信号的带宽范围内。具体地,对于11M信号的带宽A>5.5M,A≦22.5M;对于20M信号的带宽A>10M,A≦18M;对于25M信号的带宽A>12.5M,A≦15.5M。那么修正后的Transceiver芯片RX的本振频点变为f0±A。RU设备的ARM芯片设置Transceiver芯片的修正本振频点f0±A。由图3可以看出,将本振信号的本振频点进行修正后再对射频信号进行采样形成基带信号,中心直流信号偏出了基带信号的带宽范围,宏站后台在统计上行底噪时,只统计基带信号的带内底噪,中心直流信号不会影响上行接收底噪。

步骤330,若射频信号的带宽大于预设带宽,则根据组成射频信号的每一载波信号的带宽和中心频点计算修正本振频点,修正本振频点位于多个载波信号之间的过渡带内。

射频信号的带宽大于预设带宽说明射频信号是由多个载波信号组成,本实施例是对多个载波信号组成的射频信号如何作频偏处理进行说明。

在一实施例中,根据组成射频信号的每一载波信号的带宽和中心频点计算修正本振频点包括:

根据每一载波信号的带宽,计算每一载波信号的第一过渡带;

根据每一载波信号的带宽、中心频点以及第一过渡带,计算修正本振频点。

具体地,如果射频信号带宽大于20M,如移动TD-LTE E频段信号为40M带宽或者50M带宽,移动TD-LTE F频段信号为30M带宽,或者联通的FDD-LTE信号为30M带宽,联通电信竞合FDD-LTE信号为45M带宽。而40M带宽TD-LTE信号是由2个20M TD-LTE载波信号组成;30M带宽TD-LTE或者FDD-LTE信号是由1个20M LTE载波信号和1个10M LTE载波信号组成;45M带宽FDD-LTE信号是由2个20M LTE载波信号和1个5M LTE载波信号组成;50M带宽FDD-LTE信号是由2个20M LTE载波信号和1个10M LTE载波信号组成。Transceiver芯片的FIR滤波器最大允许输出带宽为56M,对于大于等于30M带宽的RF信号,无法直接将中心直流信号偏出基带信号的带宽范围。由于BBU后台只统计基带信号带宽中有用RB块带内的底噪,过渡带的底噪并不做统计。而且信号过渡带内没有RB块,不传输信息。因此,只需要保证中心直流信号处于过渡带内即可。

AU设备的FPGA芯片会把射频信号的信息通过光纤传递给RU设备上的FPGA,RU设备的ARM芯片读取RU上FPGA的信息,ARM芯片会计算射频信号的过渡带,将Transceiver芯片的本振频点设置为在两个20M TD-LTE载波信号的过渡带内,或者中心频点在1个20M LTE载波信号和1个10M LTE载波信号的过渡带内。具体计算过程如下:AU设备的FPGA通过分析AU设备输入的射频信号,判断出40M有用信号带宽内的2个20M载波信号各自的中心频点,或者30M有用信号带宽内1个10M和1个20M载波信号各自的中心频点,设中心频点设为f1和f2,20M LTE载波信号的有用RB块带宽为(100+1)*18=18.18MHz,过渡带总带宽(第一过渡带)为20-18.18=1.82M,即单个20M载波信号的过渡带为±0.91M。2个20M TD-LTE载波信号组合为40M带宽信号,两个20M载波带宽信号之间的过渡带带宽为2*(20-18.18)/2=1.82M,即ARM修正本振频点为((f1+10-0.91)+(f2-10+0.91))/2。

如图5所示,带宽为30M的射频信号由1个带宽为20M的载波和一个带宽为10M的载波组成。单个10M载波带宽信号的总过渡带为(20-18.18)/2=0.91,即单个10M载波信号的过渡带为±0.455M,1个20M和1个10M载波信号的过渡带带宽为(20-18.18)/2+(20-18.18)/2/2=1.365M,ARM修正本振频点为((f1+10-0.91)+(f2-5+0.455))/2或者((f1-10+0.91)+(f2+5-0.455))/2。经过修正本振频点,带宽为30M的射频信号经采样后搬移到基带形成的基带信号有效带宽范围内不存在中心直流信号,避免了中心直流信号对底噪的影响。

为了更清楚地对修正本振频点的计算方式进行说明,下面以45M带宽的射频信号和45M带宽的射频信号为例进行说明。

45M带宽信号由1个5M载波信号和2个20M载波信号组合,频谱上从低频点到高频点的顺序可能为5M+20M+20M,20M+5M+20M,20M+20M+5M,这3种组合。在分析45M带宽信号如何计算修正本振频点时,需要把1个5M载波信号和1个20M载波信号看作整体,即45M信号可以看作1个25M载波信号和1个20M载波信号做组合。设2个20M载波信号的中心频点分别为f1,f2,一个5M载波信号的中心频点为f3。5M LTE载波信号的总过渡带为(20-18.18)/2/2=0.455,即单个5M载波信号的过渡带为±0.2275M。1个20M载波带宽信号和1个5M载波信号的组合为25M载波信号的中心频点为(f1-10+f3+2.5)/2和(f3-2.5+f1+10)/2,或者(f2-10+f3+2.5)/2和(f3-2.5+f2+10)/2。则45M带宽信号的修正本振频点如下表1:

表1

同理,50M射频信号带宽由2个20M载波信号和1个10M载波信号组成,频谱上从低频点到高频点的顺序可能为10M+20M+20M,20M+10M+20M,20M+20M+10M这3种组合。则把1个10M载波信号和1个20M载波信号组合一个30M信号,这样以1个30M载波信号和1个20M载波信号来计算修正本振频点。设2个20M载波信号的中心频点分别为f1,f2,一个10M载波信号的中心频点为f3。1个20M载波信号和1个10M载波信号的组合为30M载波信号的中心频点为(f1-10+f3+5)/2和(f3-5+f1+10)/2,或者(f2-10+f3+5)/2和(f3-5+f2+10)/2。则50M带宽信号修正本振频点如下表2:

表2

本实施例以TD-LTE F频段为例进行说明,射频信号的中心信道号为38450,即30M带宽的信号的中心频点为1900MHz。射频信号带宽为30M,则30M带宽的TD-LTE信号由1885~1905MHz和1905~1915MHz的1个20M载波信号和1个10M载波信号组成。传统的方法是设置Transceiver芯片的本振频点等于中心信道号1900MHz,配置芯片RX的数字FIR滤波器为30M,此时本振直流信号1900MHz在有用信号20M载波内。

本申请实施例提供的方法,在RU端的ARM芯片配置芯片RX的数字FIR滤波器为56M,根据FPGA提供的信号中心信道号和信号带宽修正本振频点。20M带宽的TD-LTE信号由100个NB组成,一个NB的带宽为18kHz,两个20M带宽信号之间的过渡带带宽1.82MHz。30M TD-LTE宽带信号1个20M载波信号和1个10M载波信号的过渡带为1904.09MHz~1905.455MHz,ARM修正本振频点为(1904.09MHz+1905.455)/2=1904.7725MHz。如图5所示,中心直流信号在10M和20M载波信号的过渡带内,宏站的上行基带检测不会检测过渡带内的底噪,且直流信号在过渡带内不会影响有用RB块的底噪。

在一实施例中,减小接收底噪的方法还包括:将中心直流信号与基带信号同步作频偏处理,以使基带信号的中心频点落在零频。

射频信号被采样到基带后,形成的基带信号的中心频点不在零频,并产生了较大的频偏,从而导致两个方面的问题。一方面,RU设备的FPGA必须对56M带宽的基带信号做处理,这样会增加FPGA的处理资源和光纤带宽;另一方面,基带信号传到AU设备后做数模转换并变频到射频信号,但由于基带信号的中心频点不在零频,导致在AU端变频到射频信号后,射频信号的中心频点会出现频偏值为A的偏移。

本实施例通过将中心直流信号与基带信号同步作频偏处理,以使基带信号的中心频点落在零频。在一实施例中,将中心直流信号与基带信号同步作频偏处理包括:

根据修正本振频点和射频信号的中心频点计算出频偏;

根据频偏对中心直流信号与基带信号同步作频偏处理。

具体地,FPGA内部DDC模块集成有NCO,根据上述方法得到的频偏值A,将NCO的频偏为设置-A,NCO将中心直流信号与基带信号再一次搬频,即将基带信号中心频点搬移到零频,并滤出有用带宽基带信号。FPGA的DDC模块内的FIR滤波器设计带宽可以等于射频信号的带宽,这样FPGA实际处理信号带宽和射频信号带宽相同即可,并且AU端输出的射频信号不会出现频偏。

若射频信号的带宽小于预设带宽,例如为20M带宽,RU设备中的ARM芯片把Transceiver芯片配置为56M带宽,ARM芯片根据射频信号的中心频点和带宽,修正本振频点,把中心直流信号偏出基带信号的带宽范围。如图6所示,FPGA的DDC模块内的NCO对基带信号和中心直流信号作同步搬频,当修正本振频点为f0±A时,则NCO设置为-A的频偏。虚点线梯形框为FPGA的DDC模块内FIR滤波器,带宽配置为20M带宽,带点直线为中心直流信号,此时中心直流信号已经偏出基带信号的带宽范围内,且基带信号的中心频点位于零频。

若射频信号的带宽大于等于预设带宽,修正后的本振频点为LOx,射频信号的中心频点为f0。如果直接在AU端变频输出射频信号,输出信号的中心频点为LOx MHz,而实际需要输出的射频信号中心频点为f0。这样DAS系统上行射频通道RU设备的输入信号与AU设备输出信号频偏值为|f0-LOx|。RU端的FPGA内部DDC模块需要重新把基带信号的中心频点搬移到零频,这样在AU端做变频输出射频信号,不会出现有用射频宽带信号的中心频点偏移。此时,FPGA内部将搬频NCO设置为-(f0-Lox)。同时,FPGA的DDC模块内的FIR滤波器带宽等于射频信号带宽,这样FPGA不用去处理56M带宽信号。

根据上述对图5的叙述,虽然经过搬移后,中心直流信号在10M和20M载波信号的过渡带内,但是由于1904.7725MHz本振频点不是30M带宽TD-LTE F频段信号的中心频点,如果直接在AU端输出,输出信号的中心频点为1904.7725MHz,而需要输出的RF信号中心频点为1900MHz。这样DAS系统上行射频通道RU输入信号与AU输出信号频偏了1904.7725-1900=4.7725M。如图7所示,RU端的FPGA内部DDC模块需要重新把30M基带信号中心频点搬移到零频,这样在AU端做变频输出RF信号,不会出现有用RF宽带信号的频点偏移。此时,FPGA做搬频NCO设置为-4.7725M,图7中的点线梯形框为FPGA的DDC模块中的FIR滤波器,带宽为30M。

需要说明的是,DAS和直放站设备,AU端都是通过射频馈线和耦合器与RRU相连。一旦DAS与RRU连接和安装完成,则射频通道的信号制式已固定。在实际使用中,现网的信号带宽配置是灵活的。例如TD-LTE E频段信号,其移动规定最大使用RF带宽为50M。RRU设备只开启一个20M载波带宽,RRU配置的中心信道号为50M带内任选20M信号中心频点。但随着小区覆盖的扩容,RRU设备开启2个20M载波组成40M带宽信号,则中心信道号为50M带内任选40M信号中心频点。本方法可以灵活地根据AU端下行输入RF信号,判断实际RU端上行的中心频点和RF信号带宽,去重新配置本振频点,使得本振直流信号不会影响到上行RB块底噪。同时,不论是信号带宽扩容还是更换RRU射频制式通道,这种修改都是一次性的,一旦安装调试完成,通信制式,信道号和信号带宽就会固定。这样不会出现DAS系统反复配置RUTransceiver芯片的情况。

应该理解的是,虽然图1和图3的流程图中的各个步骤按照箭头的指示依次显示,但是这些步骤并不是必然按照箭头指示的顺序依次执行。除非本文中有明确的说明,这些步骤的执行并没有严格的顺序限制,这些步骤可以以其它的顺序执行。而且,图1和图3中的至少一部分步骤可以包括多个子步骤或者多个阶段,这些子步骤或者阶段并不必然是在同一时刻执行完成,而是可以在不同的时刻执行,这些子步骤或者阶段的执行顺序也不必然是依次进行,而是可以与其它步骤或者其它步骤的子步骤或者阶段的至少一部分轮流或者交替地执行。

在一个实施例中,如图8所示,提供了一种减小接收底噪的装置,包括:第一获取模块810、第二获取模块820和采样模块830,其中:

第一获取模块810,用于接收射频信号,并获取射频信号的带宽和中心频点;

第二获取模块820,用于根据射频信号的带宽和中心频点获取修正本振频点;

采样模块830,用于根据修正本振频点对射频信号进行采样形成基带信号,以使中心直流信号偏出基带信号的带宽。

在一实施例中,减小接收底噪的装置还包括偏移模块,用于将中心直流信号与基带信号同步作频偏处理,以使基带信号的中心频点落在零频。

在一实施例中,偏移模块用于根据修正本振频点和射频信号的中心频点计算出频偏;

根据频偏对中心直流信号与基带信号同步作频偏处理。

在一实施例中,第二获取模块820根据射频信号的带宽和中心频点获取修正本振频点包括:

配置FIR滤波器的带宽;并比较所述射频信号的带宽与预设带宽之间的关系。

在一实施例中,比较所述射频信号的带宽与预设带宽之间的关系包括:

若射频信号的带宽小于预设带宽,则根据射频信号的带宽和中心频点计算频偏值A,(B/2)≤A≤(C-B)/2,其中,B为射频信号的带宽,C为FIR滤波器的带宽;并根据频偏值A和射频信号的中心频点计算修正本振频点;

若射频信号的带宽大于预设带宽,则根据组成射频信号的每一载波信号的带宽和中心频点计算修正本振频点,修正本振频点位于多个载波信号之间的过渡带内。

在一实施例中,第二获取模块820根据组成射频信号的每一载波信号的带宽和中心频点计算修正本振频点包括:

根据每一载波信号的带宽,计算每一载波信号的第一过渡带;

根据每一载波信号的带宽、中心频点以及第一过渡带,计算修正本振频点。

在一实施例中,FIR滤波器的带宽等于射频信号的带宽。

关于减小接收底噪装置的具体限定可以参见上文中对于减小接收底噪方法的限定,在此不再赘述。上述减小接收底噪装置中的各个模块可全部或部分通过软件、硬件及其组合来实现。上述各模块可以硬件形式内嵌于或独立于计算机设备中的处理器中,也可以以软件形式存储于计算机设备中的存储器中,以便于处理器调用执行以上各个模块对应的操作。

在一个实施例中,提供了一种计算机设备,该计算机设备可以是终端,其内部结构图可以如图9所示。该计算机设备包括通过系统总线连接的处理器、存储器、网络接口、显示屏和输入装置。其中,该计算机设备的处理器用于提供计算和控制能力。该计算机设备的存储器包括非易失性存储介质、内存储器。该非易失性存储介质存储有操作系统和计算机程序。该内存储器为非易失性存储介质中的操作系统和计算机程序的运行提供环境。该计算机设备的网络接口用于与外部的终端通过网络连接通信。该计算机程序被处理器执行时以实现一种减小接收底噪的方法。该计算机设备的显示屏可以是液晶显示屏或者电子墨水显示屏,该计算机设备的输入装置可以是显示屏上覆盖的触摸层,也可以是计算机设备外壳上设置的按键、轨迹球或触控板,还可以是外接的键盘、触控板或鼠标等。

本领域技术人员可以理解,图9中示出的结构,仅仅是与本申请方案相关的部分结构的框图,并不构成对本申请方案所应用于其上的计算机设备的限定,具体的计算机设备可以包括比图中所示更多或更少的部件,或者组合某些部件,或者具有不同的部件布置。

在一个实施例中,提供了一种计算机设备,包括存储器和处理器,存储器中存储有计算机程序,该处理器执行计算机程序时实现以下步骤:

接收射频信号,并获取射频信号的带宽和中心频点;

根据射频信号的带宽和中心频点获取修正本振频点;

根据修正本振频点对射频信号进行采样形成基带信号,以使中心直流信号偏出基带信号的带宽范围内。

在一个实施例中,提供了一种计算机可读存储介质,其上存储有计算机程序,计算机程序被处理器执行时实现以下步骤:

接收射频信号,并获取射频信号的带宽和中心频点;

根据射频信号的带宽和中心频点获取修正本振频点;

根据修正本振频点对射频信号进行采样形成基带信号,以使中心直流信号偏出基带信号的带宽范围内。

本领域普通技术人员可以理解实现上述实施例方法中的全部或部分流程,是可以通过计算机程序来指令相关的硬件来完成,所述的计算机程序可存储于一非易失性计算机可读取存储介质中,该计算机程序在执行时,可包括如上述各方法的实施例的流程。其中,本申请所提供的各实施例中所使用的对存储器、存储、数据库或其它介质的任何引用,均可包括非易失性和/或易失性存储器。非易失性存储器可包括只读存储器(ROM)、可编程ROM(PROM)、电可编程ROM(EPROM)、电可擦除可编程ROM(EEPROM)或闪存。易失性存储器可包括随机存取存储器(RAM)或者外部高速缓冲存储器。作为说明而非局限,RAM以多种形式可得,诸如静态RAM(SRAM)、动态RAM(DRAM)、同步DRAM(SDRAM)、双数据率SDRAM(DDRSDRAM)、增强型SDRAM(ESDRAM)、同步链路(Synchlink)DRAM(SLDRAM)、存储器总线(Rambus)直接RAM(RDRAM)、直接存储器总线动态RAM(DRDRAM)、以及存储器总线动态RAM(RDRAM)等。

以上所述实施例的各技术特征可以进行任意的组合,为使描述简洁,未对上述实施例中的各个技术特征所有可能的组合都进行描述,然而,只要这些技术特征的组合不存在矛盾,都应当认为是本说明书记载的范围。

以上所述实施例仅表达了本发明的几种实施方式,其描述较为具体和详细,但并不能因此而理解为对发明专利范围的限制。应当指出的是,对于本领域的普通技术人员来说,在不脱离本发明构思的前提下,还可以做出若干变形和改进,这些都属于本发明的保护范围。因此,本发明专利的保护范围应以所附权利要求为准。

15页详细技术资料下载
上一篇:一种医用注射器针头装配设备
下一篇:一种相控阵多波束射频接收组件

网友询问留言

已有0条留言

还没有人留言评论。精彩留言会获得点赞!

精彩留言,会给你点赞!