Pdn电路和物联网模块

文档序号:1188605 发布日期:2020-09-22 浏览:3次 >En<

阅读说明:本技术 Pdn电路和物联网模块 (PDN circuit and Internet of things module ) 是由 王亚玲 于 2019-12-30 设计创作,主要内容包括:本发明公开了一种PDN电路和物联网模块,其中PDN电路包括一单面布件PCB;单面布件PCB包括n个依次排布的板层;单面布件PCB的布件表面设置有滤波电容、去耦电容、PMU、外部器件连接单元;外部器件连接单元包括第一电源端和第一接地端;第一布线区分别与PMU的电源端、滤波电容的正极、第六布线区电连接;第四布线区分别与第六布线区、去耦电容的正极、第一电源端电连接;第二布线区分别与PMU的接地端、滤波电容的负极、第五布线区电连接;第三布线区分别与第五布线区、去耦电容的负极、第一接地端电连接。本发明提高了PDN性能,可以有效避免物联网模块运行过程中出现死机、掉电、反复重启等问题。(The invention discloses a PDN circuit and an Internet of things module, wherein the PDN circuit comprises a single-side cloth piece PCB; the single-sided cloth piece PCB comprises n board layers which are sequentially arranged; the surface of the single-side cloth piece PCB is provided with a filter capacitor, a decoupling capacitor, a PMU and an external device connecting unit; the external device connection unit includes a first power terminal and a first ground terminal; the first wiring area is electrically connected with a power supply end of the PMU, an anode of the filter capacitor and the sixth wiring area respectively; the fourth wiring area is electrically connected with the sixth wiring area, the anode of the decoupling capacitor and the first power supply end respectively; the second wiring area is electrically connected with the ground terminal of the PMU, the negative electrode of the filter capacitor and the fifth wiring area respectively; the third wiring area is electrically connected with the fifth wiring area, the negative electrode of the decoupling capacitor and the first grounding end respectively. The invention improves the PDN performance, and can effectively avoid the problems of crash, power failure, repeated restart and the like in the operation process of the Internet of things module.)

PDN电路和物联网模块

技术领域

本发明属于PDN(电源分配网络)技术领域,尤其涉及一种PDN电路和物联网模块。

背景技术

目前市面上很多带有高速处理器的物联网模块需要二次贴片,它们一般都用BGA(Ball Grid Array,球栅阵列封装)或者QFN(Quad Flat No-lead,方形扁平无引脚)封装,所以只能采用单面布器件的PCB(印刷电路板)设计。但是行业内很多高速处理器的电源PIN(引脚)主要分配在处理器IC(集成电路)的中间。业界一般采用双面布器件的形式来解决处理器对PDN的高性能要求。要做到单面布器件且满足高速处理器对PDN性能的要求,这是业内很大的一个技术难题。

以SDM660(一种处理器)高速处理器为例,其内部继承了成千上万亿个开关管,当这些开关同时打开或者关闭时,产生很大的瞬态电流。当这些开关管周期***替打开关闭时,会产生各种频率的瞬态负载电流。所以SDM660处理器对PDN性能要求非常高。市面很多上高速处理器电子产品正是由于其PDN没有做好,在应用过程中经常出现死机、掉电、反复重启、CPU损坏等莫名其妙的问题。

电源分配网络就是将电源功率从电源输送给负载的实体路径。电流通过PDN从电源端流向负载端,再通过PDN,从负载端流回电源端。PDN网络的理想模型是无阻抗ESR=0Ω、无寄生电感ESL=0pH、无寄生电容C=0pF。而理想模型是不存在的,通常情况下ESR>0Ω,ESL>0pH。电流一定的情况下,ESR越大压降也就越大,需要的供电电压越高;如果电流不是稳态的,而是以一定频率变化的交流电流,频率越高阻抗越大,压降也就越大,需要的供电电压越高。

负载大小和负载频率的变化,最终都会导致PDN传输的负载的电压不再与电源输出相等,一旦负载获得的电压低于负载的工作需求,就会导致负载发生不可预见性的故障。比如:

a、PDN上DCR过大,造成电压不足,从而造成处理器运行过程中出现死机、掉电、反复重启等问题。

b、PDN上ESL过大,造成电压有过冲和跌落,过冲甚至导致芯片过压击穿。

c、信号通常通过PDN来获取或者返回电流,多个信号共电源或者共地,造成信号之间的串扰耦合增强。

d、PDN上地端阻抗偏大,会导致信号的参考地被抬高。PDN上电源端阻抗偏大,会导致信号高电平幅值偏低,严重者,导致数字信号逻辑错误。

e、PDN上DCR和ESL偏大,会造成电源震荡,产生EMI(电磁干扰)问题。

高速PCB的PDN主要由如下几个模块组成:电源VRM(Voltage Regulator Module,电压调节模组)、去耦电容、电源-地平面对、PCB组成。

低频能量的提供者——VRM:它为负载提供稳定的电流,为负载提供主要能量。目前用的最多的VRM应该是开关电源和LDO(一种线性稳压器)。功率电感成就了开关电源的高效率。但是当负载电流在1MHz以上时,功率电感呈现很大的阻抗无法为负载提供高频负载电流。LDO效率低,负载较大时损耗太大,不适合大负载供电。

高频能量补充者——去耦电容:高频负载由于频率高,对能量的获取都是瞬时的,所以每个周期抽取的电量很少。正是由于这个特性,电容就彰显出了重要的作用。从电容的公式可知:C=Q/U,Q=I*t。所以1uF的电容在电压为1V时,可以提供大约1A持续1us的电流。22uF的电容在电压为1V时,可以提供大约22A持续1us的电流。1MHz的负载,周期也就是1us左右。所以,去耦电容虽然存储的能量较少,但是为高频负载补充能量却显得绰绰有余。而且负载频率越高,容值越小的电容即可担此大任。

辅助位——电源地平面对:成本的压缩和走线的复杂程度,导致很难保证电源-地平面对是完整的。电源-地平面对的作用,实际和去耦电容一样。只不过电源-地平面对是PCB本体搭建的电容。电容的结构是金属中间夹层介质。而电源-平面对刚好保证了金属平面中间有一层介质。所以电源平面对越大,夹层介质厚度越小电容量越大。

能量传递者——PCB:即使电源和去耦电容为负载补充了全频段的能量,但是能否将能量尽可能多地传递给负载,就要看PCB布局和布线了。PCB的作用就是将电源和去耦电容的电荷,尽可能无损耗的传输给负载,保证负载正常运行。PCB布局布线不合理会直接导致传输路径上ESR和ESL偏高,即使VRM性能优良,去耦电容性能强劲,PDN也会一塌糊涂。所以,在PCB布局布线时,需要:尽可能地降低ESR,保证PDN在低频时满足阻抗要求。尽可能地降低ESL,保证PDN在高频时满足阻抗要求。

根据PCB的电感电容简化计算公式,可以得出三个结论:

1、电源地平面对的去耦电容和走线宽度成正比,与电源和地的距离成反比,W加一倍或者H减小一倍,去耦电容增加一倍。

2、PCB走线长度减少一半,电感减少一半,但走线宽度必须增大10倍才能减少一半的电感;

3、PCB过孔的深度减少一半,电感减少一半,但走线过孔直径必须增大10倍才能减少一半的电感。

PCB走线的电容计算公式C=W*l*Ea*Er/H。

PCB走线的电感计算公式L=2l*(In(2l/W)+0.5+0.2235*W/l)nH。

PCB过孔的电感计算公式L=h/5*(In(4H/d)+1)nH。

PCB阻抗计算公司Z0=ESR+j(jπf*ESL-1/2πfC)。

其中,W表示导线宽度;l表示导线长度;Ea表示真空相对介电常量:8.86*10^-12F/m;Er表示基板相对介电常量:典型3.2~4.8;H表示trace(导线)到地层的距离;d表示过孔的直径。

现有技术中,PCB设计采用双面器件布局,降低去耦电容和负载芯片的距离,并且尽可能多的并联不同容值的去耦电容,以便在负载工作的的频率范围PDN性能满足要求;PCB叠层结构采用对称结构。因此,现有技术往往存在以下缺陷:1、BGA或者QFN封装的物联网模块设计,双面布器件的设计无法满足物联网模块需要二次贴片只能单面布器件的需求;2、电容添加的越多需要的布器件空间越大,模块设计尺寸空间受限,没有足够的空间摆放更多的器件;3、对称的PCB叠层结构,内层的介质层较厚,使得电源和GND(地)平面的距离加大,减小电源地平面对等效的去耦电容。

发明内容

本发明要解决的技术问题是为了克服现有技术中PDN的性能较差的缺陷,提供一种PDN电路和物联网模块。

本发明是通过下述技术方案来解决上述技术问题:

本发明提供一种PDN电路,包括一单面布件PCB;

单面布件PCB包括n个依次排布的板层;

单面布件PCB的布件表面设置有滤波电容、去耦电容、PMU、外部器件连接单元;外部器件连接单元包括第一电源端和第一接地端;

单面布件PCB的第2个板层包括第一布线区;

单面布件PCB的第3个板层包括第二布线区和第三布线区;

单面布件PCB的第4个板层包括第四布线区;

单面布件PCB的第5个板层包括第五布线区;

单面布件PCB的第6个板层包括第六布线区;

第一布线区分别与PMU的电源端、滤波电容的正极、第六布线区电连接;

第四布线区分别与第六布线区、去耦电容的正极、第一电源端电连接;

第二布线区分别与PMU的接地端、滤波电容的负极、第五布线区电连接;

第三布线区分别与第五布线区、去耦电容的负极、第一接地端电连接。

较佳地,单面布件PCB包括12层3阶HDI板层结构。

较佳地,单面布件PCB为非对称形叠层结构。

较佳地,单面布件PCB的第3个板层与单面布件PCB的第4个板层之间的介质的厚度为18-30微米。

较佳地,单面布件PCB的第3个板层与单面布件PCB的第4个板层之间的介质的厚度为24微米。

较佳地,单面布件PCB的第1个板层与单面布件PCB的第2个板层之间的介质的厚度为18-30微米。

较佳地,单面布件PCB的第1个板层与单面布件PCB的第2个板层之间的介质的厚度为24微米。

较佳地,单面布件PCB的第12个板层设置有焊盘。

本发明还提供一种物联网模块,物联网模块包括处理器和本发明的PDN电路;

处理器的电源端与第一电源端电连接,处理器的接地端与第一接地端电连接。

较佳地,处理器为BGA封装的处理器,处理器为QFN封装的处理器。

本发明的积极进步效果在于:本发明提高了PDN性能,可以有效避免物联网模块运行过程中出现死机、掉电、反复重启等等问题。

附图说明

图1为本发明的实施例1的PDN电路的结构示意图。

图2为本发明的实施例1的PDN电路的布件表面的结构示意图。

图3为本发明的实施例1的PDN电路的等效电路的示意图。

图4为本发明的实施例1的PDN电路的仿真结果示意图。

图5为本发明的实施例2的物联网模块的结构示意图。

具体实施方式

下面通过实施例的方式进一步说明本发明,但并不因此将本发明限制在所述的实施例范围之中。

实施例1

本实施例提供一种PDN电路。参照图1、2,该PDN电路包括一单面布件PCB 11;单面布件PCB包括n个依次排布的板层。单面布件PCB的布件表面设置有滤波电容13、去耦电容14、PMU 12、外部器件连接单元2;外部器件连接单元包括第一电源端201和第一接地端202。

单面布件PCB的第2个板层L2包括第一布线区15;单面布件PCB的第3个板层L3包括第二布线区16和第三布线区17;单面布件PCB的第4个板层L4包括第四布线区18;单面布件PCB的第5个板层L5包括第五布线区19;单面布件PCB的第6个板层L6包括第六布线区20;第一布线区分别与PMU的电源端VCC、滤波电容的正极131、第六布线区电连接;第四布线区分别与第六布线区、去耦电容的正极141、第一电源端201电连接;第二布线区分别与PMU的接地端GND、滤波电容的负极132、第五布线区电连接;第三布线区分别与第五布线区、去耦电容的负极142、第一接地端202电连接。

作为一种可选的实施方式,该单面布件PCB包括12层3阶HDI板层结构。单面布件PCB为非对称形叠层结构。表1示出了单面布件PCB的本层结构。

表1

其中,第1个板层L1为器件层,其上方设置有阻焊层,滤波电容、去耦电容、PMU、外部器件连接单元等器件设置于阻焊层的表面。第2个板层L2为信号层;第3个板层L3为信号层与地层,设置有为信号提供通路的布线区,还设置有与GND电连接的地层;第4个板层L4为信号层与电源层,设置有为信号提供通路的布线区,还设置有与VCC电连接的电源层;第5个板层L5为主地层,与GND电连接;第6个板层L6为信号层与电源层,设置有为信号提供通路的布线区,还设置有与VCC电连接的电源层;第7个板层L7为主地层,与GND电连接;第8个板层L8为信号层与电源层,设置有为信号提供通路的布线区,还设置有与VCC电连接的电源层;第9个板层L9为主地层,与GND电连接;第10个板层L10为信号层与电源层,设置有为信号提供通路的布线区,还设置有与VCC电连接的电源层;第11个板层L11为信号层与地层,设置有为信号提供通路的布线区,还设置有与GND电连接的地层;第12个板层L12为焊盘层,设置有焊盘。

在其他可选的实施方式中,单面布件PCB的第3个板层与单面布件PCB的第4个板层之间的介质的厚度的范围为18-30微米。

在其他可选的实施方式中,单面布件PCB的第1个板层与单面布件PCB的第2个板层之间的介质的厚度的范围为18-30微米。

电源管理芯片PMU和滤波电容的距离a,滤波电容和去耦电容的距离b,外部器件连接单元和去耦电容的距离c,应符合预设距离。ESR、ESL与上述距离有关,即,ESR=ESRa+ESRb+ESRc和ESL=ESLa+ESLb+ESLc。对于高频部分取决定性作用的是去耦电容和外部器件连接单元之间的等效电感ESLc。

作为一种可选的实施方式,外部器件连接单元采用SDM600处理器(高通公司的一种处理器),SDM660处理器为BGA封装。如果走线层分配上不合理,要么仅考虑关键信号的出线和保护,但是很大程度破坏电源地平面对,引入过多的寄生干扰。要么只考虑PDN性能而导致关键信号没有得到足够的保护,使得关键信号和电源相互干扰。经过仔细的研究分析试验,本实施例的PDN电路的单面布件PCB采用12层三阶HDI板层结构。SDM600处理器的第1排和第2排的引脚通过第1个板层L1出线,第3排的引脚通过第1个板层L1至第2个板层L2之间的盲孔到第2个板层L2出线,第4排的引脚通过第1个板层L1至第3个板层L3之间的盲孔到第3个板层L3出线,第5排的PIN打孔到第4个板层L4出线。所以为了保证其它信号PIN的出线,电源、地平面只能放在第3个板层L3和第4个板层L4,并且第3个板层L3和第4个板层L4是电源能用的最接近顶面的层。

将APC(应用处理器)的电源平面放在第4个板层L4,负载回路主要是靠第3个板层L3,第5个板层L5主地层辅助回路,其目的是减小ESL。只要电流流过的路径上无论走线、过孔、平面都会有寄生电感的产生使等效电感变大。

由于负载在高频的时候,主要是去耦电容及时的给负载瞬态大电流进行补充。所以从电源管理到去耦电容主要是对低频的直流有影响。对于高频附着在主要优化去耦电容到负载的阻抗。

图3示出了本实施例的PDN电路的等效电路。将电源层放在第4个板层L4,回流地平面放置在第3个板层L3,其阻抗计算如下:

去耦电容到负载电源路径的ESL1=2*ESL1+2*ESL2+2*ESL3+L4-ESL;

负载到去耦电容回流路径的ESL2=2*ESL1+2*ESL2+2*ESL3+L3-ESL;

PDN上的阻抗Zo=ESR+j(2πf*ESL-1/2πfC);ESL=ESL1+ESL2;C=C去耦电容+C电源地平面对电容;其中,C电源地平面对电容表示电源平面和地平面形成的板极去耦电容。

Zo=ESR+j(2πf*(4*ESL1+4*ESL2+4*ESL3+L4-ESL+L3-ESL)-1/2πf*(C去耦电容+C电源地平面对电容)。

如果把电源-地平面对放在更远离SDM600处理器,其它关键信号更好出线,但是PDN路径上的ESL会更大。

在本实施例中,单面布件PCB采用非对称性PCB叠层结构(在一种可选的实施方式中,单面布件PCB采用对称性PCB叠层结构)。由于单面布局的限制,长度上难以有进一步的减小,所以L4-ESL和L3-ESL难以减小。在现有的空间内PCB布局和走线长度做到极致的情况下,为了再进一步优化PDN,本实施例从PCB的叠层结构上进行改进。现有技术中,往往采用对称形叠层结构。本实施例中,通过反复仿真计算,得到了表1的非对称形叠层结构。其中,第3个板层L3与第4个板层L4之间的介质的厚度由一种可选的实施方式中的48微米减小至本实施例中的24微米,从而可以减小电源和地平面之间的距离,这样,PCB形成的板级去耦电容增大一倍。第1个板层L1与第2个板层L2之间的介质的厚度由一种可选的实施方式中的48微米减小到本实施例的24微米,第2个板层L2与第3个板层L3之间的介质的厚度由一种可选的实施方式中的48微米减小至本实施例中的24微米,从而使ESL1和ESL2均减小一倍。

图4示出了仿真结果,横轴为频率(Frequency),单位为MHz,纵轴为阻抗Z的幅度(ZAmplitude),单位为Ohm。图4中,第一曲线401表征在一种可选的实施方式中,单面布件PCB采用对称性PCB叠层结构时,阻抗随频率的变化曲线;第二曲线402表征在本实施例的单面布件PCB采用非对称性PCB叠层结构时,阻抗随频率的变化曲线。对比可见,本实施例的单面布件PCB采用非对称性PCB叠层结构时,PDN阻抗减小了30%。交流阻抗在100MHz时阻抗从57.4mΩ降到41.9mΩ,使SDM660处理器的电源APC的PDN性能满足要求。同理SDM660处理器的其它高频负载电源也可以通过此方式优化PDN性能。SDM660高速处理器内部继承了成千上万亿个开关管,当这些开关同时打开或者关闭时,产生很大的瞬态电流。当这些开关管周期***替打开关闭时,会产生各种频率的瞬态负载电流。现有技术中,往往难以获得较佳的PDN性能,使得高速处理器在应用过程中出现死机、掉电、反复重启、CPU损坏等问题。本实施例的PDN电路提高了PDN性能,可以有效避免处理器运行过程中出现死机、掉电、反复重启等问题。

实施例2

本实施例提供一种物联网模块。参照图5,该物联网模块物联网模块包括处理器5和实施例1的PDN电路。处理器5与外部器件连接单元电连接,处理器的电源端501与第一电源端电连接,处理器的接地端502与第一接地端电连接。

作为一种可选的实施方式,处理器5为BGA封装的处理器。在另一种可选的实施方式中,处理器5为QFN封装的处理器。可选地,处理器5为SDM600处理器。

鉴于PDN电路提高了PDN性能,可以有效避免处理器运行过程中出现死机、掉电、反复重启等问题,所以,本实施例的物联网模块具备较高的稳定性。

虽然以上描述了本发明的具体实施方式,但是本领域的技术人员应当理解,这仅是举例说明,本发明的保护范围是由所附权利要求书限定的。本领域的技术人员在不背离本发明的原理和实质的前提下,可以对这些实施方式做出多种变更或修改,但这些变更和修改均落入本发明的保护范围。

12页详细技术资料下载
上一篇:一种医用注射器针头装配设备
下一篇:电路板组件、电子设备、电路板组件的加工方法

网友询问留言

已有0条留言

还没有人留言评论。精彩留言会获得点赞!

精彩留言,会给你点赞!