用于环路电路的基于电压调节器的环路滤波器以及环路滤波方法

文档序号:1711627 发布日期:2019-12-13 浏览:24次 >En<

阅读说明:本技术 用于环路电路的基于电压调节器的环路滤波器以及环路滤波方法 (Voltage regulator based loop filter for loop circuit and loop filtering method ) 是由 章晋祥 吴旻庭 于 2019-03-25 设计创作,主要内容包括:本公开提供了一种滤波器电路、锁相环电路和用于锁相环电路的环路滤波方法。所述滤波器电路包括放大器电路、电阻电容网络及第一电压跟随器。该放大器电路具有第一输入端、第二输入端及输出端。该放大器电路用以根据位于该第一输入端的第一电压信号以及位于该第二输入端的第二电压信号,自该输出端输出第一输出信号。该电阻电容网络耦接至该第一输入端,用以至少响应施加至该第一输入端的第一电流信号而生成该第一电压信号。该第一电压跟随器耦接至该输出端,用以接收该第一输出信号并响应该第一输出信号而产生第一滤波信号。所述滤波器电路具备高电源抑制比,还能够维持良好的环路稳定性,因而增加振荡器的调谐范围以及相位噪声性能。(The present disclosure provides a filter circuit, a phase-locked loop circuit, and a loop filtering method for the phase-locked loop circuit. The filter circuit includes an amplifier circuit, a resistor-capacitor network, and a first voltage follower. The amplifier circuit has a first input terminal, a second input terminal, and an output terminal. The amplifier circuit is used for outputting a first output signal from the output end according to a first voltage signal at the first input end and a second voltage signal at the second input end. The resistor-capacitor network is coupled to the first input terminal and is used for at least responding to a first current signal applied to the first input terminal to generate the first voltage signal. The first voltage follower is coupled to the output end and used for receiving the first output signal and responding to the first output signal to generate a first filtering signal. The filter circuit has a high power supply rejection ratio and can maintain good loop stability, thereby increasing the tuning range and phase noise performance of the oscillator.)

用于环路电路的基于电压调节器的环路滤波器以及环路滤波 方法

技术领域

本申请涉及滤波器电路,尤其涉及一种用于锁相环(phase-locked loop,PLL)电路之中的环路滤波器(loop filter)以及用于锁相环电路的环路滤波方法。

背景技术

锁相环电路(以下简称为“PLL电路”)是通信系统中的一种基础部件,其为可使输出信号与参考信号之间维持固定相位差的反馈系统。举例来说,无线通信系统中的收发器会运用PLL电路来进行频率合成(frequency synthesis)及数据时钟恢复(clock and datarecovery,CDR)。此外,几乎所有的高速混合信号系统级芯片(system-on-chips,SoCs)都包含了PLL电路以进行时钟同步(clock synchronization)、频率解调(frequencydemodulation)与频率合成。SoC是一种集成电路,其将大量的部件集成在单一芯片上以实现各种功能,如数字、模拟、混合信号及射频(radio-frequency,RF)等功能。

发明内容

此处所述的实施方式提供了一种在存取操作中辅助记忆单元的方法、包含具有预定辅助强度的辅助电路的内存组件,以及操作记忆单元的方法。

此处所述的实施方式提供了一种基于电压调节器的滤波器电路(其包括与一电阻电容网络整合的一电压调节器)、一PLL电路,以及用于PLL电路的一环路滤波方法。

此处披露的某些实施方式可包括一种滤波器电路。该滤波器电路包括一放大器电路、一电阻电容(resistor-capacitor,RC)网络以及一第一电压跟随器。该放大器电路具有一第一输入端、一第二输入端以及一输出端。该放大器电路用以根据位于该第一输入端的一第一电压信号以及位于该第二输入端的一第二电压信号,而自该输出端输出一第一输出信号。该RC网络耦接至该第一输入端,用以至少响应施加至该第一输入端的一第一电流信号而生成该第一电压信号。该第一电压跟随器耦接至该输出端,用以接收该第一输出信号,并响应该第一输出信号而产生一第一滤波信号。

此处披露的某些实施方式可包括一种锁相环(PLL)电路。该PLL电路包括一环路滤波器、一电压电流转换器以及一电流控制振荡器。该环路滤波器用以产生一第一控制电压。该环路滤波器包括一放大器电路、一电阻电容(RC)网络以及一第一电压跟随器。该放大器电路具有一第一输入端、一第二输入端以及一输出端。该放大器电路用以根据位于该第一输入端的一第一电压信号以及位于该第二输入端的一第二电压信号,而自该输出端输出一第一输出信号。该RC网络耦接至该第一输入端,用以至少响应施加至该第一输入端的一第一电流信号而生成该第一电压信号。该第一电压跟随器耦接至该输出端,用以接收该第一输出信号,以及响应该第一输出信号而产生该第一控制电压。该电压电流转换器耦接至该第一电压跟随器,用以将该第一控制电压转换为一第一控制电流。该电流控制振荡器耦接至该电压电流转换器,用以至少根据该第一控制电流而产生一振荡器信号。

此处披露的某些实施方式可包括一种用于一锁相环(PLL)电路的环路滤波方法。该环路滤波方法包括以下步骤:,至少通过将一第一电荷泵电流信号耦合至一电阻电容(RC)网络中,以生成一第一电压信号,该第一电荷泵电流信号是由该PLL电路的一第一电荷泵所控制;比较该第一电压信号与一第二电压信号以产生一第一输出信号;以及缓冲该第一输出信号以生成一第一滤波信号。

通过使用整合了电压调节器与RC网络的基于电压调节器的滤波方案,环路电路不仅可提升电源抑制比(power supply rejection ratio,PSRR),还能够维持良好的环路稳定性。此外,基于电压调节器的滤波方案可产生用于振荡器的多个控制信号,因而能增加振荡器的调谐范围以及相位噪声性能。

附图说明

在阅读了下文实施方式以及附随图式时,能够最佳地理解本申请的多种态样。应注意到,根据本领域的标准作业习惯,图中的各种特征并未依比例绘制。事实上,为了能够清楚地进行描述,可能会刻意地放大或缩小某些特征的尺寸。

图1为根据本申请某些实施方式的例示性锁相环电路的功能方块示意图;

图2为根据本申请某些实施方式的例示性环路滤波器的功能方块示意图;

图3为根据本申请某些实施方式的例示性环路滤波器;

图4为根据本申请某些实施方式的例示性环路滤波器;

图5为根据本申请某些实施方式的例示性环路滤波器;

图6为根据本申请某些实施方式的例示性环路滤波器;

图7为根据本申请某些实施方式的例示性环路滤波器;以及

图8为根据本申请某些实施方式的用于一锁相环电路的例示性环路滤波方法的流程图。

具体实施方式

以下披露内容提供了多种实施方式或例示,其能用以实现本申请内容的不同特征。下文所述的参数值、组件与配置的具体例子是用以简化本申请内容。当可想见,这些叙述仅为例示,其本意并非用于限制本申请内容。举例来说,在下文的描述中,将一第一特征形成于一第二特征上或之上,可能包含某些实施例其中所述的第一与第二特征彼此直接接触;且也可能包含某些实施例其中还有而外的组件形成于上述第一与第二特征之间,而使得第一与第二特征可能没有直接接触。此外,本申请内容可能会在多个实施例中重复使用组件符号和/或标号。此种重复使用乃是基于简洁与清楚的目的,且其本身不代表所讨论的不同实施例和/或组态之间的关系。

此外,当可理解,若将一部件描述为与另一部件连接(connected to)或耦接(coupled to),则两者可直接连接或耦接,或两者之间可能出现其他中间(intervening)部件。

由于模拟信号比数位信号更容易受到噪声的影响,很难将模拟PLL电路整合到数字且具有较多噪声的系统级芯片(以下简称为“SoC”)环境中。举例来说,本领域需要一种SoC-PLL(一种集成于SoC中的模拟PLL电路),其可操作在较宽的调谐范围(tuning range),同时仍具有较高的电源抑制比(power supply rejection ratio,PSRR)。为了抑制电源的变动(power supply variation),其中一种策略是在振荡器控制电路中加入电容器。然而,额外的极点(pole)会随之产生,可能会造成稳定性的问题。

本申请记载了例示性的滤波器电路,其整合了电压调节器与频率响应电路(如电阻电容网络,以下简称“RC网络”),以减少输入信号中的信号跳动(jitter)并使输出信号平滑。例示性的滤波器电路可作为环路控制系统中的环路滤波器,以实现能够在宽广的调谐范围中操作而仍具有高PSRR的环路电路(如PLL电路)。本申请还披露了例示性的PLL电路以及用于PLL电路的环路滤波方法。相似地,通过使用基于电压调节器的滤波方案(voltageregulator based filtering scheme),例示性的PLL电路与环路滤波方法可操作在宽广的调谐范围而仍具有高PSRR。下文进一步详述。

图1是根据本申请某些实施方式的例示性PLL电路的功能方块示意图。PLL电路100可以是SoC-PLL(集成于SoC中的PLL电路),并可在数字功率域中操作。举例来说,PLL电路100可用以提供一振荡器信号CKO给一个或多个片上电路区块(on-chip circuit block),如一个或多个中央处理单元(central processing unit,CPU)、一个或多个图形处理单元(graphics processing unit,GPU)以及一个或多个数字信号处理器(digital signalprocessor,DSP)。然而,本领域的技术人员当可理解,PLL电路100可操作在模拟功率域中,而不至于悖离本申请的范围。

在本实施方式中,PLL电路100可包括一电流控制振荡器(current-controlledoscillator,以下简称为“CCO”)102、一分频器104、一相位频率侦测器(phase frequencydetector,以下简称为“PFD”)106、一电荷泵电路108、一环路滤波器110以及一电压电流转换器(voltage-to-current converter,以下简称为“V2I转换器”)130。CCO 102用以根据一控制电流ICCO产生振荡器信号CKO。分频器104用以对振荡器信号CKO进行分频处理,以产生一输入信号CKF,其中分频处理的分频系数可以是整数或分数。

PFD 106用以比较一参考信号CKR与输入信号CKF,以产生一侦测结果DR。侦测结果DR指示出输入信号CKF相对于参考信号CKR是否超前、落后或同相,并指示出输入信号CKF与参考信号CKR之间的相位差。电荷泵电路108用以根据侦测结果DR生成一电流输出IOUT。电流输出IOUT由电荷泵电路108与环路滤波器110其中的一个流向电荷泵电路108与环路滤波器110其中的另一个,取决于输入信号CKF与参考信号CKR两者中何者为超前的信号。

环路滤波器110用以对电流输出IOUT进行滤波处理并产生一滤波电压VFT,从而减少迭加于滤波电压VFT上不想要的寄生噪声(spurious noise)。V2I转换器130耦接于环路滤波器110与CCO 102之间,其用以将滤波电压VFT转换为控制电流ICCO

值得注意的是,环路滤波器110可运用基于电压调节器的滤波方案,来减少PFD106及电荷泵电路108所生成的噪声或信号跳动,同时可允许CCO 102维持宽广的调谐范围。图2是根据本申请某些实施方式的例示性环路滤波器的功能方块示意图。环路滤波器210,亦称为基于电压调节器的环路滤波器(voltage regulator based loop filter),可作为图1所示的环路滤波器110的一种实施方式。因此,环路滤波器210可用以对图1所示的电流输出IOUT进行滤波处理,并据以提供图1所示的滤波电压VFT至V2I转换器230,其中V2I转换器230可作为图1所示的V2I转换器130的一种实施方式。

在此实施方式中,环路滤波器210可包括一基于电压调节器的主动滤波器212、一低通滤波器222以及一电压跟随器226。基于电压调节器的主动滤波器212用以对电流输出IOUT进行滤波处理并生成一滤波信号,即控制电压VC1,其可作为滤波电压VFT的一部分。基于电压调节器的主动滤波器212采用了基于电压调节器的滤波方案,其包括与一RC网络218整合的一电压调节器214。

电压调节器214可包括一放大器电路(在图2中标记为“AMP”)215以及一电压跟随器216。放大器电路215(诸如误差放大器)具有一输入端NI1、一输入端NI2以及一输出端NOP。放大器电路215用以根据位于输入端NI1的一电压信号VI1以及位于输入端NI2的一电压信号VI2,自输出端NOP输出一输出信号VEA1。电压跟随器216耦接至输出端NOP,用以接收输出信号VEA1,并因应/响应输出信号VEA1来产生控制电压VC1。

RC网络218至少耦接至电压调节器214的一输入侧INS以生成电压信号VI1及电压信号VI2其中至少一者。举例来说,在某些情形下,RC网络218耦接至输入端NI1,且用以响应施加至输入端NI1的一电流信号IC0而生成电压信号VI1。电流信号IC0可以是(但不限于)一电荷泵电流信号,并可作为电流输出IOUT的至少一部分。在某些其他情形中,RC网络218耦接至输入端NI1以及电压跟随器216。因此,RC网络218可用以响应电流信号IC0以及电压跟随器216的输入/输出(例如,输出信号VEA1或控制电压VC1)而生成电压信号VI1。在某些其他情形中,RC网络218耦接至输入端NI1、输入端NI2以及电压跟随器216。因应电流信号IC0、施加至输入端NI2(图2未示)的另一电流信号以及电压跟随器216的输入/输出,RC网络218可生成电压信号VI1及电压信号VI2

请注意,RC网络218可通过,举例来说,建立至少一个极点以及至少一个零点,来改善环路稳定性。由于电压调节器214可提供大致上或几乎不受负载电流、温度与供应电压变异的影响的稳定输出,因此,整合了电压调节器214与RC网络218的基于电压调节器的主动滤波器212不仅可提升PSRR,还能够维持良好的环路稳定性。

低通滤波器222以及电压跟随器226可用来提供另一滤波信号给V2I转换器230。低通滤波器222耦接至放大器电路215的输出端NOP,用来对输出信号VEA1进行滤波处理以产生输出信号VEA2。在此实施方式中,低通滤波器222可运用一电阻RF及一电容CF以进行低通滤波处理。电压跟随器226耦接至低通滤波器222,用以响应输出信号VEA2来产生一滤波信号,即控制电压VC2。控制电压VC2可作为滤波电压VFT的另一部分。

在操作中,放大器电路215可比较电压信号VI1与电压信号VI2以产生输出信号VEA1,其中电压信号VI1与电压信号VI2的至少一者是利用RC网络218所生成。电压跟随器216可根据输出信号VEA1产生控制电压VC1。此外,电压跟随器226可根据输出信号VEA1的一滤波版本(即,输出信号VEA2)产生控制电压VC2。V2I转换器230可利用电阻RCCO1,将控制电压VC1转换为控制电流ICCO的一部分(即控制电流IC1),并利用电阻RCCO2将控制电压VC2转换为控制电流ICCO的另一部分(即控制电流IC2)。

在某些实施方式中,电压跟随器226可以是电压跟随器216的复制品(replica)。因此,控制电压VC2可以是控制电压VC1的复制品。在电阻RCCO1的电阻值是电阻RCCO2的电阻值的K倍的某些情形下,可将控制电流ICCO的频率响应表示为以下方程式,其中K为正数。

ICCO(s)=VC1/RCCO1+K×VC2/RCCO1×(1/(1+s×RF×CF))

由以上方程式可知,在s远大于1/RF×CF的高频情形下,控制电流ICCO的大小大致等于VC1/RCCO1。这意味着在低频或直流(direct-current,DC)的情形下,振荡器增益大体上是其在高频情形下的(1+K)倍。因此,CCO 102可实现宽广的调谐范围以及良好的相位噪声性能。

请注意,上文所示的电路布局与操作仅供说明的目的,并非用以限制本申请的范围。在某些实施方式中,低通滤波器222与V2I转换器230至少其一可运用其他电路架构来进行相关操作。在某些实施方式中,CCO 102可经由不同输入端来接收控制电流IC1与IC2。在某些实施方式中,环路滤波器210可提供单一控制电压或超过两个控制电压至V2I转换器230。举例来说,环路滤波器210还可包括一个或多个电压跟随器,以生成相对应的一个或多个控制电压。V2I转换器230还可包括相对应的一个或多个电阻路径,以转换相对应的一个或多个控制电压。其他采用与RC网络整合(integrated/incorporated)的电压调节器以实现基于电压调节器的主动滤波器,均落入本申请所属的范围。

此外,虽然此处是参照PLL系统来描述,环路滤波器210也可作为用于其他类型的环路电路或其他电路应用的滤波器电路,从而改善噪声抑制的性能。

为了方便理解本申请,以下以某些实施方式来进一步说明基于电压调节器的滤波方案。本领域的技术人员当可理解,运用图2所示的基于电压调节器的主动滤波器212的其他实施方式亦落入本申请所属的范围。

图3是根据本申请某些实施方式的例示性环路滤波器。环路滤波器310可代表图2所示的环路滤波器210的一实施方式。在此实施方式中,环路滤波器310可用以对电流信号(即电荷泵电流信号ICP)进行滤波处理,以生成控制电压VC1及VC2。电荷泵电流信号ICP是自电荷泵309输出,其中电荷泵309可代表图1所示的电荷泵电路108的至少一部分的一实施方式。然而,本领域的技术人员应可理解,环路滤波器310所处理的电流信号可由其他类型的电流源(current source)/电流沉(current sink)来提供,而不至于悖离本申请的范围。

此外,环路滤波器310可包括图2所示的低通滤波器222、一电压调节器314、一RC网络318以及一电压跟随器326。电压调节器314、RC网络318以及电压跟随器326可分别代表图2所示的电压调节器214、RC网络218及电压跟随器226的实施例。

电压调节器314可包括一放大器电路315及一电压跟随器316。放大器电路315有一输入端TIN、一输入端TIP以及一输出端TOP,其中输入端TIN耦接至电荷泵309以接收电荷泵电流信号ICP。放大器电路315用以根据位于输入端TIN的一电压信号VIN以及位于输入端TIP的一电压信号VIP,自输出端TOP输出一输出信号VOP1

电压跟随器316具有一输入端TIF以及一输出端TOF,其中输入端TIF耦接至输出端TOP以接收输出信号VOP1。电压跟随器316用以响应输出信号VOP1来产生一滤波信号,即控制电压VC1。在此实施方式中,电压跟随器316可由一晶体管M1来实施。晶体管M1的控制端耦接至输入端TIF。晶体管M1的一连接端耦接至供应电压VDD,而晶体管M1的另一连接端则是耦接至输出端TOF。本领域的技术人员应可理解,电压跟随器316可由其他电路结构来实施,而不至于悖离本申请的范围。

RC网络318耦接至输入端TIN及电压跟随器316,用以响应电荷泵电流信号ICP及电压跟随器316所接收的输出信号VOP1而生成电压信号VIN。在此实施方式中,RC网络318耦接至电压跟随器316的输出端TOF,以接收输出信号VOP1的一个缓冲版本,即控制电压VC1。因此,RC网络318可根据电荷泵电流信号ICP及控制电压VC1来生成电压信号VIN

RC网络318可包括(但不限于)一电阻R1以及多个电容C1与C2。电阻R1与电容C1串接于输入端TIN与输出端TOF之间。电容C2耦接于输入端TIN与输出端TOF之间。本领域的技术人员应可理解,RC网络318可由其他耦接于输入端TIN与输出端TOF之间的电路结构来实施,而不至于悖离本申请的范围。

低通滤波器222耦接至电压跟随器316的输入端TIF,用以对输出信号VOP1进行滤波处理以产生输出信号VOP2,即输出信号VOP1的滤波版本。电压跟随器326耦接至低通滤波器222,用以响应输出信号VOP2来产生控制电压VC2。在此实施方式中,电压跟随器316可由一晶体管M2来实施。晶体管M2的控制端用以接收输出信号VOP2。晶体管M2的一连接端耦接至供应电压VDD,而晶体管M2的另一连接端用以输出控制电压VC2。本领域的技术人员应可理解,可利用其他电路结构来实作所述电压跟随器326而不至于悖离本申请的范围。

在操作中,放大器电路315可比较电压信号VIN与电压信号VIP以产生输出信号VOP1,其中电压信号VIN是利用RC网络318所生成,且电压信号VIP可以是耦接至输入端TIP的一参考电压信号。电压跟随器316可接收输出信号VOP1并据以产生控制电压VC1,其中控制电压VC1可馈入RC网络318以及一V2I转换器(图3未示)。此外,电压跟随器326可接收输出信号VOP2,并提供控制电压VC2予该V2I转换器。

图4是根据本申请某些实施方式的例示性环路滤波器。环路滤波器410可代表图2所示的环路滤波器210的另一实施方式。环路滤波器410与图3所示的环路滤波器310两者之间的差异在于环路滤波器410采用一RC网络418以生成两个电压信号VIN与VIP。在此实施方式中,环路滤波器410用以接收一电荷泵电路408所提供的电荷泵电流信号ICP1及ICP2,其中电荷泵电路408可代表图1所示的电荷泵电路108的一实施方式。此外,环路滤波器410可用以对电荷泵电流信号ICP1及ICP2进行滤波处理,以生成控制电压VC1及VC2。电荷泵电流信号ICP1及ICP2分别由电荷泵电路408之中的多个电荷泵409及411所输出。请注意,环路滤波器410所处理的电流信号的至少其一可由其他类型的电流源/电流沉来提供,而不至于悖离本申请的范围。

RC网络418可代表图2所示的RC网络218的一实施方式。除了输入端TIN及输出端TOF之外,RC网络418另耦接至输入端TIP。因此,RC网络418可根据施加至输入端TIN的电荷泵电流信号ICP1、施加至输入端TIP的电荷泵电流信号ICP2以及自输出端TOF输出的控制电压VC1,来产生电压信号VIN及VIP

在此实施方式中,RC网络418可包括一频率响应电路419及一频率响应电路421。频率响应电路419耦接于放大器电路315的输入端TIN与电压跟随器316的输出端TOF之间,用以根据电荷泵电流信号ICP1及控制电压VC1来生成电压信号VIN。频率响应电路421耦接至放大器电路315的输入端TIP,用以响应施加至输入端TIP的电荷泵电流信号ICP2来生成电压信号VIP

举例来说(但本申请不限于此),频率响应电路419可包括一电容C3,其是耦接于输入端TIN与输出端TOF之间。本领域的技术人员应可理解,频率响应电路419可由其他耦接于输入端TIN及输出端TOF之间的电路结构来实施,而不至于悖离本申请的范围。此外,频率响应电路421可包括(但不限于)一电容C4以及多个电阻R2与R3。电容C4及电阻R2并联于输入端TIP与接地端(ground)之间。电阻R3耦接于供应电压VDD与输入端TIP之间。本领域的技术人员应可理解,频率响应电路421可利用其他耦接至输入端TIP的电路结构来实施,而不至于悖离本申请的范围。

图5是根据本申请某些实施方式的例示性环路滤波器。环路滤波器510可代表图2所示的环路滤波器210的另一实施方式。环路滤波器510与上文参照图3所绘示与说明的环路滤波器310相似,两者的不同之处在于,举例来说,RC网络318是经由输入端TIF耦接至电压跟随器316。因此,RC网络318用以根据电荷泵电流信号ICP及输出信号VOP1而生成电压信号VIN。由于环路滤波器510与上文参照图3所绘示与说明的环路滤波器310相似,为了简洁起见,在此不再赘述相关说明。

图6是根据本申请某些实施方式的例示性环路滤波器。环路滤波器610可代表图2所示的环路滤波器210的另一实施方式。环路滤波器610与上文参照图4所绘示与说明的环路滤波器410相似,两者的不同之处在于,举例来说,RC网络418是经由输入端TIF耦接至电压跟随器316。因此,RC网络418用以根据电荷泵电流信号ICP1及输出信号VOP1而生成电压信号VIN。例如,频率响应电路419耦接于放大器电路315的输入端TIN与电压跟随器316的输入端TIF之间,用以根据电荷泵电流信号ICP1及输出信号VOP1而生成电压信号VIN。频率响应电路421耦接至放大器电路315的输入端TIP,用以响应施加至输入端TIP的电荷泵电流信号ICP2而生成电压信号VIP。由于环路滤波器610与上文参照图4所绘示与说明的环路滤波器410相似,为了简洁起见,在此不再赘述相关说明。

图7是根据本申请某些实施方式的例示性环路滤波器。环路滤波器710可代表图2所示的环路滤波器210的另一实施方式。环路滤波器710与上文参照图3所绘示与说明的环路滤波器310相似,两者的不同之处在于,举例来说,电压跟随器716及726各自的电路结构不同于图3所示的电压跟随器316及326的电路结构。在此实施方式中,电压调节器726的电压跟随器716可由为一翻转电压跟随器(flipped voltage follower)来实施,并可包括一电流源CS11、一电流沉CS12及多个晶体管MF11-MF13。电流源CS11耦接于供应电压VDD与晶体管MF11的漏极之间,且电流沉CS12耦接于晶体管MF11的源极与接地端之间。晶体管MF11受控于供应至其栅极的偏压VB。晶体管MF12的源极耦接至供应电压VDD,晶体管MF12的栅极耦接至晶体管MF11的漏极,以及晶体管MF12的漏极耦接至输出端TOF。晶体管MF13的源极耦接至输出端TOF,晶体管MF13的栅极耦接至输入端TIF,以及晶体管MF13的漏极耦接至晶体管MF11的源极。

相似地,电压调节器726可包括一电流源CS21、一电流沉CS22及多个晶体管MF21-MF23。电流源CS21耦接于供应电压VDD与晶体管MF21的漏极之间,而电流沉CS22耦接于晶体管MF21的源极与接地端之间。晶体管MF21受控于供应至其栅极的偏压VB。晶体管MF22的源极耦接至供应电压VDD,以及晶体管MF22的栅极耦接至晶体管MF21的漏极。晶体管MF23的源极耦接至晶体管MF22的漏极,晶体管MF23的栅极耦接至低通滤波器222以接收输出信号VOP2,以及晶体管MF23的漏极耦接至晶体管MF21的源极。由于环路滤波器710与上文参照图3所绘示与说明的环路滤波器310相似,为了简洁起见,在此不再赘述相关说明。

图8是根据本申请某些实施方式的用于一锁相环(PLL)电路的例示性环路滤波方法的流程图。方法800可应用于参照图1至图7所绘示与说明的至少一环路滤波器。在某些实施方式中,可在方法800中进行其他操作。在某些实施方式中,可利用不同的顺序进行或改变方法800的操作。

在操作802,至少通过将一第一电荷泵电流信号耦合至一电阻电容(RC)网络中,以生成一第一电压信号。该第一电荷泵电流信号是由该PLL电路的一第一电荷泵所控制(steered)。举例来说,在图4所示的实施方式中,至少通过将电荷泵电流信号ICP1耦接至RC网络418中,以生成电压信号VIN。电荷泵409可用来控制电荷泵电流信号ICP1

在操作804,比较该第一电压信号与一第二电压信号以产生一第一输出信号。举例来说,在图4所示的实施方式中,将电压信号VIN与电压信号VIP作比较以产生输出信号VOP1

在操作806,缓冲该第一输出信号以生成一第一滤波信号。举例来说,在图4所示的实施方式中,缓冲输出信号VOP1以生成一滤波信号,即控制电压VC1。

在某些实施方式中,亦可将该第一滤波信号耦合至该RC网络中,以生成该第一电压信号。举例来说,在图4所示的实施方式中,电荷泵电流信号ICP1及控制电压VC1均耦合至RC网络418中,以生成电压信号VIN

在某些实施方式中,该第一电压信号是利用将该第一电荷泵电流信号与该第一滤波信号耦合至该RC网络的一第一频率响应电路而产生的,该第二电压信号则是利用将一第二电荷泵电流信号耦合至该RC网络的一第二频率响应电路而产生的。举例来说,在图4所示的实施方式中,将电荷泵电流信号ICP1及控制电压VC1耦合至频率响应电路419中,以生成电压信号VIN,而电荷泵电流信号ICP2则是耦合至频率响应电路421中,以生成电压信号VIP

通过使用整合了电压调节器与RC网络的基于电压调节器的滤波方案,环路电路不仅可提升PSRR,还能够维持良好的环路稳定性。此外,基于电压调节器的滤波方案可产生用于振荡器的多个控制信号,因而能增加振荡器的调谐范围以及相位噪声性能。

上文的叙述简要地提出了本申请某些实施例的特征,而使得本申请所属技术领域具有通常知识者能够更全面地理解本申请的多种态样。本领域具有通常知识者当可明了,其可轻易地利用本申请作为基础,来设计或更动其他工艺与结构,以实现与此处所述的实施方式相同的目的和/或达到相同的优点。本领域具有通常知识者应当明白,这些均等的实施方式仍属于本申请的精神与范围,且其可进行各种变更、替代与更动,而不会悖离本申请的精神与范围。

附图中的符号说明:

100 锁相环电路

102 电流控制振荡器

104 分频器

106 相位频率侦测器

108、408 电荷泵电路

110 环路滤波器

130、230 电压电流转换器

210、310、410、510、610、710 环路滤波器

212 主动滤波器

214、314 电压调节器

215、315 放大器电路

216、226、316、326、716、726 电压跟随器

218、318、418 电阻电容网络

222 低通滤波器

309、409、411 电荷泵

419、421 频率响应电路

800 方法

802-806 操作

C1、C2、C3、C4、CF 电容

CKF 输入信号

CKO 振荡器信号

CKR 参考信号

CS11、CS21 电流源

CS12、CS22 电流沉

DR 侦测结果

IC0 电流信号

IC1、IC2、ICCO 控制电流

ICP、ICP1、ICP2 电荷泵电流信号

INS 输入侧

IOUT 电流输出

M1、M2、MF11-MF13、MF21-MF23 晶体管

NI1、NI2、TIN、TIP、TIF 输入端

NOP、TOP、TOF 输出端

R1、R2、R3、RCCO1、RCCO2、RF 电阻

VB 偏压

VC1、VC2 控制电压

VDD 供应电压

VI1、VI2、VIN、VIP 电压信号

VEA1、VEA2、VOP1、VOP2、 输出信号

VFT 滤波电压

21页详细技术资料下载
上一篇:一种医用注射器针头装配设备
下一篇:差分压控(VCO)振荡器

网友询问留言

已有0条留言

还没有人留言评论。精彩留言会获得点赞!

精彩留言,会给你点赞!

技术分类