电路

文档序号:96806 发布日期:2021-10-12 浏览:32次 >En<

阅读说明:本技术 电路 (Circuit arrangement ) 是由 比留川敦夫 于 2021-03-31 设计创作,主要内容包括:本发明涉及电路。即使多个电感器接近而设置,该电路也能抑制高频特性的降低。上述电路(1)具备偏置电路,上述偏置电路具有信号线、恒压电源、电感器以及电容器,信号线包括第一信号线(20a)和第二信号线(20b),电感器包括第一电感器(40a)和第二电感器(40b),第一电感器(40a)连接于第一信号线(20a)以及恒压电源,第二电感器(40b)连接于第二信号线(20b)以及恒压电源,第一电感器(40a)和第二电感器(40b)的最短距离(D)为0.05mm以上1mm以下,第一电感器(40a)的线圈轴(C1)的方向和第二电感器(40b)的线圈轴(C2)的方向与安装面平行,并且形成大致90°的角度。(The present invention relates to electrical circuits. The circuit can suppress the deterioration of high frequency characteristics even if a plurality of inductors are disposed close to each other. The circuit (1) is provided with a bias circuit having a signal line, a constant voltage power supply, an inductor and a capacitor, wherein the signal line includes a first signal line (20a) and a second signal line (20b), the inductor includes a first inductor (40a) and a second inductor (40b), the first inductor (40a) is connected to the first signal line (20a) and the constant voltage power supply, the second inductor (40b) is connected to the second signal line (20b) and the constant voltage power supply, the shortest distance (D) between the first inductor (40a) and the second inductor (40b) is 0.05mm to 1mm, and the direction of the coil axis (C1) of the first inductor (40a) and the direction of the coil axis (C2) of the second inductor (40b) are parallel to the mounting surface and form an angle of substantially 90 degrees.)

电路

技术领域

本发明涉及电路。

背景技术

在电路中使用各种电感器。作为这样的电感器,例如,在专利文献1中公开了一种层叠型线圈部件,其通过将多个绝缘层层叠而成,并具备在内部内置线圈的层叠体、和与线圈电连接的第一外部电极以及第二外部电极。

专利文献1:日本特开2019-96819号公报

专利文献1所记载的层叠型线圈部件由于高频特性优异,因此适用于光通信电路内的偏置(Bias-Tee)电路等。另外,在专利文献1所记载的层叠型线圈部件中,构成层叠体的绝缘层例如由铁氧体材料等磁性材料构成。在绝缘层由磁性材料构成的层叠型线圈部件中,认为磁通难以泄漏到层叠体的外部。然而,若使用多个这样的层叠型线圈部件在电路内接近而设置,则接近而设置的层叠型线圈部件彼此容易磁耦合,因此在高频带(例如,20GHz以上的GHz频带)中磁通干扰,结果高频特性有可能降低。

发明内容

本发明是为了解决上述的问题而完成的,其目的在于提供一种即使多个电感器接近而设置,也能抑制高频特性的降低的电路。

本发明的电路的特征在于,具备偏置电路,上述偏置电路具有信号线、恒压电源、电感器以及电容器,上述信号线包括第一信号线和第二信号线,上述电感器包括第一电感器和第二电感器,上述第一电感器连接于上述第一信号线以及上述恒压电源,上述第二电感器连接于上述第二信号线以及上述恒压电源,上述第一电感器与上述第二电感器的最短距离为0.05mm以上1mm以下,上述第一电感器的线圈轴的方向和上述第二电感器的线圈轴的方向与安装面平行,并且形成大致90°的角度。

根据本发明,能够提供即使多个电感器接近而设置,也能抑制高频特性的降低的电路。

附图说明

图1是表示本发明的电路的一个例子的平面示意图。

图2是表示在本发明的电路中使用的电感器的一个例子的立体示意图。

图3是表示与图2中的线段A1-A2对应的部分的截面示意图。

图4是表示比较例1的电路的平面示意图。

图5是表示针对实施例1~6的电路,每个频率的透过系数S21的模拟结果的图表。

图6是表示针对比较例1~6的电路,每个频率的透过系数S21的模拟结果的图表。

附图标记说明

1、101…电路;10a…第一偏置电路;10b…第二偏置电路;10c…第三偏置电路;10d…第四偏置电路;20a…第一信号线;20b…第二信号线;21a、21b…输入部;22a、22b…输出部;30a…第一电源线;30b…第二电源线;30c…第三电源线;31a…第一恒压电源;31b…第二恒压电源;31c…第三恒压电源;40…电感器;40a…第一电感器;40b…第二电感器;40c…第三电感器;40d…第四电感器;50a…第一电容器;50b…第二电容器;60…层叠体;61a…第一端面;61b…第二端面;62a…第一侧面;62b…第二侧面;63a…第一主面;63b…第二主面;65…绝缘层;70a…第一外部电极;70b…第二外部电极;80…线圈;81、81a、81b…线圈导体;90a…第一连结导体;90b…第二连结导体;C、C1、C2、C3、C4…线圈轴;D…第一电感器和第二电感器的最短距离;L…长度方向;P1、P2、P3、P4、S1、S2…路径;T…高度方向;W…宽度方向;α…第一电感器的线圈轴的方向与第二电感器的线圈轴的方向所成的角度。

具体实施方式

以下,对本发明的电路进行说明。此外,本发明并不限定于以下的结构,也可以在不脱离本发明的主旨的范围内进行适当变更。另外,将以下所记载的各个优选的结构进行多个组合的方案也是本发明。

图1是表示本发明的电路的一个例子的平面示意图。

如图1所示,电路1具有第一偏置电路10a和第二偏置电路10b。

第一偏置电路10a具有第一信号线20a、第一电源线30a、第一电感器40a以及第一电容器50a。

第一信号线20a具有输入部21a和输出部22a。输入到第一信号线20a的输入部21a的输入信号在路径S1中传递,从第一信号线20a的输出部22a作为透过信号(输出信号)被输出。

第一电源线30a与第一恒压电源31a连接。也就是说,第一偏置电路10a也具有第一恒压电源31a。

第一电感器40a与第一信号线20a以及第一电源线30a连接。第一电源线30a与第一恒压电源31a连接,因此第一电感器40a经由第一电源线30a与第一恒压电源31a电连接。通过这样设置第一电感器40a,如路径P1所示,第一恒压电源31a的电源电压被施加到第一信号线20a的输入部21a。若在第一信号线20a的输入部21a例如连接有驱动IC,则第一恒压电源31a的电源电压被施加到驱动IC。另外,通过设置第一电感器40a,在第一信号线20a中传递的信号不传递到第一电源线30a。

第一电容器50a设置于第一信号线20a和第一电感器40a的连接部与第一信号线20a的输出部22a之间。通过这样设置第一电容器50a,第一恒压电源31a的电源电压不会被施加到第一信号线20a的输出部22a,而可靠地被施加到第一信号线20a的输入部21a。

第二偏置电路10b具有第二信号线20b、第一电源线30a、第二电感器40b以及第二电容器50b。

第二信号线20b具有输入部21b和输出部22b。输入到第二信号线20b的输入部21b的输入信号在路径S2中传递,从第二信号线20b的输出部22b作为透过信号(输出信号)被输出。

第一电源线30a与第一恒压电源31a连接,因此第二偏置电路10b也具有第一恒压电源31a。

第二电感器40b与第二信号线20b以及第一电源线30a连接。第一电源线30a与第一恒压电源31a连接,因此第二电感器40b经由第一电源线30a与第一恒压电源31a电连接。通过这样设置第二电感器40b,如路径P2所示,第一恒压电源31a的电源电压被施加到第二信号线20b的输入部21b。若在第二信号线20b的输入部21b例如连接有驱动IC,则第一恒压电源31a的电源电压被施加到驱动IC。另外,通过设置第二电感器40b,在第二信号线20b中传递的信号不传递到第一电源线30a。

第二电容器50b设置于第二信号线20b和第二电感器40b的连接部与第二信号线20b的输出部22b之间。通过这样设置第二电容器50b,第一恒压电源31a的电源电压不会被施加到第二信号线20b的输出部22b,而可靠地被施加到第二信号线20b的输入部21b。

第一电感器40a和第二电感器40b的最短距离D为0.05mm以上1mm以下,优选为0.05mm以上0.4mm以下。这样,通过将第一电感器40a和第二电感器40b接近而设置,从而能够使电路1小型化。

第一电感器40a具有线圈轴C1。第二电感器40b具有线圈轴C2。

第一电感器40a的线圈轴C1的方向和第二电感器40b的线圈轴C2的方向平行于安装面。

在本说明书中,各部件的安装面表示各部件中的安装于电路的面,更具体而言,表示各部件中的与电路基板对置的面。也就是说,第一电感器40a的安装面和第二电感器40b的安装面分别相当于与图1中看到的表面对置的背面。

第一电感器40a的线圈轴C1的方向和第二电感器40b的线圈轴C2的方向形成大致90°的角度。由此,如上述那样接近而设置的第一电感器40a和第二电感器40b不易磁耦合,因此在高频带中磁通不易产生干扰,结果抑制高频特性的降低。

在本说明书中,两个线圈轴的方向形成大致90°的角度表示两个线圈轴的方向所成的角度为80°以上且100°以下,优选为85°以上且95°以下,特别优选为90°。也就是说,第一电感器40a的线圈轴C1的方向和第二电感器40b的线圈轴C2的方向形成大致90°的角度表示第一电感器40a的线圈轴C1的方向和第二电感器40b的线圈轴C2的方向所成的角度α为80°以上且100°以下,优选为85°以上且95°以下,特别优选为90°。随着第一电感器40a的线圈轴C1的方向与第二电感器40b的线圈轴C2的方向所成的角度α接近90°,在第一电感器40a以及第二电感器40b中产生的磁通不易产生干扰。也就是说,若第一电感器40a的线圈轴C1的方向和第二电感器40b的线圈轴C2的方向形成90°的角度、即正交,则在第一电感器40a以及第二电感器40b中产生的磁通最不易产生干扰。

根据以上,在电路1中,即使多个电感器、在这里第一电感器40a以及第二电感器40b接近而设置,也能抑制高频特性的降低。

对于高频特性,40GHz的透过系数S21优选为-1dB以上0dB以下,50GHz的透过系数S21优选为-3dB以上0dB以下。透过系数S21根据透过信号相对于输入信号的功率之比而求出。更具体而言,电路1中的透过系数S21根据从第一信号线20a的输出部22a输出的透过信号相对于输入到第一信号线20a的输入部21a的输入信号的功率之比而求出。或者,根据从第二信号线20b的输出部22b输出的透过信号相对于输入到第二信号线20b的输入部21b的输入信号的功率之比而求出。每个频率的透过系数S21例如使用网络分析器而求出。

第一偏置电路10a和第二偏置电路10b共享第一电源线30a。也就是说,第一偏置电路10a和第二偏置电路10b共享第一恒压电源31a。由此,简化了电路1。

另一方面,第一偏置电路10a和第二偏置电路10b也可以具有各自的电源线。也就是说,第一偏置电路10a和第二偏置电路10b也可以具有各自的恒压电源。

电路1也可以还具有第三偏置电路10c和第四偏置电路10d。

第三偏置电路10c具有第一信号线20a、第二电源线30b、第三电感器40c以及第一电容器50a。

第二电源线30b与第二恒压电源31b连接。也就是说,第三偏置电路10c也具有第二恒压电源31b。

第三电感器40c与第一信号线20a以及第二电源线30b连接。第二电源线30b与第二恒压电源31b连接,因此第三电感器40c经由第二电源线30b与第二恒压电源31b电连接。通过这样设置第三电感器40c,如路径P3所示,第二恒压电源31b的电源电压被施加到第一信号线20a的输出部22a。若在第一信号线20a的输出部22a例如连接有激光二极管,则第二恒压电源31b的电源电压被施加到激光二极管。另外,通过设置第三电感器40c,从而在第一信号线20a中传递的信号不传递到第二电源线30b。

第三电感器40c具有线圈轴C3。第三电感器40c的线圈轴C3的方向与安装面平行。

在接近第三电感器40c而设置其他的电感器的情况下,更具体而言,在第三电感器40c和其他的电感器的最短距离为0.05mm以上1mm以下的情况下,优选第三电感器40c的线圈轴C3的方向和其他的电感器的线圈轴的方向形成大致90°的角度。由此,接近而设置的第三电感器40c和其他的电感器不易磁耦合,因此在高频带中磁通不易产生干扰。因此,与磁通在第一电感器40a与第二电感器40b之间不易产生干扰的效果相结合,进一步抑制高频特性的降低。

例如,在第三电感器40c和第一电感器40a的最短距离为0.05mm以上1mm以下的情况下,优选第三电感器40c的线圈轴C3的方向和第一电感器40a的线圈轴C1的方向形成大致90°的角度。

第一电容器50a设置于第一信号线20a和第三电感器40c的连接部与第一信号线20a的输入部21a之间。通过这样设置第一电容器50a,第二恒压电源31b的电源电压不会被施加到第一信号线20a的输入部21a,而可靠地被施加到第一信号线20a的输出部22a。

在将第一偏置电路10a和第三偏置电路10c组合观察时,第一电容器50a设置于第一信号线20a和第一电感器40a的连接部与第一信号线20a和第三电感器40c的连接部之间。

第四偏置电路10d具有第二信号线20b、第三电源线30c、第四电感器40d以及第二电容器50b。

第三电源线30c与第三恒压电源31c连接。也就是说,第四偏置电路10d也具有第三恒压电源31c。

第四电感器40d与第二信号线20b以及第三电源线30c连接。第三电源线30c与第三恒压电源31c连接,因此第四电感器40d经由第三电源线30c与第三恒压电源31c电连接。通过这样设置第四电感器40d,如路径P4所示,第三恒压电源31c的电源电压被施加到第二信号线20b的输出部22b。若在第二信号线20b的输出部22b例如连接有激光二极管,则第三恒压电源31c的电源电压被施加到激光二极管。另外,通过设置第四电感器40d,从而在第二信号线20b中传递的信号不传递到第三电源线30c。

第四电感器40d具有线圈轴C4。第四电感器40d的线圈轴C4的方向与安装面平行。

在接近第四电感器40d设置有其他的电感器的情况下,更具体而言,在第四电感器40d和其他的电感器的最短距离为0.05mm以上1mm以下的情况下,优选第四电感器40d的线圈轴C4的方向和其他的电感器的线圈轴的方向形成大致90°的角度。由此,接近而设置的第四电感器40d和其他的电感器不易磁耦合,因此在高频带中磁通不易产生干扰。因此,与磁通在第一电感器40a与第二电感器40b之间不易产生干扰的效果相结合,进一步抑制高频特性的降低。

例如,在第四电感器40d和第二电感器40b的最短距离为0.05mm以上、1mm以下的情况下,优选第四电感器40d的线圈轴C4的方向和第二电感器40b的线圈轴C2的方向形成大致90°的角度。

第二电容器50b设置于第二信号线20b和第四电感器40d的连接部与第二信号线20b的输入部21b之间。通过这样设置第二电容器50b,第三恒压电源31c的电源电压不会施加到第二信号线20b的输入部21b,而被可靠地施加到第二信号线20b的输出部22b。

在将第二偏置电路10b和第四偏置电路10d组合观察时,第二电容器50b设置于第二信号线20b和第二电感器40b的连接部与第二信号线20b和第四电感器40d的连接部之间。

作为第一信号线20a以及第二信号线20b,能够使用公知的信号线。

作为第一电源线30a、第二电源线30b、以及第三电源线30c,能够使用公知的电源线。

作为第一恒压电源31a、第二恒压电源31b、以及第三恒压电源31c,能够使用公知的恒压电源。

第一恒压电源31a、第二恒压电源31b、以及第三恒压电源31c的电源电压可以相互相同,或者也可以相互不同。另外,在第一恒压电源31a、第二恒压电源31b、以及第三恒压电源31c中,也可以两个恒压电源的电源电压相同,且剩余一个恒压电源的电源电压不同。

作为第一电容器50a以及第二电容器50b,能够使用公知的电容器。

作为第一电感器40a、第二电感器40b、第三电感器40c以及第四电感器40d,能够使用公知的电感器。其中,优选具有层叠体、线圈、外部电极的电感器,该层叠体将由铁氧体材料构成的多个绝缘层层叠而成,该线圈设置于层叠体的内部,该外部电极设置于层叠体的表面上并与线圈电连接。关于这样的电感器的一个例子,在以下进行说明。在以下,在不特别区别第一电感器、第二电感器、第三电感器以及第四电感器的情况下,仅称为电感器。

图2是表示在本发明的电路中使用的电感器的一个例子的立体示意图。

如图2所示,电感器40具有层叠体60、第一外部电极70a、第二外部电极70b。虽然在图2中未示出,但如后述那样,电感器40也具有设置于层叠体60的内部的线圈。

在本说明书中,如图2等所示,将长度方向、宽度方向、以及高度方向分别设为由L、W以及T确定的方向。在这里,长度方向L、宽度方向W以及高度方向T相互正交。

层叠体60是具有六个面的大致长方体。层叠体60具有在长度方向L上相对的第一端面61a及第二端面61b、在宽度方向W上相对的第一侧面62a及第二侧面62b、在高度方向T上相对的第一主面63a及第二主面63b。

在将电感器40安装于电路内时,层叠体60的第一主面63a成为安装面。

层叠体60优选在角部以及棱线部带有弧度。层叠体60的角部是层叠体60的三个面相交的部分。层叠体60的棱线部是层叠体60的两个面相交的部分。

第一外部电极70a设置于层叠体60的表面上。更具体而言,第一外部电极70a从层叠体60的第一端面61a的一部分遍及到第一侧面62a的一部分、第二侧面62b的一部分、第一主面63a的一部分地延伸。

第一外部电极70a的位置并不限定于图2所示的位置。例如,第一外部电极70a也可以仅设置于层叠体60的第一端面61a的一部分上。另外,第一外部电极70a也可以从层叠体60的第一端面61a的一部分仅遍及到第一主面63a的一部分地延伸。若第一外部电极70a设置于作为安装面的层叠体60的第一主面63a的一部分上,则电感器40的安装性提高。

第二外部电极70b设置于层叠体60的表面上。更具体而言,第二外部电极70b从层叠体60的第二端面61b的一部分遍及到第一侧面62a的一部分、第二侧面62b的一部分、第一主面63a的一部分地延伸。

第二外部电极70b的位置并不限定于图2所示的位置。例如,第二外部电极70b也可以仅设置于层叠体60的第二端面61b的一部分上。另外,第二外部电极70b也可以从层叠体60的第二端面61b的一部分仅遍及到第一主面63a的一部分地延伸。若第二外部电极70b设置于作为安装面的层叠体60的第一主面63a的一部分上,则电感器40的安装性提高。

第一外部电极70a以及第二外部电极70b分别可以是单层构造,或者也可以是多层构造。

在第一外部电极70a以及第二外部电极70b分别为单层构造的情况下,作为各外部电极的构成材料,例如,列举有银、金、铜、钯、镍、铝、含有这些金属的至少一种的合金等。

在第一外部电极70a以及第二外部电极70b分别为多层构造的情况下,各外部电极也可以从层叠体60的表面侧依次具有例如含有银的基底电极层、镀镍被膜、镀锡被膜。

图3是表示与图2中的线段A1-A2对应的部分的截面示意图。

如图3所示,层叠体60是将多个绝缘层65在长度方向L上层叠而成的。此外,在图3中,为了说明的方便,虽然示出了这些绝缘层65的边界,但实际上也可以不清楚地出现边界。

绝缘层65由铁氧体材料构成。由此,磁通不易漏到层叠体60的外部。

在以往,即使是绝缘层由铁氧体材料构成的电感器,若使用多个在电路内接近而设置,则接近而设置的电感器彼此容易磁耦合,因此在高频带中磁通产生干扰,结果,有可能高频特性降低。与此相对,在电路1中,虽然第一电感器40a和第二电感器40b接近而设置,但两者的线圈轴的方向形成大致90°的角度。由此,第一电感器40a和第二电感器40b不易磁耦合,因此在高频带中磁通不易产生干扰,结果,抑制高频特性的降低。该情况下,若第一电感器40a以及第二电感器40b的绝缘层由铁氧体材料构成,则磁通不易漏到第一电感器40a以及第二电感器40b的外部,因此进一步抑制高频特性的降低。

作为铁氧体材料,例如,列举出通过以下的方法而制作的材料。

首先,称量作为氧化物原料的氧化铁(Fe2O3)、氧化锌(ZnO)、氧化铜(CuO)、以及氧化镍(NiO),使其达到规定的比率。各氧化物原料中也可以含有不可避免的杂质。接下来,将这些氧化物原料以湿法混合后,进行粉碎。此时,也可以添加氧化锰(Mn3O4)、氧化钴(Co3O4)、氧化锡(SnO2)、氧化铋(Bi2O3)、氧化硅(SiO2)等添加剂。而且,在使所得到的粉碎物干燥后,进行预烧。关于预烧的温度,例如,设为700℃以上800℃以下。根据以上,可以获得粉末状的铁氧体材料。

从提高电感器40的电感的观点出发,铁氧体材料的组成优选:氧化铁(Fe2O3)为40mоl%以上49.5mоl%以下,氧化锌(ZnO)为5mоl%以上35mоl%以下,氧化铜(CuO)为6mоl%以上12mоl%以下,氧化镍(NiO)为8mоl%以上40mоl%以下。

在层叠体60的内部设置有线圈80。线圈80是将多个线圈导体81与绝缘层65一起在长度方向L上层叠且电连接而成,例如是螺线管状。电感器40具有这样的线圈80,因此也被称为层叠型线圈部件。此外,在图3中,没有严格示出线圈80的形状、线圈导体81的位置、线圈导体81的连接等。例如,在长度方向L上相邻的线圈导体81经由未图示的通孔导体相互电连接。

电感器40、更具体而言线圈80具有线圈轴C。电感器40的线圈轴C在长度方向L上延伸,并且贯通层叠体60的第一端面61a与第二端面61b之间。也就是说,电感器40的线圈轴C的方向与作为安装面的层叠体60的第一主面63a平行。

电感器40的线圈轴C通过从长度方向L观察时的线圈80的形状的重心。从长度方向L观察时,线圈80可以是圆形,或者也可以是多边形状。

第一外部电极70a经由第一连结导体90a与线圈80电连接。在这里,在多个线圈导体81中,在离层叠体60的第一端面61a最近的位置,设置有线圈导体81a。因而,第一外部电极70a经由第一连结导体90a,与线圈导体81a电连接。

第一连结导体90a通过未图示的通孔导体与绝缘层65一起在长度方向L上层叠且电连接而成。第一连结导体90a从层叠体60的第一端面61a露出。

优选第一连结导体90a以直线状连接第一外部电极70a与线圈80之间,在这里,连接第一外部电极70a与线圈导体81a之间。另外,在从长度方向L观察时,优选第一连结导体90a与线圈导体81a重叠,并且,位于比线圈轴C靠作为安装面的层叠体60的第一主面63a侧。通过这些,第一外部电极70a和线圈80的电连接变得容易。

第一连结导体90a以直线状连接第一外部电极70a与线圈80之间表示在从长度方向L观察时,构成第一连结导体90a的通孔导体彼此重叠。此外,构成第一连结导体90a的通孔导体彼此也可以不严格地以直线状排列。

优选第一连结导体90a与线圈导体81a中的、离层叠体60的第一主面63a最近的部分连接。由此,能够减小第一外部电极70a中的层叠体60的第一端面61a上的部分的面积。其结果,第一外部电极70a与线圈80之间的杂散电容变小,因此电感器40的高频特性提高。

第一连结导体90a可以仅设置有一个,或者也可以设置有多个。

第二外部电极70b经由第二连结导体90b与线圈80电连接。在这里,在多个线圈导体81中,在离层叠体60的第二端面61b最近的位置设置有线圈导体81b。因而,第二外部电极70b经由第二连结导体90b与线圈导体81b电连接。

第二连结导体90b通过将未图示的通孔导体与绝缘层65一起在长度方向L上层叠且电连接而成。第二连结导体90b从层叠体60的第二端面61b露出。

优选第二连结导体90b以直线状连接第二外部电极70b与线圈80之间,在这里,连接第二外部电极70b与线圈导体81b之间。另外,在从长度方向L观察时,优选第二连结导体90b与线圈导体81b重叠,并且,位于比线圈轴C靠作为安装面的层叠体60的第一主面63a侧。由此,第二外部电极70b和线圈80的电连接变得容易。

第二连结导体90b以直线状连接第二外部电极70b与线圈80之间表示在从长度方向L观察时,构成第二连结导体90b的通孔导体彼此重叠。此外,构成第二连结导体90b的通孔导体彼此也可以不严格地以直线状排列。

优选第二连结导体90b与线圈导体81b中的离层叠体60的第一主面63a最近的部分连接。由此,能够减小第二外部电极70b中的层叠体60的第二端面61b上的部分的面积。其结果,第二外部电极70b与线圈80之间的杂散电容变小,因此电感器40的高频特性提高。

第二连结导体90b可以仅设置有一个,或者也可以设置有多个。

电感器40例如通过以下的方法被制造。

首先,将铁氧体材料、聚乙烯醇缩丁醛系树脂等有机粘合剂、乙醇、甲苯等有机溶剂等混合之后,进行粉碎,从而制作陶瓷浆液。而且,通过刮刀法等将陶瓷浆液成形为片状后,以规定的大小进行冲裁,从而制作陶瓷生片。

接下来,在陶瓷生片的规定的部位进行激光照射,从而形成导通孔。而且,通过网板印刷等,将银糊剂等导电性糊剂填充到导通孔中并涂布在陶瓷生片的主面上。由此,对于陶瓷生片,将通孔导体用导体图案形成于导通孔,并且将与通孔导体用导体图案连接的线圈导体用导体图案形成于主面上。然后,使其干燥,从而获得在陶瓷生片上形成有线圈导体用导体图案和通孔导体用导体图案的线圈片。

另外,与线圈片不同,制作在陶瓷生片上形成有通孔导体用导体图案的通孔片。

接下来,按规定的顺序层叠了线圈片以及通孔片之后,通过热压接,制作层叠体块。

接下来,通过将层叠体块切断成规定的大小,从而制作分片化后的芯片。对分片化后的芯片例如实施滚磨,从而也可以在角部以及棱线部带有弧度。然后,烧制分片化后的芯片。此时,线圈片以及通孔片的陶瓷生片在烧制后成为绝缘层65,构成层叠体60。另外,线圈片的线圈导体用导体图案以及通孔导体用导体图案分别在烧制后成为线圈导体81以及通孔导体,构成线圈80。通过这些,制作将由铁氧体材料构成的多个绝缘层65层叠而成的层叠体60、设置于层叠体60的内部的线圈80。另一方面,通孔片的通孔导体用导体图案在烧制后成为通孔导体,构成第一连结导体90a以及第二连结导体90b。

接下来,将层叠体60倾斜地浸渍在将银糊剂等导电性糊剂拉伸到规定的厚度的层中。而且,通过烧结所得到的涂膜,从而在层叠体60的表面上形成基底电极层。更具体而言,形成从层叠体60的第一端面61a的一部分遍及到第一侧面62a的一部分、第二侧面62b的一部分、第一主面63a的一部分地延伸的基底电极层。另外,形成从层叠体60的第二端面61b的一部分遍及到第一侧面62a的一部分、第二侧面62b的一部分、第一主面63a的一部分地延伸的基底电极层。然后,通过电镀等,在各基底电极层上,依次形成镀镍被膜和镀锡被膜。通过这些,形成第一外部电极70a以及第二外部电极70b。

通过以上,制造电感器40。

【实施例】

以下,表示更具体地公开了本发明的电路的实施例。此外,本发明并不仅限定于这些实施例。

[实施例1]

作为实施例1的电路,使用了图1所示的电路1。作为第一电感器40a、第二电感器40b、第三电感器40c以及第四电感器40d,使用了图2以及图3所示的电感器40。第一电感器40a和第二电感器40b的最短距离D为0.05mm。第一电感器40a的线圈轴C1的方向和第二电感器40b的线圈轴C2的方向形成90°的角度。

[实施例2]

实施例2的电路除了第一电感器40a和第二电感器40b的最短距离D为0.1mm以外,与实施例1的电路相同。

[实施例3]

实施例3的电路除了第一电感器40a和第二电感器40b的最短距离D为0.2mm以外,与实施例1的电路相同。

[实施例4]

实施例4的电路除了第一电感器40a和第二电感器40b的最短距离D为0.3mm以外,与实施例1的电路相同。

[实施例5]

实施例5的电路除了第一电感器40a和第二电感器40b的最短距离D为0.4mm以外,与实施例1的电路相同。

[实施例6]

实施例6的电路除了第一电感器40a和第二电感器40b的最短距离D为1mm以外,与实施例1的电路相同。

[比较例1]

图4是表示比较例1的电路的平面示意图。如图4所示,比较例1的电路101除了第一电感器40a的线圈轴C1的方向和第二电感器40b的线圈轴C2的方向平行以外,与实施例1的电路相同。

[比较例2]

比较例2的电路除了第一电感器40a和第二电感器40b的最短距离D为0.1mm以外,与比较例1的电路相同。

[比较例3]

比较例3的电路除了第一电感器40a和第二电感器40b的最短距离D为0.2mm以外,与比较例1的电路相同。

[比较例4]

比较例4的电路除了第一电感器40a和第二电感器40b的最短距离D为0.3mm以外,与比较例1的电路相同。

[比较例5]

比较例5的电路除了第一电感器40a和第二电感器40b的最短距离D为0.4mm以外,与比较例1的电路相同。

[比较例6]

比较例6的电路除了第一电感器40a和第二电感器40b的最短距离D为1mm以外,与比较例1的电路相同。

[评价]

针对实施例1~6的电路、以及比较例1~6的电路,通过模拟求出每个频率的透过系数S21。此时,将第一恒压电源31a的电源电压设定为3.3V,将第二恒压电源31b的电源电压设定为-2.0V,将第三恒压电源31c的电源电压设定为-2.0V。

图5是表示针对实施例1~6的电路,每个频率的透过系数S21的模拟结果的图表。在实施例1~6的电路中,第一电感器40a和第二电感器40b接近而设置,更具体而言,第一电感器40a和第二电感器40b的最短距离D为0.05mm以上1mm以下,如图5所示,透过系数S21表示良好的值。另外,在实施例1~6的电路中,即使第一电感器40a和第二电感器40b的最短距离D变小,透过系数S21几乎不会变差,高频特性的降低也被抑制。

图6是表示针对比较例1~6的电路,每个频率的透过系数S21的模拟结果的图表。在比较例1~6的电路中,也与实施例1~6的电路同样,第一电感器40a和第二电感器40b的最短距离D为0.05mm以上1mm以下,如图6所示,随着第一电感器40a和第二电感器40b的最短距离D变小,透过系数S21较大地变差。

15页详细技术资料下载
上一篇:一种医用注射器针头装配设备
下一篇:谐振变压器组合结构

网友询问留言

已有0条留言

还没有人留言评论。精彩留言会获得点赞!

精彩留言,会给你点赞!