本发明公开了一种电力芯片内时钟信号的自动校准装置及其方法,所述装置包括中测机台、待校准晶振、振荡器、测试控制模块、校准模块、参数调整模块;所述中测机台的信号输出端与待校准晶振连接,所述待校准晶振的第一信号输出端与振荡器的输入端连接,所述振荡器的输出端与所述测试控制模块的输入端连接,所述测试控制模块与校准模块连接,所述校准模块的输出端与所述参数调整模块的输入端连接,所述参数调整模块的输出端与所述中测机台的信号输入端连接。本发明实施例通过测试控制模块、校准模块和参数调整模块的配合,能够实现对电力芯片内时钟信号的自动校准;并通过对电力芯片内时钟信号的频率和相位进行双重调整,进一步提高校准的准确性。