三角调频信号调制器、解调器以及无线通信系统

文档序号:1204369 发布日期:2020-09-01 浏览:24次 >En<

阅读说明:本技术 三角调频信号调制器、解调器以及无线通信系统 (Triangular frequency modulation signal modulator, demodulator and wireless communication system ) 是由 吴司熠 潘程浩 魏强 吴川 于 2020-04-16 设计创作,主要内容包括:一种三角调频信号调制器、解调器以及无线通信系统,所述无线通信系统包括三角调频信号调制器以及三角调频信号解调器,所述三角调频信号调制器适于生成目标三角调频信号,所述目标三角调频信号的相位由所述目标三角调频信号的初始频率以及频率步进确定,所述频率步进由所述目标三角调频信号的带宽、所述目标三角调频信号的扩频因子以及所述目标三角调频信号的单调性确定;所述三角调频信号解调器,适于对所述目标三角调频信号进行解调。上述方案能够避免锁相环电路失锁导致数据丢失,能够实现信号低功耗远距离传输,且能够提高数据传输速率。(A triangular fm modulator, a demodulator, and a wireless communication system, the wireless communication system including a triangular fm modulator and a triangular fm demodulator, the triangular fm modulator adapted to generate a target triangular fm signal, a phase of the target triangular fm signal determined by an initial frequency of the target triangular fm signal and a frequency step determined by a bandwidth of the target triangular fm signal, a spreading factor of the target triangular fm signal, and a monotonicity of the target triangular fm signal; the triangular frequency modulation signal demodulator is suitable for demodulating the target triangular frequency modulation signal. By the scheme, data loss caused by lock losing of the phase-locked loop circuit can be avoided, low-power-consumption remote transmission of signals can be realized, and the data transmission rate can be improved.)

三角调频信号调制器、解调器以及无线通信系统

技术领域

本发明涉及通信技术领域,尤其涉及一种三角调频信号调制器、解调器以及无线通信系统。

背景技术

无线通信技术在世界范围内获得了高速发展,并成为全球IT和通信领域共同关注的热门技术。近年来,随着物联网技术的发展,世界物联网建设正在全面铺开,市场对于无线通信技术的需求正在不断地涌现。

在无线通信技术领域,通信系统的传输速率不断提高,***移动通信技术(4G)使我们进入了移动互联网时代;如今我们正在迎来第五代移动通信技术(5G),具有高频高速的特点,其理论峰值传输速率可达每秒数十Gb,较之前的技术(4G)快百倍。但是在某些应用场景中,可能并不需要太高的数据速率,而是要求较大的覆盖面积和较低的功耗。

传统的低功耗蓝牙BLE技术的物理层设计使用高斯频移键控(Gauss FrequencyShift Keying,GFSK)信号调制,成功降低了设计的复杂度,实现了通信芯片的低功耗,但是传输范围较小,仅限于几米到几十米。直接序列扩频技术是已知的并可以达到很高的编码增益水平,实现了很好的抗噪声能力,实现远距离的信号传输。但使用直接序列扩频技术的终端的功耗较大。采用线性调频技术获取线性调频信号,能够实现较低功耗和远距离的信号传输。但是,在线性调频信号中存在频率跳变点,当频率跳变时射频电路中的锁相环电路失锁会造成部分数据丢失,导致接收机同步过程的信号相关能量减小,影响解调性能。

发明内容

本发明实施例的目的是避免锁相环电路失锁导致数据丢失的同时,实现低功耗和远距离的信号传输,提高数据传输速率。

为实现上述目的,本发明实施例提供一种三角调频信号调制器,所述三角调频信号调制器适于生成目标三角调频信号,所述目标三角调频信号的相位由所述目标三角调频信号的初始频率以及频率步进确定,所述目标三角调频信号的初始频率由所述目标三角调频信号的带宽确定,所述目标三角调频信号的频率步进为fstep=(BW/2SF-1)*d,其中,fstep为所述频率步进,BW为所述目标三角调频信号的带宽,SF为所述目标三角调频信号的扩频因子,d为所述目标三角调频信号的单调性;所述目标三角调频信号由频率连续的两段或三段信号组成;所述目标三角调频信号是由待传输信息编码处理以后的映射结果,所述目标三角调频信号的最大个数为2SF-1;所述三角调频信号调制器包括数字调制电路以及射频模拟调制电路,其中:所述数字调制电路适于生成所述目标三角调频信号的控制信号;所述数字调制电路包括编码器以及控制信号生成器,其中:所述编码器,适于对待发送数据进行编码,生成与所述待发送数据对应的编码数据并发送至所述控制信号生成器;所述控制信号生成器,适于根据所述编码数据生成所述控制信号;所述射频模拟调制电路,与所述数字调制电路耦接;所述射频模拟调制电路包括锁相环电路;所述数字调制电路适于将所述控制信号输出至所述锁相环电路,以控制所述锁相环电路生成所述目标三角调频信号。

可选的,所述目标三角调频信号为s(t)=sin(2π×f(t)×t),

Figure BDA0002454183300000021

所述目标三角调频信号的数字基带信号为

Figure BDA0002454183300000022

1≤n≤2SF,SF为扩频因子;所述数字基带信号在m点的相位为:

Figure BDA0002454183300000023

其中fc是射频频率,fstart为所述目标三角调频信号的初始频率,fstep为所述目标三角调频信号的频率步进,所述控制信号由f(n)确定;θm为所述数字基带信号在m点的相位,BW为所述数字基带信号的带宽,θ0为所述数字基带信号的初始相位,n为正整数。

可选的,所述目标三角调频信号的初始频率取值范围为[-BW/2,BW/2]。

可选的,所述目标三角调频信号的频率步进fstep采用如下公式计算:当频率随时间等差值递增时,d=1;当频率随时间等差值递减时,d=-1;所述目标三角调频信号的时间长度由所述目标三角调频信号的扩频因子SF确定。

可选的,所述目标三角调频信号的第一段信号的频率随时间等差值从-BW/2递增至BW/2,所述目标三角调频信号的第二段信号的频率随时间等差值从BW/2递减至-BW/2。

为实现上述目的,本发明实施例还提供了一种三角调频信号解调器,适于接收上述任一种所述的三角调频信号调制器发射的目标三角调频信号,并对目标三角调频信号进行解调,所述三角调频信号解调器包括:第一混频器、同步缓存器、处理器,其中:第一混频器,适于对接收到的信号由低中频下变频至零中频;以及,接收所述处理器输出的频偏值,根据所述频偏值对所述接收到的信号进行去频偏处理;所述处理器,适于生成与所述采样信号同步且长度相同的本地三角调频信号,将所述采样信号与所述本地三角调频信号进行复数乘法运算,对复数乘法运算结果进行离散傅里叶变换;根据所述离散傅里叶变换结果计算所述同步地址以及所述频偏值,并根据所述离散傅里叶变换结果进行解码操作。

可选的,所述处理器包括:本地三角调频信号生成器、离散傅里叶变换单元、同步单元、频偏计算跟踪单元以及解码单元,其中:所述本地三角调频信号生成器,适于生成所述本地三角调频信号;所述离散傅里叶变换单元,适于将所述采样信号与所述本地三角调频信号进行复数乘法运算,对复数乘法运算结果进行离散傅里叶变换,并将得到的离散傅里叶变换结果分别输出至所述同步单元、所述频偏计算跟踪单元以及所述解码单元;所述同步单元,适于根据所述离散傅里叶变换结果计算所述同步地址;所述频偏计算跟踪单元,适于根据所述离散傅里叶变换结果计算所述频偏值;所述解码单元,适于根据所述离散傅里叶变换结果进行解码操作。

可选的,所述离散傅里叶变换单元,适于将所述采样信号以及所述本地三角调频信号均等分成两段,将所述采样信号的前一段与所述本地三角调频信号的前一段的共轭进行复数乘法运算,得到第一乘积;将所述采样信号的后一段与所述本地三角调频信号的后一段进行复数乘法运算,得到第二乘积;对所述第一乘积进行离散傅里叶变换,得到第一能量最大值;对所述第二乘积进行离散傅里叶变换,得到第二能量最大值;选取所述第一能量最大值与所述第二能量最大值中的较大值,作为所述离散傅里叶变换结果。

可选的,三角调频信号解调器还包括:数字低通滤波器,所述数字低通滤波器,适于对所述第一混频器输出的信号进行滤波处理,并将处理后的信号输出至所述同步缓存器。

本发明实施例还提供了一种无线通信系统,包括上述任一种所述的三角调频信号调制器以及三角调频信号解调器。

与现有技术相比,本发明实施例的技术方案具有以下有益效果:

采用三角调频信号调制器生成目标三角调频信号,目标三角调频信号由两段或三段信号组成,且不同段信号的频率连续。因此,目标三角调频信号在一个码元内频率连续变化不产生跳变,避免锁相环电路失锁导致数据丢失。并且,采用目标三角调频信号,利用目标三角调频信号的扩频增益,能够实现远距离低功耗传输。起始频率不同的目标三角调频信号可以对应不同的数据,可以有效提高数据传输速率。

附图说明

图1是本发明实施例中的一种无线通信终端的结构示意图;

图2是本发明实施例中的一种目标三角调频信号的波形图;

图3是本发明实施例中的另一种目标三角调频信号的波形图;

图4是发明实施例中的又一种目标三角调频信号的波形图;

图5是本发明实施例中的一种数字调制电路的结构示意图;

图6是本发明实施例中的一种数字解调电路的结构示意图。

具体实施方式

如上所述,传统的低功耗蓝牙BLE技术的物理层设计使用高斯频移键控(GaussFrequency Shift Keying,GFSK)信号调制,成功降低了设计的复杂度,实现了通信芯片的低功耗,但是传输范围较小,仅限于几米到几十米。直接序列扩频技术是已知的并可以达到很高的编码增益水平,实现了很好的抗噪声能力,实现远距离的信号传输。但使用直接序列扩频技术的终端的功耗较大。采用线性调频技术获取线性调频信号,能够实现较低功耗和远距离的信号传输。但是,在线性调频信号中存在频率跳变点,当频率跳变时射频电路中的锁相环电路失锁会造成部分数据丢失,从而引起解调过程中信号相关的能量降低,影响接收灵敏度。

在本发明实施例中,采用三角调频信号调制器生成目标三角调频信号,目标三角调频信号由两段或三段信号组成,且不同段信号的频率连续。因此,目标三角调频信号在一个码元内频率连续变化不产生跳变,故而能够避免锁相环电路失锁导致数据丢失,不会引起解调过程中信号相关的能量降低,进而不会影响接收灵敏度以及解调性能。并且,采用目标三角调频信号,利用目标三角调频信号的扩频增益,能够实现远距离低功耗传输。起始频率不同的目标三角调频信号可以对应不同的数据,可以有效提高数据传输速率。

为使本发明的上述目的、特征和有益效果能够更为明显易懂,下面结合附图对本发明的具体实施例做详细的说明。

参照图1,本发明实施例提供了一种无线通信系统,包括三角调频信号调制器以及三角调频信号解调器。下面分别对三角调频信号调制器和三角调频信号解调器进行详细说明。

在具体实施中,所述三角调频信号调制器适于生成目标三角调频信号。在本发明实施例中,目标三角调频信号的相位由目标三角调频信号的初始频率以及频率步进确定,目标三角调频信号的初始频率可以由目标三角调频信号的带宽确定,目标三角调频信号的频率步进可以由目标三角调频信号的带宽、目标三角调频信号的扩频因子以及目标三角调频信号的单调性确定。

对于目标三角调频信号,其对应的第一段信号的频率随时间等差值从初始频率递增至BW/2,其对应的第二段信号的频率随时间等差值从BW/2递减至-BW/2,第三段信号的频率随时间等差值递增至初始频率。当初始频率为-BW/2或者BW/2时,目标三角调频信号仅由两段信号组成。BW为数字基带信号的带宽,也即目标三角调频信号的带宽。

参照图2,给出了本发明实施例中的一种目标三角调频信号的波形图。

图2中,目标三角调频信号的第一段信号21的频率从fstart随时间等差值递增至BW/2,第二段信号22的频率从BW/2随时间等差值递减至fstart。第一段信号21与第二段信号22在频率上连续,且第一段信号21与第二段信号22时长相等。

在本发明实施例中,fstart=-BW/2。也就是说,目标三角调频信号的第一段信号21的频率从-BW/2随时间等差值递增至BW/2,目标三角调频信号的第二段信号22的频率从BW/2随时间等差值递减至-BW/2。

在具体实施中,目标三角调频信号是由待传输信息编码处理以后的映射结果,目标三角调频信号的最大个数为2SF-1。在本发明实施例中,针对不同的起始频率,目标三角调频信号可以对应不同的待传输信息。

参照图3,给出了本发明实施例中的另一种目标三角调频信号的波形图。

图3中,目标三角调频信号的第一段信号31的频率从fstart随时间等差值递减至-BW/2,第二段信号32的频率从-BW/2随时间等差值递增至fstart。第一段信号31与第二段信号32在频率上连续,且第一段信号31与第二段信号32时长相等。

参照图4,给出了本发明实施例中的又一种目标三角调频信号的波形图。与图2及图3所不同的是,图4中的目标三角调频信号的初始频率为0,相当于图2中的目标三角调频信号左移了t/4。图4中的目标三角调频信号被分成三段,依次为第一段信号41、第二段信号42以及第三段信号43。

在本发明实施例中,图2、图3、图4可以分别表征一个码元对应的数据。由于图2、图3以及图4对应的波形不同,因此,图2、图3、图4所对应的数据可以不同,也即对应的待传输信息不同。

参照图1,在具体实施中,三角调频信号调制器可以包括数字调制电路11以及射频模拟调制电路12。数字调制电路11可以生成目标三角调频信号对应的控制信号,并将控制信号输出至射频模拟调制电路12。射频模拟调制电路12可以对控制信号进行进一步处理,以生成目标三角调频信号。

在具体实施中,参照图5,给出了本发明实施例中的一种数字调制电路11的结构示意图。图5中,数字调制电路11可以包括编码器111以及控制信号生成器112。在本发明实施例中,编码器111可以对待发送数据进行编码,生成与待发送数据对应的编码数据并发送至控制信号生成器112。控制信号生成器112在接收到编码数据后,可以根据编码数据生成对应的控制信号。

在具体实施中,可以根据发射信号的带宽,确定目标三角调频信号的初始频率。在本发明实施例中,目标三角调频信号的初始频率的取值范围可以为[-BW/2,BW/2]。

在具体实施中,可以根据实际的应用需求,预先确定目标三角调频信号的扩频因子。通过目标三角调频信号的扩频因子,可以确定目标三角调频信号在时域上持续变化的时间长度,也即:根据目标三角调频信号的扩频因子,可以确定一个时间窗口,该时间窗口的时间长度为Δt。在时间窗口的初始时刻,目标三角调频信号的频率即为目标三角调频信号的初始频率;在时间窗口的终止时刻,目标三角调频信号的频率即为目标三角调频信号的终止频率。

根据目标三角调频信号的扩频因子对应的时间长度Δt、目标三角调频信号的带宽,可以计算得到频率步进为fstep=2BW/Δt。

在本发明实施例中,目标三角调频信号的频率步进还与目标三角调频信号的单调性相关。当目标三角调频信号的单调性为随时间等差值递增时,单调性取值为1,此时,频率步进仍为fstep;当目标三角调频信号的单调性为随时间等差值递减时,单调性取值为-1,此时,频率步进为-fstep

目标三角调频信号存在单调性转折点,也即在某一频率前后对应的单调性相反。对于目标三角调频信号而言,其对应的单调性转折点为BW/2和-BW/2。

在图2中,目标三角调频信号的第一段信号21的单调性为随时间等差值递增,单调性的取值为1,因此,第一段信号21的频率步进为fstep;第二段信号22的单调性为随时间等差值递减,单调性的取值为-1,因此,第二段信号22的频率步进为-fstep

在具体实施中,数字调制电路可以适于生成目标三角调频信号的控制信号。在本发明实施例中,生成的目标三角调频信号为s(t)=sin(2π×f(t)×t),其中:fc是射频频率,也即射频电路中天线的发射频率;目标三角调频信号对应的数字基带信号可以表示为: SF为扩频因子;所述控制信号由f(n)确定。

在具体实施中,天线的发射频率可以为433MHz,也即fc的取值为433MHz。可以理解的是,在不同的应用场景下,天线的发射频率可以不同。

在具体实施中,n为离散的时间点,t为连续的时间。因此,f(n)实质上对应离散时刻的f(t)。

在本发明实施例中,对于离散数据信号系统,t=n/BW。因此,数字基带信号在m点的相位为其中,θm为数字基带信号在m点的相位,fstart为目标三角调频信号的初始频率,BW为所述数字基带信号的带宽,θ0为数字基带信号的初始相位;1≤m≤M,M为目标三角调频信号的总点数,且M=2SF,SF为扩频因子的取值。例如,SF=6,则M=64。

在本发明实施例中,离散数据信号系统的采样频率与数字基带信号的带宽相等。

也就是说,在本发明实施例中,生成的目标三角调频信号的相位与频率相关,某一个采样点对应的相位与以下数据相关:在其之前的点的频率的累加值以及目标三角调频信号的初始频率。

在具体实施中,射频模拟调制电路12可以与数字调制电路11耦接。射频模拟调制电路12可以包括锁相环电路,锁相环电路包括分频器(DIV)。数字调制电路11可以与锁相环电路耦接。数字调制电路11在生成控制信号后,可以将控制信号输出至锁相环电路,通过控制信号对锁相环电路中的压控振荡器(VCO)进行控制,生成频率随时间变化的目标三角调频信号;通过控制信号对分频器(DIV)进行控制,产生与压控振荡器(VCO)输出的目标三角调频信号对应的分频数值。

在本发明实施例中,数字调制电路11生成的控制信号可以为数字信号,可以将数字信号格式的控制信号经过数模转换器(DAC)转换成对应的模拟信号格式的控制信号,通过模拟信号格式的控制信号对压控振荡器(VCO)进行控制。

继续参照图1,在本发明实施例中,三角调频信号解调器可以包括数字解调电路14以及模拟解调电路15。模拟解调电路15可以包括天线电路(LNA)、第二混频器132、滤波器&模数转换器(ADC)等。通过天线电路(LNA)对接收到的信号进行放大等处理,第二混频器132对信号进行下变频处理,滤波器&模数转换器(ADC)对输入的信号进行滤波处理。由于接收到的信号是模拟信号,还需要通过模数转换器(ADC)对接收到的信号进行模数转换,得到数字信号并输出至数字解调电路14。

在具体实施中,模拟解调电路15的具体功能和结构可以参照现有射频电路中的模拟解调电路部分。

在具体实施中,数字解调电路可以包括第一混频器、同步缓存器、处理器,其中:

第一混频器,适于对接收到的信号由低中频下变频至零中频;以及,接收处理器输出的频偏值,根据频偏值对接收到的信号进行去频偏处理;

同步缓存器,适于存储预设长度的采样信号,预设长度由目标三角调频信号的扩频因子确定;以及,接收处理器输出的同步地址,对存储的采样信号进行同步;预设长度的采样信号是将第一混频器的输出信号等分后的一份信号;

处理器,适于生成与采样信号同步且长度相同的本地三角调频信号,将采样信号与本地三角调频信号进行复数乘法运算,对复数乘法运算结果进行离散傅里叶变换;根据离散傅里叶变换结果计算同步地址以及频偏值,并根据离散傅里叶变换结果进行解码操作。

在本发明实施例中,处理器可以包括:本地三角调频信号生成器、离散傅里叶变换单元、同步单元、频偏计算跟踪单元以及解码单元,其中:本地三角调频信号生成器,适于生成本地三角调频信号;离散傅里叶变换单元,适于将采样信号与本地三角调频信号进行复数乘法运算,对复数乘法运算结果进行离散傅里叶变换,并将得到的离散傅里叶变换结果分别输出至同步单元、频偏计算跟踪单元以及解码单元;同步单元,适于根据离散傅里叶变换结果计算同步地址;频偏计算跟踪单元,适于根据离散傅里叶变换结果计算频偏值;解码单元,适于根据离散傅里叶变换结果进行解码操作。

参照图6,给出了本发明实施例中的一种数字解调电路14的结构示意图。结合图1,对数字解调电路14的结构进行说明,在本发明实施例中,数字解调电路14可以包括第一混频器51、同步缓存器52、本地三角调频信号生成器53、离散傅里叶变换单元54、同步单元55、频偏跟踪计算单元以及解码单元57。

在具体实施中,第一混频器51的第一输入端可以与模拟解调电路15的输出端耦接,第一混频器51的第二输入端可以与频偏计算跟踪单元56的输出端耦接,第一混频器51的输出端可以与同步缓存器52的输入端耦接。

第一混频器51可以接收频偏计算跟踪单元56输出的频偏值,对模拟解调电路15输出的信号进行混频处理,从而将模拟解调电路15输出的信号由低中频下变频至零中频,并消除模拟解调电路15输出的信号中的频偏。

本领域技术人员可以理解,模拟解调电路15输出的信号以及第一混频器51输出的信号实质上都是目标三角调频信号。模拟解调电路输出的信号包括目标三角调频信号以及噪声,且目标三角调频信号对应的载频为中低频。第一混频器51输出的信号为零中频对应的目标三角调频信号。

在本发明实施例中,同步缓存器52的第一输入端可以与第一混频器51的输出端耦接,同步缓存器52的第二输入端可以与同步单元55耦接。

同步缓存器52可以存储预设长度的采样信号。预设长度可以根据扩频因子对应的采样点数量确定。采样信号实质上是目标三角调频信号的一部分,也即将目标三角调频信号等分成N个分段,并将N个分段的采样信号依次输入至同步缓存器52。同步缓存器52中,每一次可以只存储一个分段的采样信号。

同步缓存器52在缓存了预设长度的采样信号之后,可以将所存储的采样信号输出至离散傅里叶变换单元54。或者,离散傅里叶变换单元54可以从同步缓存器52中获取存储的采样信号。

在具体实施中,本地三角调频信号生成器53可以生成与采样信号同步且长度相同的本地三角调频信号。本地三角调频信号生成器53所生成的本地三角调频信号可以与目标三角调频信号相关。对应于不同分段的采样信号,本地三角调频信号生成器53生成的本地三角调频信号可以不同,不同分段的采样信号与本地三角调频信号一一对应。

也就是说,若采样信号为目标三角调频信号的第一分段,且采样信号的长度为X,则本地三角调频信号生成器53生成的本地三角调频信号的长度为X,且生成的本地三角调频信号与目标三角调频信号的第一分段对应。当采样信号为目标三角调频信号的第二分段时,本地三角调频信号生成器53生成的本地三角调频信号与第二分段的采样信号对应。

在具体实施中,离散傅里叶变换单元54可以与同步缓存器52、本地三角调频信号生成器53耦接,可以分别从同步缓存器52中读取存储的采样信号,以及接收本地三角调频信号生成器53生成的本地三角调频信号。离散傅里叶变换单元54可以将本地三角调频信号与采样信号进行复数乘法运算,得到复数乘法运算结果。

离散傅里叶变换单元54对复数乘法运算结果进行离散傅里叶变换,并将得到的离散傅里叶变换结果输出至同步单元55、解码单元57以及频偏计算跟踪单元56。

同步单元55在接收到离散傅里叶变换单元54输出的离散傅里叶变换结果之后,可以根据离散傅里叶变换结果得到同步地址。同步单元55在计算得到同步地址之后,可以将同步地址发送至同步缓存器52。同步缓存器52在接收到同步地址之后,即可对其中存储的采样信号进行同步。

在本发明实施例中,同步缓存器52在接收到同步地址之后,将其中存储的采样信号进行同步,可以是将其中存储的采样信号更新为目标三角调频信号的下一分段。

例如,同步缓存器52中存储的采样信号为目标三角调频信号的第一分段。同步缓存器52在接收到同步地址之后,将存储的采样信号更新为目标三角调频信号的第二分段。

在具体实施中,频偏计算跟踪单元56在接收到离散傅里叶变换结果之后,可以根据离散傅里叶变换结果计算频偏值。频偏计算跟踪单元56可以将得到的频偏值输出至第一混频器51。

在具体实施中,解码单元57在接收到离散傅里叶变换结果之后,可以根据离散傅里叶变换结果进行相应的解码操作。

在本发明实施例中,离散傅里叶变换单元54在对采样信号以及本地三角调频信号进行复数乘法运算时,可以先将采样信号以及本地三角调频信号均等分成两段。离散傅里叶变换单元54将采样信号的前一段与本地三角调频信号的前一段的共轭进行复数乘法运算,得到第一乘积;将采样信号的后一段与本地三角调频信号的后一段进行复数乘法运算,得到第二乘积。离散傅里叶变换单元54对第一乘积进行离散傅里叶变换,可以得到第一能量最大值;对第二乘积进行离散傅里叶变换,可以得到第二能量最大值。从第一能量最大值以及第二能量最大值中选取出较大值,将选取出的较大值作为离散傅里叶变换结果。

在具体实施中,数字解调电路还可以包括数字低通滤波器58。数字低通滤波器58可以设置第一混频器51与同步缓存器52之间,可以对第一混频器51的输出进行数字滤波处理,并将数字滤波处理后的信号输出至同步缓存器52。

虽然本发明披露如上,但本发明并非限定于此。任何本领域技术人员,在不脱离本发明的精神和范围内,均可作各种更动与修改,因此本发明的保护范围应当以权利要求所限定的范围为准。

14页详细技术资料下载
上一篇:一种医用注射器针头装配设备
下一篇:一种基于扩展加权分数傅里叶变换的抗检测传输方法

网友询问留言

已有0条留言

还没有人留言评论。精彩留言会获得点赞!

精彩留言,会给你点赞!