一种接口电路逻辑代码实现方法、装置、设备及可读介质

文档序号:1964120 发布日期:2021-12-14 浏览:12次 >En<

阅读说明:本技术 一种接口电路逻辑代码实现方法、装置、设备及可读介质 (Interface circuit logic code implementation method, device, equipment and readable medium ) 是由 周加洋 于 2021-09-15 设计创作,主要内容包括:本发明公开了一种接口电路逻辑代码实现方法,包括以下步骤:获取待编程接口电路的时序图,并基于所述时序图确定时钟信号、数据信号和片选信号;基于所述时钟信号获取时钟频率,以确认采样频率,并基于所述片选信号和所述时钟信号的电平变化确定采样时刻;基于所述采样频率在所述采样时刻对所述数据信号进行采样,并将采样得到的数据添加到计数器中;以及基于所述计数器对所述待编程接口电路进行代码编程。本发明还公开了一种接口电路逻辑代码实现装置、计算机设备和可读存储介质。本发明基于采样点把接口电路的时序按照协议要求分为每个时刻的点单独赋值,程序便于移植,快速实现代码的移植,时序性能满足达到最优,便于项目继续推进。(The invention discloses a method for realizing interface circuit logic codes, which comprises the following steps: acquiring a timing diagram of an interface circuit to be programmed, and determining a clock signal, a data signal and a chip selection signal based on the timing diagram; acquiring a clock frequency based on the clock signal to confirm a sampling frequency, and determining a sampling time based on the chip selection signal and the level change of the clock signal; sampling the data signal at the sampling time based on the sampling frequency, and adding the sampled data to a counter; and code programming the interface circuit to be programmed based on the counter. The invention also discloses an interface circuit logic code implementation device, computer equipment and a readable storage medium. The invention divides the time sequence of the interface circuit into points of each moment to be assigned independently according to the protocol requirements based on the sampling points, the program is convenient to transplant, the code transplant is realized quickly, the time sequence performance is optimal, and the project is convenient to continue to advance.)

一种接口电路逻辑代码实现方法、装置、设备及可读介质

技术领域

本发明涉及电子电路技术领域,尤其涉及一种接口电路逻辑代码实现方法、装置、设备及可读介质。

背景技术

CPLD(Complex Programmable Logic Device,复杂可编程逻辑器件)作为现场可编程逻辑器件,在服务器和存储产品中广泛应用,尤其是时序电路的控制,采取合适的方法实现时序电路的控制,可以确保服务器产品和存储产品的质量。而目前存在的一些时序电路的设计方法在实现接口电路的时序设计中存在一些不足,尽管能实现接口电路的设计,但是实现方法复杂。尤其产品迭代需要重新设计代码时无法准确借用复制。

目前CPLD的接口时序电路中常用的方式是线性序列机的方式、状态机的方式、一般的计数器方式、深度优先方式等等,这些方式在按照硬件手册的时序图方式能实现接口的功能,但编程思路不清晰、代码不易理解,不便于移植,不便于快速开发,尤其服务器存储产品的代码模块化移植,不利于项目代码的快速开发,进而影响产品开发的进度。

发明内容

有鉴于此,本发明实施例的目的在于提出一种接口电路逻辑代码实现方法、装置、设备及可读介质,根据芯片手册中的信号确定接口信号,基于采样点把接口电路的时序按照协议要求分为每个时刻的点单独赋值,程序便于移植,快速实现代码的移植,时序性能满足达到最优,便于项目继续推进。

基于上述目的,本发明实施例的一方面提供了一种接口电路逻辑代码实现方法,包括以下步骤:获取待编程接口电路的时序图,并基于所述时序图确定时钟信号、数据信号和片选信号;基于所述时钟信号获取时钟频率,以确认采样频率,并基于所述片选信号和所述时钟信号的电平变化确定采样时刻;基于所述采样频率在所述采样时刻对所述数据信号进行采样,并将采样得到的数据添加到计数器中;以及基于所述计数器对所述待编程接口电路进行代码编程。

在一些实施方式中,方法还包括:创建计数器,所述计数器包括计数器值和对应的信号赋值。

在一些实施方式中,获取待编程接口电路的时序图包括:基于芯片手册获取待编程接口电路的时序图。

在一些实施方式中,基于所述时钟信号获取时钟频率,以确认采样频率包括:基于所述时钟信号获取时钟周期,并将所述时钟周期取倒数以得到时钟频率的数值;将采样频率设置为所述时钟频率的数值。

在一些实施方式中,基于所述片选信号和所述时钟信号的电平变化确定采样时刻包括:根据芯片手册确定所述片选信号为高电平/低电平对应的时间范围为采样时间范围;基于所述时钟信号的电平变化在所述采样时间范围内确认采样时刻。

在一些实施方式中,基于所述片选信号和所述时钟信号的电平变化确定采样时刻包括:根据芯片手册确定所述时钟信号的电平变化为低电平变化对应稳定的数据信号,则将所述时钟信号低电平变化后的高电平时刻设置为采样时刻。

在一些实施方式中,基于所述片选信号和所述时钟信号的电平变化确定采样时刻包括:根据芯片手册确定所述时钟信号的电平变化为高电平变化对应稳定的数据信号,则将所述时钟信号高电平变化后的低电平时刻设置为采样时刻。

本发明实施例的另一方面,还提供了一种接口电路逻辑代码实现装置,包括:第一模块,配置用于获取待编程接口电路的时序图,并基于所述时序图确定时钟信号、数据信号和片选信号;第二模块,配置用于基于所述时钟信号获取时钟频率,以确认采样频率,并基于所述片选信号和所述时钟信号的电平变化确定采样时刻;第三模块,配置用于基于所述采样频率在所述采样时刻对所述数据信号进行采样,并将采样得到的数据添加到计数器中;以及第四模块,配置用于基于所述计数器对所述待编程接口电路进行代码编程。

在一些实施方式中,第四模块进一步配置用于:创建计数器,所述计数器包括计数器值和对应的信号赋值。

在一些实施方式中,第一模块进一步配置用于:基于芯片手册获取待编程接口电路的时序图。

在一些实施方式中,第二模块进一步配置用于:基于所述时钟信号获取时钟周期,并将所述时钟周期取倒数以得到时钟频率的数值;将采样频率设置为所述时钟频率的数值。

在一些实施方式中,第二模块进一步配置用于:根据芯片手册确定所述片选信号为高电平/低电平对应的时间范围为采样时间范围;基于所述时钟信号的电平变化在所述采样时间范围内确认采样时刻。

在一些实施方式中,第二模块进一步配置用于:根据芯片手册确定所述时钟信号的电平变化为低电平变化对应稳定的数据信号,则将所述时钟信号低电平变化后的高电平时刻设置为采样时刻。

在一些实施方式中,第二模块进一步配置用于:根据芯片手册确定所述时钟信号的电平变化为高电平变化对应稳定的数据信号,则将所述时钟信号高电平变化后的低电平时刻设置为采样时刻。

本发明实施例的再一方面,还提供了一种计算机设备,包括:至少一个处理器;以及存储器,存储器存储有可在处理器上运行的计算机指令,指令由处理器执行时实现方法的步骤包括:获取待编程接口电路的时序图,并基于所述时序图确定时钟信号、数据信号和片选信号;基于所述时钟信号获取时钟频率,以确认采样频率,并基于所述片选信号和所述时钟信号的电平变化确定采样时刻;基于所述采样频率在所述采样时刻对所述数据信号进行采样,并将采样得到的数据添加到计数器中;以及基于所述计数器对所述待编程接口电路进行代码编程。

在一些实施方式中,步骤还包括:创建计数器,所述计数器包括计数器值和对应的信号赋值。

在一些实施方式中,获取待编程接口电路的时序图包括:基于芯片手册获取待编程接口电路的时序图。

在一些实施方式中,基于所述时钟信号获取时钟频率,以确认采样频率包括:基于所述时钟信号获取时钟周期,并将所述时钟周期取倒数以得到时钟频率的数值;将采样频率设置为所述时钟频率的数值。

在一些实施方式中,基于所述片选信号和所述时钟信号的电平变化确定采样时刻包括:根据芯片手册确定所述片选信号为高电平/低电平对应的时间范围为采样时间范围;基于所述时钟信号的电平变化在所述采样时间范围内确认采样时刻。

在一些实施方式中,基于所述片选信号和所述时钟信号的电平变化确定采样时刻包括:根据芯片手册确定所述时钟信号的电平变化为低电平变化对应稳定的数据信号,则将所述时钟信号低电平变化后的高电平时刻设置为采样时刻。

在一些实施方式中,基于所述片选信号和所述时钟信号的电平变化确定采样时刻包括:根据芯片手册确定所述时钟信号的电平变化为高电平变化对应稳定的数据信号,则将所述时钟信号高电平变化后的低电平时刻设置为采样时刻。

本发明实施例的再一方面,还提供了一种计算机可读存储介质,计算机可读存储介质存储有被处理器执行时实现如上方法步骤的计算机程序。

本发明至少具有以下有益技术效果:根据芯片手册中的信号确定接口信号,基于采样点把接口电路的时序按照协议要求分为每个时刻的点单独赋值,程序便于移植,快速实现代码的移植,时序性能满足达到最优,便于项目继续推进。

附图说明

为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的实施例。

图1为本发明提供的接口电路逻辑代码实现方法的实施例的示意图;

图2为本发明提供的接口电路逻辑代码实现方法的实施例的时序图;

图3为本发明提供的接口电路逻辑代码实现装置的实施例的示意图;

图4为本发明提供的计算机设备的实施例的示意图;

图5为本发明提供的计算机可读存储介质的实施例的示意图。

具体实施方式

为使本发明的目的、技术方案和优点更加清楚明白,以下结合具体实施例,并参照附图,对本发明实施例进一步详细说明。

需要说明的是,本发明实施例中所有使用“第一”和“第二”的表述均是为了区分两个相同名称非相同的实体或者非相同的参量,可见“第一”、“第二”仅为了表述的方便,不应理解为对本发明实施例的限定,后续实施例对此不再一一说明。

基于上述目的,本发明实施例的第一个方面,提出了接口电路逻辑代码实现方法的实施例。图1示出的是本发明提供的接口电路逻辑代码实现方法的实施例的示意图。如图1所示,本发明实施例的接口电路逻辑代码实现方法包括如下步骤:

S01、获取待编程接口电路的时序图,并基于时序图确定时钟信号、数据信号和片选信号;

S02、基于时钟信号获取时钟频率,以确认采样频率,并基于片选信号和时钟信号的电平变化确定采样时刻;

S03、基于采样频率在采样时刻对数据信号进行采样,并将采样得到的数据添加到计数器中;以及

S04、基于计数器对待编程接口电路进行代码编程。

在本实施例中,按照芯片手册的时序图确定待编程接口的时序,一般的接口时序信号包括时钟信号、数据信号和片选信号。按照时序图确定时钟信号、数据信号和片选信号的高低电平变化的时刻,一般一个时钟周期内,时钟信号、数据信号和片选信号的变化按照芯片手册的时序协议图确定。如果时钟信号为低电平变化,则应该在时钟为高时采集数据,即在时钟为高电平的时候赋值;相反,如果时钟信号为高电平变化,则应该在时钟为低时采集数据,即在时钟为低电平时赋值。根据芯片手册要求的接口时钟和准确采集到数据的速率要求,确定采样时钟,进而确定采样的时间间隔。根据采样得到的数据设计计数器并进行采样时刻的赋值,以确保时序的准确性,满足接口时序。根据计数器的时序分配实现代码的编程。

在本实施例中,以数字量转模拟量的转换器的接口电路的时序图为例,图2示出的是本发明提供的接口电路逻辑代码实现方法的实施例的时序图,如图2所示:

按照芯片手册的时序图确定时钟信号SCLK、数据信号DIN和片选信号CS。根据时序图确定数据信号DIN是在时钟SCLK的高电平变化,因此在SCLK的低电平进行赋值操作。根据芯片手册,确定SCLK的时钟频率为12.5Mhz。设定计数器,按照12.5Mhz的采样频率进行时刻赋值。代码编写,实现最终的方案。

在本发明的一些实施例中,方法还包括:创建计数器,计数器包括计数器值和对应的信号赋值。

在本实施例中,以片选信号为低电平、时钟信号为低电平变化为例,在时钟信号为高电平时进行数据采样。计数器如下表所示:

计数器值 信号赋值
0 CS_N=0;SCLK=1;DIN=DATA[15]
1 SCLK=0
2 SCLK=1;0DIN=DATA[14]
3 SCLK=0
4 SCLK=1;DIN=DATA[13]
…… ……
n CS_N=1

其中,CS_N为片选信号,SCLK为时钟信号,DIN为数据信号。计数器为0时,片选信号为低电平开始采样,时钟为高电平时,对数据信号进行采样得到采样数据DATA[15];计数器为1时,时钟为低电平时,不对数据信号进行采样;依次类推,直到计数器为n时,检测到片选信号为高电平时,结束采样。

在本发明的一些实施例中,获取待编程接口电路的时序图包括:基于芯片手册获取待编程接口电路的时序图。

在本发明的一些实施例中,基于时钟信号获取时钟频率,以确认采样频率包括:基于时钟信号获取时钟周期,并将时钟周期取倒数以得到时钟频率的数值;将采样频率设置为时钟频率的数值。

在本发明的一些实施例中,基于片选信号和时钟信号的电平变化确定采样时刻包括:根据芯片手册确定片选信号为高电平/低电平对应的时间范围为采样时间范围;基于时钟信号的电平变化在采样时间范围内确认采样时刻。

在本实施例中,继续参考图2,根据芯片手册确定片选信号CS为低电平对应的时间范围为采样时间范围。基于时钟信号SCLK的电平变化在采样时间范围内确认采样时刻。

在本发明的一些实施例中,基于片选信号和时钟信号的电平变化确定采样时刻包括:根据芯片手册确定时钟信号的电平变化为低电平变化对应稳定的数据信号,则将时钟信号低电平变化后的高电平时刻设置为采样时刻。

在本实施例中,低电平变化指的是检测到信号由低电平转换为高电平的过程,此时将时钟信号低电平变化后的高电平时刻设置为采样时刻。

在本发明的一些实施例中,基于片选信号和时钟信号的电平变化确定采样时刻包括:根据芯片手册确定时钟信号的电平变化为高电平变化对应稳定的数据信号,则将时钟信号高电平变化后的低电平时刻设置为采样时刻。

在本实施例中,高电平变化指的是检测到信号由高电平转换为低电平的过程,此时将时钟信号高电平变化后的低电平时刻设置为采样时刻。

需要特别指出的是,上述接口电路逻辑代码实现方法的各个实施例中的各个步骤均可以相互交叉、替换、增加、删减,因此,这些合理的排列组合变换之于接口电路逻辑代码实现方法也应当属于本发明的保护范围,并且不应将本发明的保护范围局限在实施例之上。

基于上述目的,本发明实施例的第二个方面,提出了一种接口电路逻辑代码实现装置。图3示出的是本发明提供的接口电路逻辑代码实现装置的实施例的示意图。如图3所示,本发明实施例的接口电路逻辑代码实现装置包括如下模块:第一模块S11,配置用于获取待编程接口电路的时序图,并基于时序图确定时钟信号、数据信号和片选信号;第二模块S12,配置用于基于时钟信号获取时钟频率,以确认采样频率,并基于片选信号和时钟信号的电平变化确定采样时刻;第三模块S13,配置用于基于采样频率在采样时刻对数据信号进行采样,并将采样得到的数据添加到计数器中;以及第四模块S14,配置用于基于计数器对待编程接口电路进行代码编程。

在本发明的一些实施例中,第四模块S14进一步配置用于:创建计数器,计数器包括计数器值和对应的信号赋值。

在本发明的一些实施例中,第一模块S11进一步配置用于:基于芯片手册获取待编程接口电路的时序图。

在本发明的一些实施例中,第二模块S12进一步配置用于:基于时钟信号获取时钟周期,并将时钟周期取倒数以得到时钟频率的数值;将采样频率设置为时钟频率的数值。

在本发明的一些实施例中,第二模块S12进一步配置用于:根据芯片手册确定片选信号为高电平/低电平对应的时间范围为采样时间范围;基于时钟信号的电平变化在采样时间范围内确认采样时刻。

在本发明的一些实施例中,第二模块S12进一步配置用于:根据芯片手册确定时钟信号的电平变化为低电平变化对应稳定的数据信号,则将时钟信号低电平变化后的高电平时刻设置为采样时刻。

在本发明的一些实施例中,第二模块S12进一步配置用于:根据芯片手册确定时钟信号的电平变化为高电平变化对应稳定的数据信号,则将时钟信号高电平变化后的低电平时刻设置为采样时刻。

基于上述目的,本发明实施例的第三个方面,提出了一种计算机设备。图4示出的是本发明提供的计算机设备的实施例的示意图。如图4所示,本发明实施例的计算机设备包括如下装置:至少一个处理器S21;以及存储器S22,存储器S22存储有可在处理器上运行的计算机指令S23,指令由处理器执行时实现以上方法的步骤包括:获取待编程接口电路的时序图,并基于时序图确定时钟信号、数据信号和片选信号;基于时钟信号获取时钟频率,以确认采样频率,并基于片选信号和时钟信号的电平变化确定采样时刻;基于采样频率在采样时刻对数据信号进行采样,并将采样得到的数据添加到计数器中;以及基于计数器对待编程接口电路进行代码编程。

在本发明的一些实施例中,步骤还包括:创建计数器,计数器包括计数器值和对应的信号赋值。

在本发明的一些实施例中,获取待编程接口电路的时序图包括:基于芯片手册获取待编程接口电路的时序图。

在本发明的一些实施例中,基于时钟信号获取时钟频率,以确认采样频率包括:基于时钟信号获取时钟周期,并将时钟周期取倒数以得到时钟频率的数值;将采样频率设置为时钟频率的数值。

在本发明的一些实施例中,基于片选信号和时钟信号的电平变化确定采样时刻包括:根据芯片手册确定片选信号为高电平/低电平对应的时间范围为采样时间范围;基于时钟信号的电平变化在采样时间范围内确认采样时刻。

在本发明的一些实施例中,基于片选信号和时钟信号的电平变化确定采样时刻包括:根据芯片手册确定时钟信号的电平变化为低电平变化对应稳定的数据信号,则将时钟信号低电平变化后的高电平时刻设置为采样时刻。

在本发明的一些实施例中,基于片选信号和时钟信号的电平变化确定采样时刻包括:根据芯片手册确定时钟信号的电平变化为高电平变化对应稳定的数据信号,则将时钟信号高电平变化后的低电平时刻设置为采样时刻。

本发明还提供了一种计算机可读存储介质。图5示出的是本发明提供的计算机可读存储介质的实施例的示意图。如图5所示,计算机可读存储介质S31存储有被处理器执行时执行如上方法的计算机程序S32。

最后需要说明的是,本领域普通技术人员可以理解实现上述实施例方法中的全部或部分流程,可以通过计算机程序来指令相关硬件来完成,接口电路逻辑代码实现方法的程序可存储于一计算机可读取存储介质中,该程序在执行时,可包括如上述各方法的实施例的流程。其中,程序的存储介质可为磁碟、光盘、只读存储记忆体(ROM)或随机存储记忆体(RAM)等。上述计算机程序的实施例,可以达到与之对应的前述任意方法实施例相同或者相类似的效果。

此外,根据本发明实施例公开的方法还可以被实现为由处理器执行的计算机程序,该计算机程序可以存储在计算机可读存储介质中。在该计算机程序被处理器执行时,执行本发明实施例公开的方法中限定的上述功能。

此外,上述方法步骤以及系统单元也可以利用控制器以及用于存储使得控制器实现上述步骤或单元功能的计算机程序的计算机可读存储介质实现。

本领域技术人员还将明白的是,结合这里的公开所描述的各种示例性逻辑块、模块、电路和算法步骤可以被实现为电子硬件、计算机软件或两者的组合。为了清楚地说明硬件和软件的这种可互换性,已经就各种示意性组件、方块、模块、电路和步骤的功能对其进行了一般性的描述。这种功能是被实现为软件还是被实现为硬件取决于具体应用以及施加给整个系统的设计约束。本领域技术人员可以针对每种具体应用以各种方式来实现的功能,但是这种实现决定不应被解释为导致脱离本发明实施例公开的范围。

在一个或多个示例性设计中,功能可以在硬件、软件、固件或其任意组合中实现。如果在软件中实现,则可以将功能作为一个或多个指令或代码存储在计算机可读介质上或通过计算机可读介质来传送。计算机可读介质包括计算机存储介质和通信介质,该通信介质包括有助于将计算机程序从一个位置传送到另一个位置的任何介质。存储介质可以是能够被通用或专用计算机访问的任何可用介质。作为例子而非限制性的,该计算机可读介质可以包括RAM、ROM、EEPROM、CD-ROM或其它光盘存储设备、磁盘存储设备或其它磁性存储设备,或者是可以用于携带或存储形式为指令或数据结构的所需程序代码并且能够被通用或专用计算机或者通用或专用处理器访问的任何其它介质。此外,任何连接都可以适当地称为计算机可读介质。例如,如果使用同轴线缆、光纤线缆、双绞线、数字用户线路(DSL)或诸如红外线、无线电和微波的无线技术来从网站、服务器或其它远程源发送软件,则上述同轴线缆、光纤线缆、双绞线、DSL或诸如红外线、无线电和微波的无线技术均包括在介质的定义。如这里所使用的,磁盘和光盘包括压缩盘(CD)、激光盘、光盘、数字多功能盘(DVD)、软盘、蓝光盘,其中磁盘通常磁性地再现数据,而光盘利用激光光学地再现数据。上述内容的组合也应当包括在计算机可读介质的范围内。

以上是本发明公开的示例性实施例,但是应当注意,在不背离权利要求限定的本发明实施例公开的范围的前提下,可以进行多种改变和修改。根据这里描述的公开实施例的方法权利要求的功能、步骤和/或动作不需以任何特定顺序执行。此外,尽管本发明实施例公开的元素可以以个体形式描述或要求,但除非明确限制为单数,也可以理解为多个。

应当理解的是,在本文中使用的,除非上下文清楚地支持例外情况,单数形式“一个”旨在也包括复数形式。还应当理解的是,在本文中使用的“和/或”是指包括一个或者一个以上相关联地列出的项目的任意和所有可能组合。

上述本发明实施例公开实施例序号仅仅为了描述,不代表实施例的优劣。

本领域普通技术人员可以理解实现上述实施例的全部或部分步骤可以通过硬件来完成,也可以通过程序来指令相关的硬件完成,程序可以存储于一种计算机可读存储介质中,上述提到的存储介质可以是只读存储器,磁盘或光盘等。

所属领域的普通技术人员应当理解:以上任何实施例的讨论仅为示例性的,并非旨在暗示本发明实施例公开的范围(包括权利要求)被限于这些例子;在本发明实施例的思路下,以上实施例或者不同实施例中的技术特征之间也可以进行组合,并存在如上的本发明实施例的不同方面的许多其它变化,为了简明它们没有在细节中提供。因此,凡在本发明实施例的精神和原则之内,所做的任何省略、修改、等同替换、改进等,均应包含在本发明实施例的保护范围之内。

13页详细技术资料下载
上一篇:一种医用注射器针头装配设备
下一篇:集成电路版图设计方法、装置及设备

网友询问留言

已有0条留言

还没有人留言评论。精彩留言会获得点赞!

精彩留言,会给你点赞!

技术分类