数字时间转换器校准方法、装置、数字锁相环及电子设备

文档序号:553723 发布日期:2021-05-14 浏览:34次 >En<

阅读说明:本技术 数字时间转换器校准方法、装置、数字锁相环及电子设备 (Digital time converter calibration method and device, digital phase-locked loop and electronic equipment ) 是由 余振兴 孙小鹏 石灿 郑浩 王超 于 2020-12-30 设计创作,主要内容包括:本发明涉及数字电路技术领域,尤其涉及一种数字时间转换器校准方法、装置、数字锁相环及电子设备。本发明的数字时间转换器校准方法、装置、数字锁相环及电子设备,根据所述参考相位的小数部分和所述分数相位误差获取分辨率偏差;根据所述分辨率偏差获取增益因子;根据所述增益因子对所述参考相位的小数部分进行增益处理,生成所述延迟控制信号,将所述延迟控制信号输出至所述数字时间转换器;通过上述方式,在消除了数字锁相环其他器件的噪声的基础上,还进一步消除了时间数字转换器和数字时间转换器的噪声,提高了数字时间转换器的校准精度;实现了对数字时间转换器的高精度增益校准,大大降低了功耗。(The present invention relates to the field of digital circuit technologies, and in particular, to a method and an apparatus for calibrating a digital-to-time converter, a digital phase-locked loop, and an electronic device. According to the digital time converter calibration method, the digital time converter calibration device, the digital phase-locked loop and the electronic equipment, resolution deviation is obtained according to the fractional part of the reference phase and the fractional phase error; acquiring a gain factor according to the resolution deviation; performing gain processing on the decimal part of the reference phase according to the gain factor to generate the delay control signal, and outputting the delay control signal to the digital-to-time converter; by the mode, on the basis of eliminating the noise of other devices of the digital phase-locked loop, the noise of the time-to-digital converter and the noise of the digital-to-time converter are further eliminated, and the calibration precision of the digital-to-time converter is improved; high-precision gain calibration of the digital-to-time converter is realized, and power consumption is greatly reduced.)

数字时间转换器校准方法、装置、数字锁相环及电子设备

【技术领域】

本发明涉及数字电路技术领域,尤其涉及一种数字时间转换器校准方法、装置、数字锁相环及电子设备。

【背景技术】

在全数字锁相环(All-digital Phased-locked loop,ADPLL)中,时间数字转换器(Time-Digital-Converter,TDC)作为小数部分相位检测器,它的量化噪声很大程度上影响了锁相环的最终相位噪声性能,提高TDC的分辨率成为了提高ADPLL性能的有效方法;数字时间转换器(Digital-Time-Converter,DTC)辅助的TDC有利于降低全数字锁相环的功耗。DTC将输入的参考时钟适当延迟一定时间,此时经过延迟的参考时钟和锁相环的输出时钟的时间差在TDC的动态范围内。

但是,DTC的分辨率受工艺、供电、温度(PVT)偏差或非线性等非理想因素的影响,导致参考时钟的实际延迟量与预计不同,从而成为DTC贡献的噪声。现有技术中的校准装置没有考虑消除DTC的噪声,导致校准精度不高,无法实现时间转换器的高精度增益校准,降低功耗的效果不佳。

发明内容

本发明的目的在于提供一种数字时间转换器校准方法、装置、数字锁相环及电子设备,以解决现有技术中校准精度不高以及降低功耗效果不佳的技术问题。

本发明的技术方案如下:提供一种数字时间转换器校准方法,应用于数字锁相环,所述数字锁相环包括数字时间转换器和时间数字转换器,所述数字时间转换器用于根据延迟控制信号对参考时钟信号进行延迟,生成延迟的参考时钟信号;所述时间数字转换器用于根据所述延迟的参考时钟信号和数字锁相环的输出时钟信号生成分数相位误差,其中,所述分数相位误差用于指示所述延迟的参考时钟信号和输出时钟信号之间的相位差,包括:

分别获取参考相位的小数部分和所述时间数字转化器输出的所述分数相位误差,其中,所述参考相位是根据参考时钟信号生成的,所述参考相位用于指示所述参考时钟信号的相位信息,所述参考相位包括整数部分和小数部分;

根据所述参考相位的小数部分和所述分数相位误差获取分辨率偏差;

根据所述分辨率偏差获取增益因子;

根据所述增益因子对所述参考相位的小数部分进行增益处理,生成所述延迟控制信号,将所述延迟控制信号输出至所述数字时间转换器。

优选地,所述根据所述参考相位的小数部分和所述分数相位误差获取分辨率偏差,包括:

将所述分数相位误差进行滤波处理,得到滤波后的所述分数相位误差;

将所述参考相位的小数部分取反,将取反的参考相位的小数部分与第一参数进行求和,得到第一计算值;

将滤波后的所述分数相位误差除以所述第一计算值,得到分辨率偏差。

优选地,所述根据所述分辨率偏差获取增益因子,包括:

将所述分辨率偏差与第二参数相乘,得到第三计算值;

将所述第三计算值进行累加,得到所述增益因子。

优选地,所述根据所述增益因子对所述参考相位的小数部分进行增益处理,生成所述延迟控制信号,包括:

将所述参考相位的小数部分取反,将取反的参考相位的小数部分与第二参数进行求和,得到第二计算值;

将所述第二计算值除以所述增益因子得到第三计算值,根据所述第三计算值生成所述延迟控制信号。

本发明的另一技术方案如下:提供一种数字时间转换器校准装置,应用于数字锁相环,所述数字锁相环包括数字时间转换器和时间数字转换器,所述数字时间转换器用于根据延迟控制信号对参考时钟信号进行延迟,生成延迟的参考时钟信号;所述时间数字转换器用于根据所述延迟的参考时钟信号和数字锁相环的输出时钟信号生成分数相位误差,其中,所述分数相位误差用于指示所述延迟的参考时钟信号和输出时钟信号之间的相位差,所述校准装置包括:

误差探测模块,用于分别获取参考相位的小数部分和所述时间数字转化器输出的所述分数相位误差,根据所述参考相位的小数部分和所述分数相位误差获取分辨率偏差,其中,所述参考相位是根据参考时钟信号生成的,所述参考相位用于指示所述参考时钟信号的相位信息,所述参考相位包括整数部分和小数部分;

计算模块,用于根据所述分辨率偏差获取增益因子;

增益模块,用于根据所述增益因子对所述参考相位的小数部分进行增益处理,生成所述延迟控制信号,将所述延迟控制信号输出至所述数字时间转换器。

优选地,所述误差探测模块包括:

滤波器,用于将所述分数相位误差进行滤波处理,得到滤波后的所述分数相位误差;

第一加法器,用于将取反的参考相位的小数部分与第一参数进行求和,得到第一计算值;

第一除法器,用于将滤波后的所述分数相位误差除以所述第一计算值,得到分辨率偏差。

优选地,所述计算模块包括乘法器和累加器,其中,

所述乘法器用于将所述分辨率偏差与第二参数相乘,得到第三计算值;

所述累加器用于将所述第三计算值进行累加,得到所述增益因子并输出。

优选地,所述增益模块包括:

第三加法器,用于将取反的参考相位的小数部分与第二参数进行求和,得到第二计算值;

第二除法器,用于将所述第二计算值除以所述增益因子得到第三计算值,将所述第三计算值作为所述延迟控制信号输出至所述数字时间转换器。

本发明的另一技术方案如下:提供一种数字锁相环,包括:

上述的数字时间转换器校准装置;

第一计数器,用于根据参考时钟信号生成参考相位,其中,所述参考相位用于指示所述参考时钟信号的相位信息,所述参考相位包括整数部分和小数部分;

第二计数器,用于根据输出时钟信号生成可变相位,其中,所述可变相位用于指示输出时钟信号的相位信息;

数字时间转换器,用于根据延迟控制信号对所述参考时钟信号进行延迟,生成延迟的参考时钟信号;

时间数字转换器,用于根据所述延迟的参考时钟信号和输出时钟信号生成分数相位误差,其中,所述分数相位误差用于指示所述延迟的参考时钟信号和输出时钟信号之间的相位差;

鉴相器,用于根据所述参考相位的整数部分、所述分数相位误差以及所述可变相位生成相位误差;

数字环路滤波器,用于对所述相位误差进行平滑处理;

数控振荡器,用于根据平滑处理后的所述相位误差生成频率控制字的调整值,根据所述频率控制字的调整值生成所述输出时钟信号。

本发明的另一技术方案如下:提供一种电子设备,所述电子设备包括芯片,所述芯片包括上述的数字锁相环。

本发明的有益效果在于:本发明的数字时间转换器校准方法、装置、数字锁相环及电子设备,根据所述参考相位的小数部分和所述分数相位误差获取分辨率偏差;根据所述分辨率偏差获取增益因子;根据所述增益因子对所述参考相位的小数部分进行增益处理,生成所述延迟控制信号,将所述延迟控制信号输出至所述数字时间转换器;通过上述方式,在消除了数字锁相环其他器件的噪声的基础上,还进一步消除了时间数字转换器和数字时间转换器的噪声,提高了数字时间转换器的校准精度;实现了对数字时间转换器的高精度增益校准,大大降低了功耗。

【附图说明】

图1为本发明第一实施例的数字锁相环的电路图;

图2为本发明第二实施例的数字时间转换器校准装置的电路图;

图3为本发明第三实施例的数字时间转换器校准方法的流程图;

图4为本发明对比例和应用例的相位误差结果对比图;

图5为本发明对比例和应用例的增益因子结果对比图;

图6为本发明第四实施例的电子设备的结构框图。

具体实施方式

下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅是本发明的一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。

本发明中的术语“第一”、“第二”、“第三”仅用于描述目的,而不能理解为指示或暗示相对重要性或者隐含指明所指示的技术特征的数量。由此,限定有“第一”、“第二”、“第三”的特征可以明示或者隐含地包括至少一个该特征。本发明的描述中,“多个”的含义是至少两个,例如两个,三个等,除非另有明确具体的限定。本发明实施例中所有方向性指示(诸如上、下、左、右、前、后……)仅用于解释在某一特定姿态(如附图所示)下各部件之间的相对位置关系、运动情况等,如果该特定姿态发生改变时,则该方向性指示也相应地随之改变。此外,术语“包括”和“具有”以及它们任何变形,意图在于覆盖不排他的包含。例如包含了一系列步骤或单元的过程、方法、系统、产品或设备没有限定于已列出的步骤或单元,而是可选地还包括没有列出的步骤或单元,或可选地还包括对于这些过程、方法、产品或设备固有的其它步骤或单元。

在本文中提及“实施例”意味着,结合实施例描述的特定特征、结构或特性可以包含在本发明的至少一个实施例中。在说明书中的各个位置出现该短语并不一定均是指相同的实施例,也不是与其它实施例互斥的独立的或备选的实施例。本领域技术人员显式地和隐式地理解的是,本文所描述的实施例可以与其它实施例相结合。

为了便于理解,首先对本发明提供的数字锁相环进行说明。

本发明第一实施例提供了一种数字锁相环100,请参阅图1所示,该数字锁相环100包括第一计数器21、第二计数器22、数字时间转换器23、时间数字转换器24、鉴相器25、数字环路滤波器26、数控振荡器27和数字时间转换器校准装置10。

本实施例的数字锁相环100为数字时间转换器辅助的全数字锁相环,在该数字锁相环100中,按照使数字锁相环的输出时钟信号CKV的频率为参考时钟信号FREF的频率预设倍率倍的方式工作,预设倍率被称为频率控制字FCW(Frequency command word,FCW)。在本实施例中,频率控制字FCW不为整数,包括整数部分和小数部分,例如,参考时钟信号FREF的频率为100MHz时,想要得到225MHz的输出时钟信号CKV,将频率控制字FCW设为2.25即可。

其中,第一计数器21接收参考时钟信号FREF,根据参考时钟信号FREF生成参考相位PHR,其中,所述参考相位PHR用于指示所述参考时钟信号的相位信息,所述参考相位PHR包括整数部分PHRi和小数部分PHRF。具体地,第一计数器21根据参考时钟信号FREF的频率对第一预设值进行累加,生成参考相位PHR。

其中,第二计数器22用于根据输出时钟信号CKV生成可变相位PHV_INT,其中,所述可变相位PHV_INT用于指示输出时钟信号的相位信息。具体地,第二计数器22根据输出时钟信号CKV的频率对第二预设值进行累加,生成可变相位PHV_INT。

在本实施例中,可以将第一预设值设为频率控制字FCW,将第二预设值设为1。也就是说,本实施例中,第一计数器21根据参考时钟信号FREF的频率对频率控制字FCW进行累加,生成参考相位PHR;第二计数器22根据输出时钟信号CKV的频率对1进行累加,生成可变相位PHV_INT。

数字时间转换器23用于根据延迟控制信号对参考时钟信号FREF进行延迟,生成延迟的参考时钟信号。

时间数字转换器24用于根据延迟的参考时钟信号和输出时钟信号CKV生成分数相位误差PHEF,其中,所述分数相位误差PHEF用于指示所述延迟的参考时钟信号和输出时钟信号CKV之间的相位差。

鉴相器25用于根据所述参考相位的整数部分PHRi、所述分数相位误差PHEF以及所述可变相位PHV_INT生成相位误差。进一步地,鉴相器25包括第四加法器,第四加法器将参考相位的整数部分PHRi、分数相位误差PHEF的取反和可变相位PHV_INT的取反相加,得到相位误差。

数字环路滤波器(DLF)26用于对所述相位误差进行平滑处理。

数控振荡器(DCO)27用于根据平滑处理后的相位误差生成频率控制字的调整值,根据所述频率控制字的调整值生成所述输出时钟信号CKV。

数字时间转换器校准装置10用于对数字时间转换器23进行增益校准,控制数字时间转换器23的延时量,改变频率控制字FCW与数字时间转换器23的延时量的对应关系,数字时间转换器校准装置10接收第一计数器21输出的参考相位的小数部分PHRF以及时间数字转换器24输出的分数相位误差PHEF,数字时间转换器校准装置10输出延迟控制信号DTCctrl至所述数字时间转换器23。数字时间转换器校准装置10的结构和工作方式具体参见下述第二实施例的描述。

本发明第二实施例提供了一种数字时间转换器校准装置10,应用于第一实施例的数字锁相环,请参阅图2所示,该数字时间转换器校准装置10包括:误差探测模块11、计算模块12和增益模块13,其中,误差探测模块11用于分别接收第一计数器21输出的参考相位的小数部分PHRF以及时间数字转换器24输出的分数相位误差PHEF,根据所述参考相位的小数部分PHRF和所述分数相位误差PHEF获取分辨率偏差,将该分辨率偏差输出至计算模块12;计算模块12用于根据误差探测模块11输出的分辨率偏差计算增益因子Kdtc,将增益因子Kdtc输出至增益模块13;增益模块13用于根据所述增益因子Kdtc对第一计数器21输出的参考相位的小数部分PHRF进行增益处理,生成延迟控制信号DTCctrl,将所述延迟控制信号DTCctrl输出至所述数字时间转换器23,实现对数字时间转换器23的增益校准。

在一个可选的实施方式中,误差探测模块11包括滤波器111、第一加法器112以及第一除法器113。

其中,滤波器111接收时间数字转换器24输出的分数相位误差PHEF,将所述分数相位误差PHEF进行滤波处理,得到滤波后的分数相位误差,具体地,该滤波后的分数相位误差是数字时间转换器23的分辨率偏差所贡献的相位误差;该滤波器111是一个带通滤波器,通带频率以fr×min(FCW_F,1-FCW_F)为中心,可随着不同FCW_F修改为合适的通带频率,从而在任意频率上都可正常工作。由于用于迭代计算的误差信号会以一定的频率(第一频率)重复出现在ADPLL中,并且上述频率(第一频率)随着不同的频率控制字的不同而变化,因此,采用优选实施方式的带通滤波器,能够避免使用固定频率IIR滤波器导致的校准算法不收敛的情况。

其中,进入首先进行取反再分别输入至第一加法器112及增益模块13中,第一加法器112用于将取反的参考相位的小数部分PHRF与第一参数进行求和,得到第一计算值。在本实施例中,第一参数为1,第一计算值为1-PHRF

其中,第一除法器113分别接收滤波器111输出的滤波后的分数相位误差以及第一加法器112输出的第一计算值,将滤波后的所述分数相位误差除以所述第一计算值,得到分辨率偏差,将分辨率偏差输出至计算模块12。

在一个可选的实施方式中,计算模块12包括乘法器121和累加器122,其中,乘法器121接收误差探测模块11输出的分辨率偏差,将所述分辨率偏差与第二参数μ相乘,得到第三计算值,将第三计算值输出至累加器122;累加器122接收乘法器121输出的第三计算值并将第三计算值进行累加,得到的累加结果即为增益因子Kdtc。进一步地,第二参数μ的取值优选为10-3,即0.001,在实际应用过程中,当增益因子Kdtc收敛至稳定值的速度较慢时,可以增大第二参数μ的取值;当计算增益因子Kdtc出现震荡时,可以减小第二参数μ的取值。

在一个可选的实施方案中,增益模块13包括第三加法器131和第二除法器132,其中,第三加法器131用于将取反的参考相位的小数部分PHRF与第二参数进行求和,得到第二计算值。在本实施例中,第二参数为1,第二计算值为1-PHRF。第二除法器132将所述第二计算值除以所述增益因子Kdtc得到第三计算值,将所述第三计算值作为所述延迟控制信号DTCctrl输出至所述数字时间转换器23,实现对数字时间转换器23的增益校准。

本发明第一实施例的数字锁相环100和第二实施例的数字时间转换器校准装置10可以应用于蜂窝通信系统中,例如,该数字锁相环100应用于车载雷达的集成电路中,数字锁相环100为车载雷达提供本征电信号,以更好的帮助上述集成电路处理天线收发的电信号。

本发明第三实施例提供了一种数字时间转换器校准方法,应用于第一实施例的数字锁相环,采用第二实施例的数字时间转换器校准装置10实现,图3是本发明第三实施例的数字时间转换器校准方法的流程示意图。需注意的是,若有实质上相同的结果,本发明的方法并不以图3所示的流程顺序为限。如图3所示,该数字时间转换器校准方法包括步骤:

S301,分别获取参考相位的小数部分和所述时间数字转化器输出的所述分数相位误差,其中,所述参考相位是根据参考时钟信号生成的,所述参考相位用于指示所述参考时钟信号的相位信息,所述参考相位包括整数部分和小数部分。

其中,参考相位PHR是第一计数器21生成的,分数相位误差是时间数字转化器24基于延迟的参考时钟信号和输出时钟信号CKV的相位差生成的。

S302,根据所述参考相位的小数部分和所述分数相位误差获取分辨率偏差。

其中,首先,将所述分数相位误差进行滤波处理,得到滤波后的所述分数相位误差;然后,将所述参考相位的小数部分取反,将取反的参考相位的小数部分与第一参数进行求和,得到第一计算值;然后,将滤波后的所述分数相位误差除以所述第一计算值,得到分辨率偏差。

S303,根据所述分辨率偏差获取增益因子。

其中,首先,将所述分辨率偏差与第二参数相乘,得到第三计算值,将所述第三计算值输入至累加器中;然后,所述累加器将所述第三计算值进行累加,得到所述增益因子并输出。

S304,根据所述增益因子对所述参考相位的小数部分进行增益处理,生成所述延迟控制信号,将所述延迟控制信号输出至所述数字时间转换器。

其中,首先,将所述参考相位的小数部分取反,将取反的参考相位的小数部分与第二参数进行求和,得到第二计算值;然后,将所述第二计算值除以所述增益因子得到第三计算值,根据所述第三计算值生成所述延迟控制信号。

需要说明的是,本发明第三实施例的数字时间转换器校准方法,其实现方式与第二实施例的数字时间转换器校准装置相似,所以描述的比较简单,相关之处参见第二实施例的部分说明即可。

应用例

应用本发明第一实施例的数字锁相环,开启数字锁相环中数字时间转换器校准装置10,对参考时钟信号进行了规定倍率后得到输出时钟信号并输出,对数字锁相环中鉴相器25检测的相位误差进行监测,对数字锁相环中计算模块12输出的增益因子Kdtc进行监测,结果参见图4和图5所示。

对比例

应用本发明第一实施例的数字锁相环,开启数字锁相环中数字时间转换器校准装置10且断开数字锁相环中数字时间转换器校准装置10与数字时间转换器23之间的连接,对参考时钟信号进行了规定倍率后得到输出时钟信号并输出,对数字锁相环中鉴相器25检测的相位误差进行监测,对数字锁相环中计算模块12输出的增益因子Kdtc进行监测,结果参见图4和图5所示。

在应用例中,数字时间转换器校准装置10对数字时间转换器23进行了增益校准;在对比例中,由于断开了数字时间转换器校准装置10与数字时间转换器23之间的连接,没有对数字时间转换器23进行增益校准。请参阅图4所示,与对比例相比,应用例的鉴相器25检测的相位误差的动态范围大大缩小,大大降低了鉴相器25的功耗。请同时参阅图4和图5所示,在对比例中,没有对数字时间转换器23进行增益校准,增益因子偏差较大,导致相位误差在[-0.05 0.05]分布;而在应用例中,对数字时间转换器23进行增益校准后,增益因子可以自动调整至稳定值,使得相位误差接近0。

本发明第四实施例提供了一种电子设备40,请参阅图6所示,所述电子设备40包括芯片41,所述芯片41包括数字锁相环100,数字锁相环100的结构、工作方式及应用效果,具体参见第一实施例、第二实施例及第三实施例的说明。

以上所述的仅是本发明的实施方式,在此应当指出,对于本领域的普通技术人员来说,在不脱离本发明创造构思的前提下,还可以做出改进,但这些均属于本发明的保护范围。

15页详细技术资料下载
上一篇:一种医用注射器针头装配设备
下一篇:一种小数分频时钟信号的获取方法及装置

网友询问留言

已有0条留言

还没有人留言评论。精彩留言会获得点赞!

精彩留言,会给你点赞!

技术分类