主要涉及频率或相位检波装置,包括对该装置输出信号的滤波或放大
自适应调节带宽的锁相装置及系统
本公开提供一种自适应调节带宽的锁相装置及系统。装置包括:鉴相器,用于接收射频信号和反馈电压信号,并基于所述射频信号和所述反馈电压信号生成误差信号;环路滤波器,连接于所述鉴相器,包括多个不同带宽的子滤波器,所述子滤波器用于对所述误差信号进行滤波,输出控制信号;控制装置,与所述鉴相器和所述环路滤波器通信,用于基于所述误差信号确定对所述误差信号进行滤波的子滤波器;压控振荡器,连接于所述环路滤波器,用于基于所述环路滤波器输出的所述控制信号生成所述反馈电压信号。根据本公开,能够实现自适应调节带宽锁定的效果,增加了锁相的准确性与稳定性。

2021-11-02

访问量:36

自调谐锁相环(PLL)电路
本公开涉及自调谐锁相环(PLL)电路。实施方案可以涉及用于通过锁相环(PLL)电路控制时钟信号的技术或电路。该技术可以包括识别与数字控制振荡器(DCO)的增益有关的第一参数和与时间数字转换器(TDC)的分辨率有关的第二参数。然后,该技术可以包括基于第一参数和第二参数来识别与PLL电路的环路滤波器的滤波器系数有关的第三参数。然后,电路可以基于第一、第二和第三参数输出时钟信号。可以描述或要求保护其他实施方案。

2021-10-29

访问量:33

锁相回路装置与频率产生方法
锁相回路装置包含数字控制振荡器电路、时钟发生器电路系统、时间数字转换器电路以及逻辑控制电路。数字控制振荡器电路用以响应于多个数位码产生第一频率信号。时钟发生器电路系统用以根据第一频率信号产生多个第二频率信号,并根据选择信号从多个第二频率信号中选出第三频率信号与第四频率信号,以产生输出信号。时间数字转换器电路用以检测输出信号与参考信号之间的延迟差,以产生多个数位码。逻辑控制电路用以根据多个数位码产生选择信号。

2021-10-26

访问量:63

一种低相噪窄带频率合成器
本发明提供一种低相噪窄带频率合成器,包括输入功分电路、第一混频器、第二混频器、第三混频器、第一功分器、第二功分器、输出滤波电路、基带信号发生电路、内插锁相环电路、第一滤波放大电路、DDS信号发生电路、反馈电路、点频信号发生电路、第二滤波放大电路等;通过设置的基带信号发生电路、DDS信号发生电路、点频信号发生电路、内插锁相环电路、第一混频器、第二混频器和第三混频器等可以根据输入信号生成对应的输出信号;其中,基带信号发生电路产生的信号经过两次混频后再与点频信号发生电路产生的信号进行混频,最后通过输出滤波电路进行滤波处理后就可以得到一段窄带的低相噪、低杂散、快速调频的频率输出信号。

2021-10-22

访问量:32

用于60G室内高速无线通信的毫米波亚谐波注入锁定锁相环
本发明公开了一种用于60G室内高速无线通信的毫米波亚谐波注入锁定锁相环,可输出低相位噪声、低抖动的14.04~16.74GHz差分信号和57~66GHz差分信号。采用本发明,在五个工艺角(TT,FF,SS,FS,SF)下,输出频率范围均可满足14.04~16.74GHz和57~66GHz,在输出频率为14.04~16.74GHz处的相位噪声优于-120dBc/Hz@500KHz,在输出频率为57~66GHz处的相位噪声优于-106dBc/Hz@500KHz。

2021-10-22

访问量:45

一种应用于双路径锁相环的自动电流校准电荷泵电路
本发明公开了一种应用于双路径锁相环的自动电流校准电荷泵电路,包括鉴频鉴相器、第一电荷泵模块、第二电荷泵模块、第一环路滤波器模块、第二环路滤波器模块、第一校准逻辑模块、第二校准逻辑模块、压控振荡器、分频器和检测模块,其中,所述第一电荷泵模块、所述第一环路滤波器模块和所述第一校准逻辑模块形成积分路径,所述第二电荷泵模块、所述第二环路滤波器模块和所述第二校准逻辑模块连接形成比例路径,所述压控振荡器由所述比例路径和所述积分路径两条控制路径共同调谐控制。该电路使得电荷泵的上下拉电流匹配度大大提高,降低了系统稳定后的压控振荡器控制电压上的纹波大小,极大抑制了锁相环的参考杂散使锁相环达到了更好的性能。

2021-10-22

访问量:44

一种双环混频锁相电路、装置及锁相方法
本发明涉及频率合成技术,具体公开了一种双环混频锁相电路、装置及方法。该锁相电路及装置包括第一锁相环路及第二锁相环路,所述锁相电路的第一锁相环路为整数分频锁相环,采用宽带压控振荡器和较高频率的鉴相器,输出信号在环路带宽内具有较低的相位噪声。所述第一锁相环路为所述第二锁相环路提供混频本振信号以及锁相参考信号。所述锁相电路的第二锁相环路包含小数分频器,并且采用基于sigma-delta调制技术的小数分频技术实现较小的频率步进;采用基于开关电容技术的窄带压控振荡器阵列实现宽带压控振荡器功能,输出信号在环路带内和环路带宽外均具有较低的相位噪声。根据所述第二锁相环路的输出频率,合理选择所述第一锁相环路输出频率以及所述第二锁相环路的鉴相频率,可在所述第二锁相环路中实现整数边界杂散频率落入环路滤波器阻带内,利用环路滤波器的滤波功能有效抑制第二锁相环路整数边界杂散。本发明的锁相电路、装置及方法,可以实现宽频带、低相位噪声、低杂散和小频率步进的特性。

2021-10-22

访问量:68

一种频谱纯度优化的任意波形合成电路装置及方法
一种频谱纯度优化的任意波形合成电路装置及方法,能够解决由相位截断误差带来的波形频谱纯度低、杂散范围大的问题,硬件开销小。装置包括:相位发生器(201)、移相加法器(202)、抖动发生器(203)、相位截断模块(204)、波形查找表(205)、数模转换器(206)以及低通滤波器(207);在系统时钟的控制下,对相位以频率控制字为梯度进行累加操作,将结果送至相位寄存器和移相加法器,进行相位偏移处理;抖动发生器随机生成信号,将N位相位输出结果与N位随机信号进行叠加,产生带扰动信号的相位;送至相位截断模块,获取高有效K位数据和低无效B位数据,将高有效K位数据用于波形查找表地址寻址,输出波形数据。

2021-10-19

访问量:57

确定时钟信号的方法、设备以及计算机可读存储介质
本申请提供了一种确定时钟信号的方法、设备以及计算机可读存储介质。该方法包括:在确定输入的数据信号的相位与VCO输出的时钟信号的相位大于第一预设值时,根据第一步长对VCO当前的频率控制字进行调整;在确定输入的数据信号的相位与VCO输出的时钟信号的相位小于或等于第一预设值时,根据第二步长对VCO当前的频率控制字进行调整;在确定输入的数据信号的相位与VCO输出的时钟信号的相位大于第一预设值时,根据第二步骤VCO输出的时钟信号确定目标时钟信号,目标时钟信号用于对数据信号进行处理,从而提供了一种通过调整频率控制字确定时钟信号的方法,有助于节省成本,提高调整精确度。

2021-10-15

访问量:47

时钟数据恢复器
本发明涉及一种时钟数据恢复器。本发明的时钟数据恢复器可以包括:相位校正器,基于外部时钟信号生成第一补偿时钟信号及第二补偿时钟信号;以及转换检测器,其中,所述转换检测器包括:第一积分器,根据所述第一补偿时钟信号对第一训练样式信号进行积分而提供第一积分信号;以及第二积分器,根据所述第二补偿时钟信号对所述第一训练样式信号进行积分而提供第二积分信号,其中,当所述第一积分信号大于第一基准电压且所述第二积分信号小于所述第一基准电压时,所述转换检测器检测所述第一训练样式信号的转换的发生。

2021-10-12

访问量:42

注册成为会员可查看更多数据。
技术分类