锁相环的零部件
片上系统装置、扩频时钟生成器及其方法
本申请提供了一种片上系统装置、扩频时钟生成器及其方法。在一个实施例中,一种扩频时钟生成器包括耦接到N分频锁相环(PLL)的数字deltasigma调制器,其中,所述PLL包括离散时间电容倍增器环路滤波器。

2021-11-02

访问量:42

自适应调节带宽的锁相装置及系统
本公开提供一种自适应调节带宽的锁相装置及系统。装置包括:鉴相器,用于接收射频信号和反馈电压信号,并基于所述射频信号和所述反馈电压信号生成误差信号;环路滤波器,连接于所述鉴相器,包括多个不同带宽的子滤波器,所述子滤波器用于对所述误差信号进行滤波,输出控制信号;控制装置,与所述鉴相器和所述环路滤波器通信,用于基于所述误差信号确定对所述误差信号进行滤波的子滤波器;压控振荡器,连接于所述环路滤波器,用于基于所述环路滤波器输出的所述控制信号生成所述反馈电压信号。根据本公开,能够实现自适应调节带宽锁定的效果,增加了锁相的准确性与稳定性。

2021-11-02

访问量:36

一种锁相环的自校正方法及电路结构
本发明公开了一种锁相环的自校正方法及电路结构,即首先通过设置VCO电路输入电压的最佳工作区间,检测判断当前VCO输入电压是否在设定的阈值范围内,最后根据检测结果调节VCO的输出频率,迫使PLL的环路将变化后的输出频率再反馈到PFD电路,从而调节VCO输入电压,重复上述调整过程,直到VCO输入电压处于设定阈值区间之内,PLL稳定工作。当芯片制造工艺角偏离或者芯片工作电压、工作环境温度变化导致PLL输出频率异常时,通过本发明自校正电路可以自动调节内部VCO输入电压,从而调节PLL输出频率再次稳定在正常值;因此,本发明可以极大提高PLL电路的制造良率以及异常工作环境下的电路稳定性。

2021-11-02

访问量:39

一种LCL型并网逆变器的三环控制器及其参数设计方法
本发明提供一种LCL型并网逆变器的三环控制器及其参数设计方法,包括逆变器、逆变器侧电流检测模块、LCL滤波器、滤波电容电压检测模块、并网侧电流检测模块、并网点电压检测模块、坐标转换模块、锁相环模块、SVPWM模块、内环逆变器侧电流控制模块、中环电容电压控制模块和外环电网电流控制模块。方法首先建立LCL并网逆变器的数学模型,构建三环控制器,计算出逆变器等效的导纳模型,以导纳在开关频率内没有非无源区域为总目标来提高系统的稳定性。本发明将含有容性的电网阻抗因素考虑到光伏电站并网控制中,可为新能源场站下逆变器密集接入稳定性分析提供理论依据,同时也为弱电网下并网逆变器设计提供重要指导。

2021-11-02

访问量:62

自调谐锁相环(PLL)电路
本公开涉及自调谐锁相环(PLL)电路。实施方案可以涉及用于通过锁相环(PLL)电路控制时钟信号的技术或电路。该技术可以包括识别与数字控制振荡器(DCO)的增益有关的第一参数和与时间数字转换器(TDC)的分辨率有关的第二参数。然后,该技术可以包括基于第一参数和第二参数来识别与PLL电路的环路滤波器的滤波器系数有关的第三参数。然后,电路可以基于第一、第二和第三参数输出时钟信号。可以描述或要求保护其他实施方案。

2021-10-29

访问量:33

一种锁相环
本申请公开了一种锁相环,涉及芯片技术领域,能够解决电荷泵的非理想特性时功耗大、噪声大以及电荷泵电路结构复杂的问题。锁相环包括电荷泵,电荷泵包括一对电流源,两条差分路径,电荷泵还包括第一开关管和第二开关管,第一开关管和第二开关管分别被设置在两条差分路径上,电荷泵还包括第一辅助管和第二辅助管,第一辅助管的栅极被耦合至第一开关管的栅极,第二辅助管的栅极被耦合至第二开关管的栅极,第一辅助管的第一端被耦合至第一电流源,第一辅助管的第二端被耦合至第二开关管的第二端,第二辅助管的第一端被耦合至第一电流源,第一辅助管的第二端被耦合至第一开关管的第二端。本申请实施例用于抑制电荷泵的非理想因素。

2021-10-26

访问量:47

一种锁相环
本申请公开了一种锁相环,涉及芯片技术领域,能够解决电荷泵的非理想特性时功耗大、噪声大以及电荷泵电路结构复杂的问题。锁相环包括电荷泵,电荷泵包括一对电流源,两条差分路径,电荷泵还包括第一开关管和第二开关管,第一开关管和第二开关管分别被设置在两条差分路径上,电荷泵还包括第一辅助管和第二辅助管,第一辅助管的栅极被耦合至第一开关管的栅极,第二辅助管的栅极被耦合至第二开关管的栅极,第一辅助管的第一端被耦合至第一电流源,第一辅助管的第二端被耦合至第二开关管的第二端,第二辅助管的第一端被耦合至第一电流源,第一辅助管的第二端被耦合至第一开关管的第二端。本申请实施例用于抑制电荷泵的非理想因素。

2021-10-26

访问量:47

锁相回路装置与频率产生方法
锁相回路装置包含数字控制振荡器电路、时钟发生器电路系统、时间数字转换器电路以及逻辑控制电路。数字控制振荡器电路用以响应于多个数位码产生第一频率信号。时钟发生器电路系统用以根据第一频率信号产生多个第二频率信号,并根据选择信号从多个第二频率信号中选出第三频率信号与第四频率信号,以产生输出信号。时间数字转换器电路用以检测输出信号与参考信号之间的延迟差,以产生多个数位码。逻辑控制电路用以根据多个数位码产生选择信号。

2021-10-26

访问量:63

一种低相噪窄带频率合成器
本发明提供一种低相噪窄带频率合成器,包括输入功分电路、第一混频器、第二混频器、第三混频器、第一功分器、第二功分器、输出滤波电路、基带信号发生电路、内插锁相环电路、第一滤波放大电路、DDS信号发生电路、反馈电路、点频信号发生电路、第二滤波放大电路等;通过设置的基带信号发生电路、DDS信号发生电路、点频信号发生电路、内插锁相环电路、第一混频器、第二混频器和第三混频器等可以根据输入信号生成对应的输出信号;其中,基带信号发生电路产生的信号经过两次混频后再与点频信号发生电路产生的信号进行混频,最后通过输出滤波电路进行滤波处理后就可以得到一段窄带的低相噪、低杂散、快速调频的频率输出信号。

2021-10-22

访问量:32

用于60G室内高速无线通信的毫米波亚谐波注入锁定锁相环
本发明公开了一种用于60G室内高速无线通信的毫米波亚谐波注入锁定锁相环,可输出低相位噪声、低抖动的14.04~16.74GHz差分信号和57~66GHz差分信号。采用本发明,在五个工艺角(TT,FF,SS,FS,SF)下,输出频率范围均可满足14.04~16.74GHz和57~66GHz,在输出频率为14.04~16.74GHz处的相位噪声优于-120dBc/Hz@500KHz,在输出频率为57~66GHz处的相位噪声优于-106dBc/Hz@500KHz。

2021-10-22

访问量:45

注册成为会员可查看更多数据。
技术分类