数据驱动电路、控制器、显示装置及其驱动方法

文档序号:1447770 发布日期:2020-02-18 浏览:17次 >En<

阅读说明:本技术 数据驱动电路、控制器、显示装置及其驱动方法 (Data driving circuit, controller, display device and driving method thereof ) 是由 姜芝贤 李玹行 于 2019-08-05 设计创作,主要内容包括:一种数据驱动电路、控制器、显示装置及其驱动方法。以结合方式执行重叠子像素的重叠驱动和将不同于真实图像的伪图像插入多条线中的各条线中的伪数据插入驱动。尽管结合驱动,图像质量仍得到提高。(A data driving circuit, a controller, a display device and a driving method thereof. The overlapping drive of overlapping the sub-pixels and the dummy data insertion drive of inserting a dummy image different from the real image into each of the plurality of lines are performed in a combined manner. Despite the combined driving, the image quality is still improved.)

数据驱动电路、控制器、显示装置及其驱动方法

相关申请的交叉引用

本申请要求2018年8月6日提交的韩国专利申请第10-2018-0091241号的优先权,其通过引用并入本文中用于所有目的,如同在本文中充分阐述一样。

技术领域

示例性实施例涉及一种数据驱动电路、控制器、显示装置及其驱动方法。

背景技术

响应于信息社会的发展,对用于显示图像的各种类型的显示装置的要求越来越高。在这方面,诸如液晶显示(LCD)装置、等离子显示装置和有机发光二极管(OLED)显示装置的一系列显示装置近来得到了广泛应用。

这种显示装置能够通过对在显示面板中排列的多个子像素中的每个子像素中分别设置的电容器进行充电来执行显示驱动。然而,在现有技术的显示装置中,一些子像素可能充电不充分,从而降低了图像质量,这就成为了问题。此外,在现有技术中,图像可能是模糊的而不是清晰可辨的,或者可能由于取决于线位置的不同发光时段而产生亮度差异,从而降低图像质量。

发明内容

本公开的各个方面提供了一种数据驱动电路、控制器、显示装置及其驱动方法,能够通过执行子像素的重叠驱动来改善电荷状态,从而提高图像质量。

还提供了一种数据驱动电路、控制器、显示装置及其驱动方法,能够通过执行将不同于真实图像的伪图像***多条线中的某些线的伪数据***(FDI)驱动来降低或防止由于图像模糊或取决于线位置的不同发光时段而产生的亮度差异,从而提高图像质量。

还提供了一种数据驱动电路、控制器、显示装置及其驱动方法,能够将重叠驱动和伪数据***驱动结合起来,从而进一步提高图像质量。

还提供了一种数据驱动电路、控制器、显示装置及其驱动方法,能够防止刚好在伪数据***之前的可能由重叠驱动和伪数据***驱动的结合引起的亮条的周期性出现,从而进一步提高图像质量。

根据一个方面,一种显示装置,包括:显示面板,多个子像素排列在所述显示面板中,其中,所述显示面板包括依次排列的第一子像素行、第二子像素行以及第三子像素行,其中,向所述第一子像素行中的子像素供应具有导通电平的扫描信号的第一驱动时段与向所述第二子像素行中的子像素供应具有所述导通电平的所述扫描信号的第二驱动时段彼此重叠,向所述第二子像素行中的所述子像素供应具有所述导通电平的所述扫描信号的所述第二驱动时段与向所述第三子像素行中的子像素供应具有所述导通电平的所述扫描信号的第三驱动时段彼此不重叠,在所述第一驱动时段、所述第二驱动时段和所述第三驱动时段期间,视频数据电压被依次供应到所述第一子像素行、所述第二子像素行以及所述第三子像素行中的子像素,并且在与所述第二驱动时段和所述第三驱动时段之间的时段相对应的伪数据***时段期间,与所述视频数据电压不同的伪数据电压被供应到所述显示面板中的所述多个子像素的两个以上子像素,其中,所述第二驱动时段包括与所述第一驱动时段重叠的重叠时段以及与所述第一驱动时段和所述第三驱动时段均不重叠的非重叠时段,其中,包含在所述第二子像素行中的所述子像素中的驱动晶体管的与有机发光二极管连接的源极节点或漏极节点在所述第二驱动时段的所述非重叠时段期间的电压低于所述源极节点或所述漏极节点在所述第二驱动时段的所述重叠时段期间的电压,其中,在所述第二驱动时段的所述非重叠时段期间供应到所述第二子像素行中的所述子像素的所述视频数据电压低于在所述第二驱动时段的所述重叠时段期间供应到所述第二子像素行中的所述子像素的所述视频数据电压。可以说,“与所述第一驱动时段或所述第三驱动时段不重叠”指的是不与第一驱动时段重叠并且不与第三驱动时段重叠。

在所述第二驱动时段的所述重叠时段期间供应到所述第二子像素行中的所述子像素的所述视频数据电压与在所述第二驱动时段的所述非重叠时段期间供应到所述第二子像素行中的所述子像素的所述视频数据电压之差等于所述源极节点或所述漏极节点在所述第二驱动时段的所述重叠时段期间的电压与所述源极节点或所述漏极节点在所述第二驱动时段的所述非重叠时段期间的电压之差。

在所述显示面板中设置有多条数据线和多条栅极线,所述第一子像素行、所述第二子像素行以及所述第三子像素行中的所述子像素由所述多条数据线和所述多条栅极线限定,其中,所述视频数据电压通过所述多条数据线中的第一数据线依次供应到分别位于所述第一子像素行、所述第二子像素行以及所述第三子像素行中的第一子像素、第二子像素和第三子像素,所述第一子像素、所述第二子像素和所述第三子像素位于同一子像素列中并均与所述第一数据线和第一基准电压线连接,并且其中,所述伪数据电压通过所述第一数据线被同时供应到两个以上子像素行中的两个以上子像素。

所述第一子像素、所述第二子像素和所述第三子像素中的每一个包括:具有第一电极和第二电极的所述有机发光二极管;驱动所述有机发光二极管的驱动晶体管;电连接在所述驱动晶体管的第一节点与所述第一数据线之间的第一晶体管;电连接在所述驱动晶体管的第二节点与所述第一基准电压线之间的第二晶体管;以及电连接在所述驱动晶体管的所述第一节点与所述第二节点之间的存储电容器,其中,所述第一驱动时段是施加到包含在所述第一子像素中的所述第一晶体管的栅极节点的第一扫描信号的导通电平时段,所述第二驱动时段是施加到包含在所述第二子像素中的所述第一晶体管的栅极节点的所述第一扫描信号的导通电平时段,并且所述第三驱动时段是施加到包含在所述第三子像素中的所述第一晶体管的栅极节点的所述第一扫描信号的导通电平时段,其中,包含在所述第二子像素中的所述驱动晶体管的所述栅极节点在所述第二驱动时段的所述非重叠时段期间的电压低于包含在所述第二子像素中的所述驱动晶体管的所述栅极节点在所述第二驱动时段的所述重叠时段期间的电压。

包含在所述第二子像素中的所述驱动晶体管的所述栅极节点在所述第二驱动时段的所述重叠时段期间的电压与在所述第二驱动时段的所述非重叠时段期间的电压之差等于所述源极节点或所述漏极节点在所述第二驱动时段的所述重叠时段期间的电压与所述源极节点或所述漏极节点在所述第二驱动时段的所述非重叠时段期间的电压之差。

所述第二驱动时段的所述重叠时段与所述第二驱动时段的所述非重叠时段的时间长度可以彼此对应。

所述第二驱动时段的所述重叠时段可以与所述第一驱动时段的后部重叠,并且预充电驱动在所述第二驱动时段的所述重叠时段中执行。这里,视频数据写入可以在所述第一驱动时段的后部中执行。

所述第二驱动时段的所述非重叠时段与所述第三驱动时段的前部不重叠,并且视频数据写入在所述第二驱动时段的所述非重叠时段中执行。这里,预充电驱动可以在所述第三驱动时段的前部中执行。

在所述第二驱动时段的所述非重叠时段期间供应到所述第二子像素的所述视频数据电压可以根据所述第二子像素发射的光的颜色而变化。

在所述第二驱动时段的所述非重叠时段期间供应到所述第二子像素的所述视频数据电压可以根据所述第二子像素发射的光的灰度而变化。

所述显示装置可以包括当在所述第二驱动时段的所述非重叠时段期间供应到所述第二子像素的所述视频数据电压发生变化时参照的针对颜色(color-specific)的查找表。

所述查找表可以包括关于根据灰度的变化而变化的增益和偏移的信息,或者关于分别对应于两个或更多个灰度范围的增益和偏移的信息。

供应到所述第一数据线的所述伪数据电压可以对应于黑色数据电压。

根据另一个方面,示例性实施例可以提供一种显示装置的驱动方法,多个子像素排列在所述显示装置的显示面板中,所述显示装置包括依次排列的第一子像素行、第二子像素行以及第三子像素行,所述驱动方法包括:在第一驱动时段期间向所述第一子像素行中的子像素供应具有导通电平的扫描信号;在第二驱动时段期间向所述第二子像素行中的子像素供应具有所述导通电平的所述扫描信号,其中,所述第二驱动时段在所述第一驱动时段开始后并且在所述第一驱动时段结束前开始;在所述第二驱动时段结束后的第三驱动时段期间向所述第三子像素行中的子像素供应具有所述导通电平的所述扫描信号,在所述第一驱动时段、所述第二驱动时段和所述第三驱动时段期间,视频数据电压被依次供应到所述第一子像素行、所述第二子像素行以及所述第三子像素行中的所述子像素,并且在与所述第二驱动时段和所述第三驱动时段之间的时段相对应的伪数据***时段期间,与所述视频数据电压不同的伪数据电压被供应到所述显示面板中的所述多个子像素的两个以上子像素,其中,所述第二驱动时段包括与所述第一驱动时段重叠的重叠时段以及与所述第一驱动时段和所述第三驱动时段均不重叠的非重叠时段,并且其中,包含在所述第二子像素行中的所述子像素中的驱动晶体管的与有机发光二极管连接的源极节点或漏极节点在所述第二驱动时段的所述非重叠时段期间的电压低于所述源极节点或所述漏极节点在所述第二驱动时段的所述重叠时段期间的电压,其中,在所述第二驱动时段的所述非重叠时段期间供应到所述第二子像素行中的所述子像素的所述视频数据电压低于在所述第二驱动时段的所述重叠时段期间供应到所述第二子像素行中的所述子像素的所述视频数据电压。

在所述第二驱动时段的所述重叠时段期间供应到所述第二子像素行中的所述子像素的所述视频数据电压与在所述第二驱动时段的所述非重叠时段期间供应到所述第二子像素行中的所述子像素的所述视频数据电压之差等于所述源极节点或所述漏极节点在所述第二驱动时段的所述重叠时段期间的电压与所述源极节点或所述漏极节点在所述第二驱动时段的所述非重叠时段期间的电压之差。

根据另一个方面,示例性实施例可以提供一种显示装置,所述显示装置包括:显示面板,在所述显示面板中排列有多个子像素;其中,在一帧时段内的有效时段内显示不同于真实图像的伪图像,在显示所述伪图像的所述有效时段期间,对应于所述伪图像的伪数据电压被供应到子像素,在所述有效时段之前的驱动时段期间,具有导通电平的扫描信号被供应到所述子像素,并且其中,所述驱动时段包括第一时段和第二时段,包含在所述子像素中的驱动晶体管的源极节点或漏极节点的在所述第一时段期间的电压低于包含在所述子像素中的所述驱动晶体管的所述源极节点或所述漏极节点的在所述第二时段期间的电压,其中,所述第二时段期间供应到所述子像素的视频数据电压低于所述第一时段期间的视频数据电压。

所述第一时段期间的所述视频数据电压与所述第二时段期间的所述视频数据电压之差等于所述源极节点或所述漏极节点的在所述第一时段期间的电压与所述源极节点或所述漏极节点在所述第二时段期间的电压之差。

根据另一个方面,示例性实施例可以提供一种数据驱动电路,所述数据驱动电路驱动设置在显示面板中的多条数据线,所述数据驱动电路包括:存储视频数据的锁存电路;将所述视频数据转换为模拟数据电压的数模转换器;以及输出所述数据电压的输出缓冲器,其中,多个子像素排列在所述显示面板中,所述多个子像素包括依次排列的第一子像素行、第二子像素行以及第三子像素行,向所述第一子像素行中的子像素供应具有导通电平的扫描信号的第一驱动时段与向所述第二子像素行中的子像素供应具有所述导通电平的所述扫描信号的第二驱动时段彼此重叠,向所述第二子像素行中的所述子像素供应具有所述导通电平的所述扫描信号的所述第二驱动时段与向所述第三子像素行中的子像素供应具有所述导通电平的所述扫描信号的第三驱动时段彼此不重叠,其中,在所述第一驱动时段、所述第二驱动时段和所述第三驱动时段期间,所述输出缓冲器通过第一数据线向所述第一子像素行、所述第二子像素行以及所述第三子像素行中的所述子像素依次供应视频数据电压,并且在与所述第二驱动时段和所述第三驱动时段之间的时段相对应的伪数据***时段期间,所述输出缓冲器向所述显示面板中的所述多个子像素的两个以上子像素供应不同于所述视频数据电压的伪数据电压,其中,所述第二驱动时段包括与所述第一驱动时段重叠的重叠时段以及与所述第一驱动时段和所述第三驱动时段均不重叠的非重叠时段,并且其中,包含在所述第二子像素行中的所述子像素的驱动晶体管的与有机发光二极管连接的源极节点或漏极节点在所述第二驱动时段的所述非重叠时段期间的电压低于所述源极节点或所述漏极节点在所述第二驱动时段的所述重叠时段期间的电压,其中,在所述第二驱动时段的所述非重叠时段期间供应到所述第二子像素行中的所述子像素的所述视频数据电压低于在所述第二驱动时段的所述重叠时段期间供应到所述第二子像素行中所述子像素的所述视频数据电压。

根据另一个方面,示例性实施例可以提供一种控制器,所述控制器包括:控制数据驱动电路和栅极驱动电路的驱动控制器;以及将视频数据输出到所述数据驱动电路的数据输出部,其中,多个子像素排列在显示面板中,所述显示面板包括依次排列的第一子像素行、第二子像素行以及第三子像素行,并且所述驱动控制器控制向所述第一子像素中的子像素供应具有导通电平的扫描信号的第一驱动时段和向所述第二子像素中的子像素供应具有所述导通电平的所述扫描信号的第二驱动时段以使所述第一驱动时段与所述第二驱动时段彼此重叠,所述驱动控制器控制向所述第二子像素中的所述子像素供应具有所述导通电平的所述扫描信号的所述第二驱动时段和向所述第三子像素中的子像素供应具有所述导通电平的所述扫描信号的第三驱动时段以使所述第二驱动时段与所述第三驱动时段彼此不重叠,在所述第一驱动时段、所述第二驱动时段和所述第三驱动时段期间,所述数据输出部将所述视频数据输出到所述数据驱动电路,所述数据驱动电路向所述第一子像素行、所述第二子像素行以及所述第三子像素行中的所述子像素依次供应所述视频数据,并且在与所述第二驱动时段和所述第三驱动时段之间的时段相对应的伪数据***时段期间,所述数据输出部将与所述视频数据不同的伪数据输出到所述数据驱动电路,所述数据驱动电路向所述显示面板中的所述多个子像素的两个以上子像素依次供应所述伪数据,其中,所述第二驱动时段包括与所述第一驱动时段重叠的重叠时段以及与所述第一驱动时段和所述第三驱动时段均不重叠的非重叠时段,并且其中,包含在所述第二子像素行中的所述子像素的驱动晶体管的与有机发光二极管连接的源极节点或漏极节点在所述第二驱动时段的所述非重叠时段期间的电压低于所述源极节点或所述漏极节点在所述第二驱动时段的所述重叠时段期间的电压,其中,在所述第二驱动时段的所述非重叠时段期间供应到所述第二子像素行中的所述子像素的所述视频数据的电压低于在所述第二驱动时段的所述重叠时段期间供应到所述第二子像素行中的所述子像素的所述视频数据的电压。

根据示例性实施例,可以通过执行子像素的重叠驱动来改善电荷状态,从而提高图像质量。

根据示例性实施例,可以通过执行将不同于真实图像的伪图像***多条线中的各条线的伪数据***(FDI)驱动来降低或防止由于图像模糊或取决于线位置的不同发光时段而产生的亮度差异,从而提高图像质量。

根据示例性实施例,可以将重叠驱动和伪数据***驱动结合起来,从而进一步提高图像质量。

根据示例性实施例,可以防止刚好在伪数据***之前的可能由重叠驱动和伪数据***驱动的结合引起的亮条的周期性出现,从而进一步提高图像质量。

附图说明

通过下文的结合附图的详细描述,将更清楚地理解本公开的上述以及其他目的、特征和优点,在附图中:

图1示出了根据示例性实施例的显示装置的示意性配置;

图2示出了根据示例性实施例的显示面板中的一个子像素;

图3示出了根据示例性实施例的显示面板中的另一个子像素;

图4示出了根据示例性实施例的显示装置的系统配置;

图5是示出了根据示例性实施例的显示装置中的2H重叠驱动和伪数据***驱动的视图;

图6示出了根据示例性实施例的显示装置中的2H重叠驱动和伪数据***驱动的驱动时序;

图7示出了根据示例性实施例的显示装置中的由于2H重叠驱动和伪数据***驱动导致的异常屏幕图像;

图8至图10示出了根据示例性实施例的显示装置中的2H重叠驱动和伪数据***驱动;

图11和图12是示出了根据示例性实施例的用于防止由于显示装置中的2H重叠驱动和伪数据***驱动导致的异常屏幕图像的数据控制的驱动时序图;

图13示出了根据示例性实施例的显示装置中的数据控制的效果,通过该数据控制防止了由2H重叠驱动和伪数据***驱动引起的异常屏幕图像;

图14至图17示出了根据示例性实施例的显示装置中的用于表示针对颜色的数据控制的各个颜色的伽马曲线;

图18示出了根据示例性实施例的显示装置中的用于针对颜色的数据控制的增益和偏移控制;

图19示出了根据示例性实施例的显示装置中的用于针对颜色的数据控制的查找表;

图20是示出了根据示例性实施例的显示装置的驱动方法的流程图;

图21是示出了根据示例性实施例的数据驱动电路的框图;并且

图22是根据示例性实施例的控制器的框图。

具体实施方式

在下文中,将详细参考本公开的实施例,实施例的示例在附图中示出。在本文件中,应当参考附图,在附图中,相同的附图标记和符号将用于指示相同或相似的组件。在本公开的以下描述中,如果本公开的主题可能由于并入本文中的已知功能和组件的详细描述而变得不清楚,则将省略其详细描述。

还应当理解,虽然本文可以使用诸如“第一”、“第二”、“A”、“B”、“(a)”和“(b)”的术语以描述各种元件,但是这些术语仅用于区分一个元件和其他元件。这些元件的实质、序列、顺序或数量不受这些术语的限制。将理解,当一个元件被称为“连接到”或“耦接到”另一个元件时,它不仅可以“直接连接或耦接到”另一个元件,而且还可以通过“中间”元件“间接连接或耦接到”另一个元件。

图1示出了根据示例性实施例的显示装置100的示意性配置。

参考图1,根据示例性实施例的显示装置100包括显示面板110和驱动显示面板110的驱动电路111。多条数据线DL和多条栅极线GL设置在显示面板110中,由多条数据线DL和多条栅极线GL限定的多个子像素SP排列在显示面板110中。可以说,“排列”指的是多个子像素SP以矩阵形式布置。矩阵包括一行或多行和一列或多列。

在功能方面,驱动电路111可以包括驱动多条数据线DL的数据驱动电路120、驱动多条栅极线GL的栅极驱动电路130以及控制数据驱动电路120和栅极驱动电路130的控制器140。

在显示面板110中,多条数据线DL和多条栅极线GL可以彼此交叉。例如,多条数据线DL可以以行或列设置,同时多条栅极线GL可以以列或行设置。在下文中,为了简洁起见,多条数据线DL将被视为以列设置,同时多条栅极线GL将被视为以行设置。

控制器140通过传输驱动数据驱动电路120和栅极驱动电路130所需的各种控制信号DCS和GCS来控制数据驱动电路120和栅极驱动电路130。

控制器140在由帧限定的时间点开始扫描,通过将从外部源输入的视频数据转换为数据驱动电路120可读取的数据信号格式来输出所转换的视频数据Data,并且响应于扫描在适当时间点控制数据驱动。

控制器140从外部源(例如,主机系统)除了接收输入视频数据之外,还接收包括垂直同步信号Vsync、水平同步信号Hsync、输入数据使能信号DE和时钟信号CLK的各种时序信号。

控制器140不仅通过将从外部源输入的视频数据转换为数据驱动电路120可读取的数据信号格式来输出所转换的视频数据Data,而且还接收诸如垂直同步信号Vsync、水平同步信号Hsync、输入数据使能信号DE和时钟信号CLK的时序信号,并且产生各种控制信号并将各种控制信号输出到数据驱动电路120和栅极驱动电路130以控制数据驱动电路120和栅极驱动电路130。

例如,控制器140输出包括栅极起始脉冲GSP、栅极移位时钟GSC、栅极输出使能信号GOE等的各种栅极控制信号GCS,以控制栅极驱动电路130。

这里,栅极起始脉冲GSP用于控制栅极驱动电路130的一个或多个栅极驱动集成电路(IC)的操作起始时序。栅极移位时钟GSC是通常输入到一个或多个栅极驱动IC以控制扫描信号的移位时序的时钟信号。栅极输出使能信号GOE指示一个或多个栅极驱动IC的时序信息。

此外,控制器140输出包括源极起始脉冲SSP、源极采样时钟SSC、源极输出使能信号SOE等的各种数据控制信号DCS,以控制数据驱动电路120。

这里,源极起始脉冲SSP用于控制数据驱动电路120的一个或多个源极驱动IC的数据采样起始时序。源极采样时钟SSC是控制每个源极驱动IC中的数据的采样时序的时钟信号。源极输出使能信号SOE控制数据驱动电路120的输出时序。

控制器140可以是典型显示技术中使用的时序控制器,或者可以是包括时序控制器并且执行其他控制功能的控制装置。

控制器140可以设置为与数据驱动电路120分离的组件,或者可以设置为与数据驱动电路120结合(或集成)的IC。

数据驱动电路120接收来自控制器140的视频数据Data,并向多条数据线DL供应数据电压,以驱动多条数据线DL。这里,数据驱动电路120也可以称为源极驱动电路。

数据驱动电路120可以包括一个或多个源极驱动IC。

每个源极驱动IC可以包括移位寄存器、锁存电路、数模转换器(DAC)、输出缓冲器等。

在某些情况下,每个源极驱动IC还可以包括一个或多个模数转换器(ADC)。

每个源极驱动IC可以通过带载自动封装(TAB)方法或通过玻璃上芯片(COG)方法连接到显示面板110的接合焊盘,可以直接安装在显示面板110上,或者在某些情况下,可以与显示面板110集成。此外,每个源极驱动IC可以使用安装在连接到显示面板110的膜上的膜上芯片(COF)结构实现。

栅极驱动电路130通过向多条栅极线GL依次供应扫描信号来依次驱动多条栅极线GL。这里,栅极驱动电路130也可以称为扫描驱动电路。

栅极驱动电路130可以包括一个或多个栅极驱动IC。

每个栅极驱动IC可以包括移位寄存器、电平寄存器等。

每个栅极驱动IC可以通过TAB方法或COG方法连接到显示面板110的接合焊盘,可以使用直接设置在显示面板110中的面板内栅极(GIP)结构实现,或者在某些情况下,可以与显示面板110集成。或者,每个栅极驱动IC可以使用安装在连接到显示面板110的膜上的COF结构实现。

在控制器140的控制下,栅极驱动电路130向多条栅极线GL依次供应具有导通电压或关断电压的扫描信号。

当栅极驱动电路130打开特定的栅极线时,数据驱动电路120将从控制器140接收的视频数据Data转换为模拟数据电压,并向多条数据线DL供应数据电压。

数据驱动电路120可以设置在显示面板110的一侧(例如,显示面板110的上方或下方)。在某些情况下,根据驱动系统、面板设计等,数据驱动电路120可以设置在显示面板110的两侧(例如,显示面板110的上方和下方)。

栅极驱动电路130可以设置在显示面板110的一侧(例如,显示面板110的右侧或左侧)。在某些情况下,根据驱动系统、面板设计等,栅极驱动电路130可以设置在显示面板110的两侧(例如,显示面板110的右侧和左侧)。

根据示例性实施例的显示装置100可以是有机发光显示装置、液晶显示(LCD)装置、等离子显示装置等。

当根据示例性实施例的显示装置100是LCD装置时,显示面板110的每个子像素SP可以包括像素电极、用于将数据电压传输到像素电极的晶体管等,并且在显示面板110中可以设置公共电极,其中,公共电压施加到公共电极以与每个子像素SP的像素电极上的像素电压(或数据电压)一起产生电场。

当根据示例性实施例的显示装置100是有机发光显示装置时,显示面板110中排列的每个子像素SP可以包括有机发光二极管(OLED)(即,发光元件)和驱动晶体管(即,用于驱动OLED的电路元件)。

根据所提供的功能、设计等,可以不同地确定每个子像素SP的电路元件的类型和数量。

在下文中,为了简洁起见,作为示例,根据示例性实施例的显示装置100将被视为有机发光显示装置。

图2示出了根据示例性实施例的显示面板110中的一个子像素SP,图3示出了根据示例性实施例的显示面板110中的另一个子像素SP。

参考图2,在根据示例性实施例的显示装置100中,每个子像素SP可以包括有机发光二极管OLED、驱动有机发光二极管OLED的驱动晶体管Td、在驱动晶体管Td的第一节点N1和相应的数据线DL之间电连接的第一晶体管T1、电连接到驱动晶体管Td的第一节点N1和第二节点N2的存储电容器Cst等。

有机发光二极管OLED可以包括第一电极(例如,阳极或阴极)、有机发光层、第二电极(例如,阴极或阳极)等。

有机发光二极管OLED的第一电极可以电连接到驱动晶体管Td的第二节点N2。基电压EVSS可以施加到有机发光二极管OLED的第二电极。这里,例如,基电压EVSS可以是接地电压或与接地电压近似的电压。

驱动晶体管Td通过向有机发光二极管OLED供应驱动电流来驱动有机发光二极管OLED。

驱动晶体管Td可以包括第一节点N1、第二节点N2、第三节点N3等。

驱动晶体管Td的第一节点N1可以对应于栅极节点,并且可以电连接到第一晶体管T1的源极节点或漏极节点。驱动晶体管Td的第二节点N2可以电连接到有机发光二极管OLED的第一电极,并且可以是源极节点或漏极节点。驱动晶体管Td的第三节点N3可以是被施加驱动电压EVDD的节点,可以电连接到驱动电压线DVL,并且可以是漏极节点或源极节点,其中,驱动电压EVDD通过驱动电压线DVL供应。在下文中,为了简洁起见,作为示例,驱动晶体管Td的第二节点N2和第三节点N3将分别被视为源极节点和漏极节点。

第一晶体管T1的漏极节点或源极节点可以电连接到相应的数据线DL。第一晶体管T1的源极节点或漏极节点可以电连接到驱动晶体管Td的第一节点N1。第一晶体管T1的栅极节点可以电连接到相应的栅极线,其中,第一扫描信号SCAN1通过该栅极线施加到第一晶体管T1的栅极节点。

可以通过经由相应的栅极线施加到第一晶体管T1的栅极节点的第一扫描信号SCAN1进行第一晶体管T1的导通-关断控制。

第一晶体管T1可以通过第一扫描信号SCAN1导通,以将从相应的数据线DL供应的数据电压Vdata传输到驱动晶体管Td的第一节点N1。

存储电容器Cst可以在驱动晶体管Td的第一节点N1和第二节点N2之间电连接,以在一帧时间期间保持与视频信号电压相对应的数据电压Vdata或与数据电压Vdata相对应的电压。

如上文所述,图2所示的子像素SP可以具有由两个晶体管Td和T1以及单个存储电容器Cst组成的两晶体管一电容器(2T1C)结构,以驱动发光二极管OLED。

提供图2所示的子像素结构(2T1C结构)仅用于说明的目的,而本公开不限于此。相反,根据功能、面板结构、设计等,单个子像素SP还可以包括一个或多个晶体管或者一个或多个电容器。

作为其示例,如图3所示,单个子像素SP可以具有3T1C结构,该3T1C结构进一步包括在驱动晶体管Td的第二节点N2和基准电压线RVL之间电连接的第二晶体管T2。

参考图3,第二晶体管T2可以在驱动晶体管Td的第二节点N2和基准电压线RVL之间电连接。可以通过施加到第二晶体管T2的栅极节点的第二扫描信号SCAN2进行第二晶体管T2的导通-关断控制。

更具体地,第二晶体管T2的漏极节点或源极节点可以电连接到基准电压线RVL,第二晶体管T2的源极节点或漏极节点可以电连接到驱动晶体管Td的第二节点N2。第二晶体管T2的栅极节点可以电连接到相应的栅极线,其中,第二扫描信号SCAN2通过该栅极线施加到第二晶体管T2的栅极节点。

例如,第二晶体管T2可以在显示驱动期间的一段时间内导通,并且可以在感测驱动期间的一段时间内关断,其中,在感测驱动期间感测驱动晶体管Td的特性或有机发光二极管OLED的特性。

第二晶体管T2可以在相应的驱动时间(例如,在显示驱动时间或感测驱动期间的一段时间内的驱动晶体管Td的第二节点N2的电压初始化时间)通过第二扫描信号SCAN2导通,以将供应到基准电压线RVL的基准电压Vref传输到驱动晶体管Td的第二节点N2。

此外,第二晶体管T2可以在相应的驱动时间(例如,在感测驱动期间的一段时间内的采样时间)通过第二扫描信号SCAN2导通,以将驱动晶体管Td的第二节点N2的电压传输到基准电压线RVL。

换句话说,第二晶体管T2可以控制驱动晶体管Td的第二节点N2的电压状态,或者将驱动晶体管Td的第二节点N2的电压传输到基准电压线RVL。

这里,基准电压线RVL可以电连接到模数转换器,该模数转换器感测基准电压线RVL的电压并将基准电压线RVL的电压转换为数字值,并且输出包括该数字值的感测数据。

模数转换器可以包含在数据驱动电路120的源极驱动IC SDIC中。

模数转换器输出的感测数据可以用于感测驱动晶体管Td的特性(例如,阈值电压或迁移率)或有机发光二极管OLED的特性(例如,阈值电压)。

此外,存储电容器Cst可以是特意设计为设置在驱动晶体管Td外部的外部电容器,而不是寄生电容器(例如,Cgs或Cgd),即,存在于驱动晶体管Td的第一节点N1和第二节点N2之间的内部电容器。

驱动晶体管Td、第一晶体管T1和第二晶体管T2中的每一个可以是n型晶体管或p型晶体管。

此外,第一扫描信号SCAN1和第二扫描信号SCAN2可以是不同的栅极信号。在这种情况下,第一扫描信号SCAN1和第二扫描信号SCAN2可以分别通过不同的栅极线施加到第一晶体管T1的栅极节点和第二晶体管T2的栅极节点。

在某些情况下,第一扫描信号SCAN1和第二扫描信号SCAN2可以是相同的栅极信号。在这种情况下,第一扫描信号SCAN1和第二扫描信号SCAN2可以通过同一栅极线共同施加到第一晶体管T1的栅极节点和第二晶体管T2的栅极节点。

提出图2和图3所示的子像素结构仅用于说明的目的,在某些情况下,可以进一步包括一个或多个晶体管或者一个或多个电容器。或者,多个子像素可以具有相同的结构,或者多个子像素中的某些子像素可以具有与其余子像素不同的结构。

在下文中,为了简洁起见,将以图3所示的3T1C结构设计显示面板110中设置的每个子像素SP的情况作为示例。

在下文中,作为示例,将简要描述每个子像素SP的驱动操作。

每个子像素SP的驱动操作可以包括视频数据写入步骤、升压步骤和发光步骤。

在视频数据写入步骤中,可以将相应的视频数据电压Vdata施加到驱动晶体管Td的第一节点N1,并且可以将基准电压Vref施加到驱动晶体管Td的第二节点N2。这里,由于驱动晶体管Td的第二节点N2和基准电压线RVL之间的电阻组件,可以将与基准电压Vref近似的电压Vref+ΔV施加到驱动晶体管Td的第二节点N2。

在这方面,由于第一扫描信号SCAN1和第二扫描信号SCAN2的导通电压电平,第一晶体管T1和第二晶体管T2可以同时导通或以少量时间差导通。

在视频数据写入步骤中,存储电容器Cst可以充有与两端之间的电位差Vdata-Vref或Vdata-(Vref+ΔV)相对应的电荷。

将视频数据电压Vdata施加到驱动晶体管Td的第一节点N1被称为视频数据写入。

在视频数据写入步骤之后的升压步骤中,驱动晶体管Td的第一节点N1和第二节点N2可以同时电浮动(electrically floated)或以少量时间差电浮动。

在这方面,第一晶体管T1可以通过第一扫描信号SCAN1的关断电压电平关断。此外,第二晶体管T2可以通过第二扫描信号SCAN2的关断电压电平关断。

在升压步骤中,可以升高驱动晶体管Td的第一节点N1的电压和第二节点N2的电压,同时保持驱动晶体管Td的第一节点N1和第二节点N2之间的电压差。

当在升压步骤期间驱动晶体管Td的第二节点N2的电压通过驱动晶体管Td的第一节点N1和第二节点N2的电压的升高达到一定电压以上时,操作进入发光步骤。

在该发光步骤中,驱动电流流到有机发光二极管OLED。然后,有机发光二极管OLED能够发光。

图4示出了根据示例性实施例的显示装置100的系统配置。

参考图4,当使用COF结构实现栅极驱动IC GDIC时,每个栅极驱动IC GDIC可以安装在连接到显示面板110的膜GF上。

当使用COF结构实现源极驱动IC SDIC时,每个源极驱动IC SDIC可以安装在连接到显示面板110的膜SF上。

显示装置100可以包括控制印刷电路板CPCB和至少一个源极印刷电路板SPCB,以提供多个源极驱动IC SDIC与其他装置的电路连接,其中,控制组件和各种电子装置安装在控制印刷电路板CPCB上。

安装有源极驱动IC SDIC的膜SF可以连接到至少一个源极印刷电路板SPCB。也就是说,安装有源极驱动IC SDIC的每个膜SF的一部分可以电连接到显示面板110,并且每个膜SF的另一部分可以电连接到源极印刷电路板SPCB。

控制器140、电力管理IC(PMIC)410等可以安装在控制印刷电路板CPCB上。控制器140控制数据驱动电路120、栅极驱动电路130等的操作。电力管理IC 410向显示面板110、数据驱动电路120、栅极驱动电路130等供应各种形式的电压或电流,或者控制待供应到显示面板110、数据驱动电路120、栅极驱动电路130等的各种形式的电压或电流。

控制印刷电路板CPCB和至少一个源极印刷电路板SPCB之间的电路连接可以通过至少一个连接构件实现。这里,例如,连接构件可以是柔性印刷电路(FPC)、柔性扁平电缆(FFC)等。

控制印刷电路板CPCB和至少一个源极印刷电路板SPCB可以结合(或集成)为单个印刷电路板。

显示装置100还可以包括与控制印刷电路板CPCB电连接的套装板(set board)430。套装板430也可以称为电力板。

对显示装置100进行总体电力管理的主电力管理电路(M-PMC)420可以存在于套装板430上。

电力管理IC 410是管理显示模块的电力的电路,该显示模块包括显示面板110及显示面板110的驱动电路120、130和140。主电力管理电路420是管理包括显示模块的整个系统的电力的电路。主电力管理电路420可以与电力管理IC 410协同工作。

图5是示出了根据示例性实施例的显示装置100中的2H重叠驱动和伪数据***(FDI)驱动的视图,图6示出了根据示例性实施例的显示装置100中的2H重叠驱动和伪数据***驱动的驱动时序,图7示出了根据示例性实施例的显示装置100中的由于2H重叠驱动和伪数据***驱动导致的异常屏幕图像。

在根据示例性实施例的显示面板110中,多个子像素SP可以以矩阵形式排列。

多个子像素行…、R(n+1)、R(n+2)、R(n+3)、R(n+4)、R(n+5)和…可以存在于显示面板110中。可以说,多个子像素行可以依次布置,使得第R(n+1)行为显示面板110的顶行,第R(n+2)行为显示面板110的顶行下方的第二行,第R(n+3)行为显示面板100的第二行下方的第三行。多个子像素行…、R(n+1)、R(n+2)、R(n+3)、R(n+4)、R(n+5)和…可以依次栅极驱动。

当子像素SP中的每个子像素具有3T1C结构时,一条或两条栅极线GL可以设置在多个子像素行…、R(n+1)、R(n+2)、R(n+3)、R(n+4)、R(n+5)和…中的每一个中,其中,第一扫描信号SCAN1和第二扫描信号SCAN2通过该栅极线GL传输。

此外,多个子像素列可以存在于显示面板110中。一条数据线DL可以以相应的方式设置在多个子像素列中的每一个中。

如同在上文所述的子像素驱动操作中,当驱动多个子像素行…、R(n+1)、R(n+2)、R(n+3)、R(n+4)、R(n+5)和…中的第(n+1)子像素行R(n+1)时,第一扫描信号SCAN1和第二扫描信号SCAN2被施加到多个子像素SP中的在第(n+1)子像素行R(n+1)中排列的子像素SP,并且视频数据电压Vdata通过多条数据线DL被施加到第(n+1)子像素行R(n+1)中排列的子像素SP。

然后,驱动位于第(n+1)子像素行R(n+1)下方的第(n+2)子像素行R(n+2)。第一扫描信号SCAN1和第二扫描信号SCAN2被施加到多个子像素SP中的在第(n+2)子像素行R(n+2)中排列的子像素SP,并且视频数据电压Vdata通过多条数据线DL施加到第(n+2)子像素行R(n+2)中排列的子像素SP。

以这种方式,视频数据依次写入多个子像素行…、R(n+1)、R(n+2)、R(n+3)、R(n+4)、R(n+5)和…中。这里,视频数据写入是在上文所述的子像素驱动操作的视频数据写入步骤中执行的过程。

可以响应于上述子像素驱动操作,在一帧时间期间在多个子像素行…、R(n+1)、R(n+2)、R(n+3)、R(n+4)、R(n+5)和…上依次执行视频数据写入步骤、升压步骤和发光步骤。

回到图5,在多个子像素行…、R(n+1)、R(n+2)、R(n+3)、R(n+4)、R(n+5)和…中,由于子像素驱动操作的发光步骤,发光时段EP不在整个一帧时间内持续。这里,“发光时段EP”也可以称为“真实图像时段”。

相反,可以在一帧时间期间对多个子像素行…、R(n+1)、R(n+2)、R(n+3)、R(n+4)、R(n+5)和…中的每一个进行真实显示驱动和伪数据***(FDI)驱动。

在一帧时间期间,单个子像素SP通过经过视频数据写入步骤、升压步骤和发光步骤在发光时段EP期间发射光,同时执行了真实显示驱动。随后,伪显示驱动开始。

伪显示驱动是不同于显示真实图像的真实显示驱动的伪驱动。

可以通过在真实图像之间***伪图像来执行伪显示驱动。因此,伪显示驱动也称为“伪数据***(FDI)驱动”。

在真实显示驱动中,将与真实图像相对应的视频数据电压Vdata供应到子像素SP,以显示真实图像。相反,在伪数据***驱动中,将对应于与真实图像无关的伪图像的伪数据电压Vfake供应到子像素SP。

也就是说,虽然在真实显示驱动期间供应到子像素SP的视频数据电压Vdata可能根据帧或图像而变化,但是在伪数据***驱动期间供应到子像素SP的伪数据电压Vfake可以是恒定的,而不根据帧或图像而变化。

根据伪数据***驱动的一种方法,可以对单个子像素行进行伪数据***驱动,然后可以对下一单个子像素行进行伪数据***驱动。

另外,根据伪数据***驱动的另一种方法,可以对多个子像素行同时进行伪数据***驱动,然后可以对多个后续子像素行同时进行伪数据***驱动。也就是说,可以对多个子像素行中的每一个同时执行伪数据***驱动。

同时进行伪数据***驱动的子像素的数量k可以是2、4、8等。

参考图5和图6,在对子像素行R(n+1)、R(n+2)、R(n+3)、R(n+4)依次执行视频数据写入之后,可以同时向设置在子像素行R(n+1)之前并且其发光时段EP已经过去的子像素行供应伪数据电压Vfake。

随后,在对子像素行R(n+5)、R(n+6)、R(n+7)、R(n+8)依次执行视频数据写入之后,可以同时向设置在子像素行R(n+5)之前并且其发光时段EP的长度已经过去的多个子像素行供应伪数据电压Vfake。

这里,执行伪数据***驱动的时段称为“伪数据***时段(FDIP)”,通过伪数据***驱动显示伪图像的时段称为“伪图像时段(FIP)”。

此外,同时执行伪数据***驱动的子像素行的数量k可以相同或不同。在一个示例中,可以对两个子像素行同时进行伪数据***驱动,然后可以对四个子像素行同时进行伪数据***驱动。在另一个示例中,可以对四个子像素行同时进行伪数据***驱动,然后可以对八个子像素行同时进行伪数据***驱动。

由于上述伪数据***驱动使得在同一帧中显示真实数据和伪数据,所以能够防止运动模糊(图像模糊而不是清晰可辨的),从而提高图像质量。

在如上所述的伪数据***驱动中,可以通过数据线DL执行视频数据写入和伪数据写入。

此外,由于如上所述可以对多条线(例如,子像素行)同时执行伪数据写入,所以能够补偿由于取决于线位置的发光时段EP的长度不同而导致的亮度差异,从而能够获得视频数据写入时间。

此外,可以通过调整伪数据***驱动的时序来适应地调整取决于线位置的发光时段EP的长度。

可以通过控制栅极驱动改变视频数据写入时序和伪数据写入时序。

此外,在伪数据***驱动中,例如,供应到子像素SP的“伪数据电压Vfake”可以是“黑色数据电压Vblk”。

在这种情况下,伪数据***驱动可以称为“黑色数据***(BDI)驱动”。伪数据***驱动中的伪数据写入可以称为黑色数据写入。此外,“伪数据***时段FDIP”也可以称为“BDI时段BDIP”。此外,伪图像时段FIP也可以称为“黑色图像时段”或“非发光时段”。

多个子像素行…、R(n+1)、R(n+2)、R(n+3)、R(n+4)、R(n+5)和…中的每一个的栅极驱动可以依次执行以重叠预定的时间长度。

根据图6所示,分别供应到多个子像素行…、R(n+1)、R(n+2)、R(n+3)、R(n+4)、R(n+5)和…的扫描信号(例如,在图3所示的3T1C结构的情况下的SCAN1和SCAN2)的导通电平时段为2H。此处提及的“导通电平”可以指扫描信号的使得各子像素行的子像素导通的电平(或幅值)。此处提及的“导通电平时段”可以指各子像素行的子像素导通的时段。此外,分别供应到多个子像素行…、R(n+1)、R(n+2)、R(n+3)、R(n+4)、R(n+5)和…的扫描信号(例如,在图3所示的3T1C结构的情况下的SCAN1和SCAN2)的导通电平时段可以彼此重叠。

换句话说,分别供应到多个子像素行…、R(n+1)、R(n+2)、R(n+3)、R(n+4)、R(n+5)和…的扫描信号(例如,在图3所示的3T1C结构的情况下的SCAN1和SCAN2)的全部导通电平时段都可以是2H。

此外,施加到子像素行R(n+1)中排列的子像素SP的第一晶体管T1和第二晶体管T2的第一扫描信号SCAN1和第二扫描信号SCAN2的导通电平时段2H可以与施加到子像素行R(n+2)中排列的子像素SP的第一晶体管T1和第二晶体管T2的第一扫描信号SCAN1和第二扫描信号SCAN2的导通电平时段2H重叠1H。

施加到子像素行R(n+2)中排列的子像素SP的第一晶体管T1和第二晶体管T2的第一扫描信号SCAN1和第二扫描信号SCAN2的导通电平时段2H可以与施加到子像素行R(n+3)中排列的子像素SP的第一晶体管T1和第二晶体管T2的第一扫描信号SCAN1和第二扫描信号SCAN2的导通电平时段2H重叠1H。

施加到子像素行R(n+3)中排列的子像素SP的第一晶体管T1和第二晶体管T2的第一扫描信号SCAN1和第二扫描信号SCAN2的导通电平时段2H可以与施加到子像素行R(n+4)中排列的子像素SP的第一晶体管T1和第二晶体管T2的第一扫描信号SCAN1和第二扫描信号SCAN2的导通电平时段2H重叠1H。

根据图6所示,子像素行中的扫描信号SCAN1和SCAN2的导通电平时段为2H,并且两个相邻子像素行中的扫描信号SCAN1和SCAN2的导通电平时段可以重叠1H。

这种类型的栅极驱动称为重叠驱动。当如图6所示每个子像素行中的扫描信号SCAN1和SCAN2的导通电平时段的长度为2H时,此时的栅极驱动称为“2H重叠驱动”。

重叠驱动可以修改为具有除2H重叠驱动之外的各种形式。

在重叠驱动的另一个示例中,每个子像素行中的扫描信号SCAN1和SCAN2的导通电平时段可以是3H,并且两个相邻子像素行中的扫描信号SCAN1和SCAN2的导通电平时段可以重叠2H。

在重叠驱动的另一个示例中,每个子像素行中的扫描信号SCAN1和SCAN2的导通电平时段可以是3H,并且两个相邻子像素行中的扫描信号SCAN1和SCAN2的导通电平时段可以重叠1H。

在重叠驱动的另一个示例中,每个子像素行中的扫描信号SCAN1和SCAN2的导通电平时段可以是4H,并且两个相邻子像素行中的扫描信号SCAN1和SCAN2的导通电平时段可以重叠3H。

虽然可以采用各种重叠驱动方法,但是为了简洁起见,作为示例,在下文中将主要描述2H重叠驱动。

在如上文所述的2H重叠驱动中,每个子像素行中的扫描信号SCAN1/SCAN2的导通电平时段(即,长度2H)的前部(即,长度1H)是用于预充电(PC)驱动的扫描信号部分,其中,数据电压(即,预充电数据电压)在该预充电(PC)驱动期间被施加到相应的子像素。因此,执行预充电驱动可以指施加预充电数据电压。每个子像素行中的扫描信号SCAN1/SCAN2的导通电平时段的后部(即,长度1H)是用于执行视频数据写入以将真实视频数据电压Vdata施加到相应的子像素的扫描信号部分。

如上所述的重叠驱动能够改善每个子像素中的电荷状态,从而提高图像质量。

当同时执行伪数据***驱动和2H重叠驱动时,子像素行R(n+3)中的第一扫描信号SCAN1和第二扫描信号SCAN2的导通电平时段与子像素行R(n+4)中的第一扫描信号SCAN1和第二扫描信号SCAN2的导通电平时段重叠。

这里,子像素行R(n+3)中的第一扫描信号SCAN1和第二扫描信号SCAN2的导通电平时段的后1H部分是与下一子像素行R(n+4)中的第一扫描信号SCAN1和第二扫描信号SCAN2的导通电平时段重叠的时段。子像素行R(n+3)的后部是对子像素行R(n+3)执行视频数据写入的时段。子像素行R(n+4)中的第一扫描信号SCAN1和第二扫描信号SCAN2的导通电平时段的前1H部分是预充电驱动时段。此外,子像素行R(n+3)和子像素行R(n+4)是在伪数据***驱动开始之前执行视频数据写入的子像素行。

此外,子像素行R(n+5)中的第一扫描信号SCAN1和第二扫描信号SCAN2的导通电平时段与子像素行R(n+6)中的第一扫描信号SCAN1和第二扫描信号SCAN2的导通电平时段重叠。

这里,子像素行R(n+5)中的第一扫描信号SCAN1和第二扫描信号SCAN2的导通电平时段的后1H部分是与子像素行R(n+6)中的第一扫描信号SCAN1和第二扫描信号SCAN2的导通电平时段重叠的时段。在该时段内对子像素行R(n+5)执行视频数据写入。子像素行R(n+6)中的第一扫描信号SCAN1和第二扫描信号SCAN2的导通电平时段的前1H部分是预充电时段。此外,子像素行R(n+5)和子像素行R(n+6)是在伪数据***驱动开始之后执行视频数据写入的行。

然而,子像素行R(n+4)中的第一扫描信号SCAN1和第二扫描信号SCAN2的导通电平时段与下一子像素行R(n+5)中的第一扫描信号SCAN1和第二扫描信号SCAN2的导通电平时段不重叠。

子像素行R(n+4)中的第一扫描信号SCAN1和第二扫描信号SCAN2的导通电平时段的后1H部分是对子像素行R(n+4)执行视频数据写入的时段。

在子像素行R(n+4)中的第一扫描信号SCAN1和第二扫描信号SCAN2的导通电平时段的后1H部分期间,没有对下一子像素行R(n+5)执行预充电驱动。

基于伪数据***时段FDIP,子像素行R(n+4)是刚好在伪数据***驱动之前执行视频数据写入的子像素行,子像素行R(n+5)是刚好在伪数据***驱动之后执行视频数据写入的子像素行。

子像素行R(n+4)中的第一扫描信号SCAN1和第二扫描信号SCAN2的导通电平时段以及下一子像素行R(n+5)中的第一扫描信号SCAN1和第二扫描信号SCAN2的导通电平时段间隔开与伪数据***时段FDIP相对应的时段。

在图6中,曲线Vg示出了包含在子像素行中的子像素中的驱动晶体管Td的第一节点N1的所有电压,表示了在进入子像素驱动操作中的升压步骤之前的电压状态的变化。曲线Vs示出了包含在子像素行中的子像素中的驱动晶体管Td的第二节点N2的所有电压,表示了在进入子像素驱动操作中的升压步骤之前的电压状态的变化。

参考图6中的曲线Vg,在除伪数据***时段FDIP之外的其余时段内,响应于视频数据写入的过程,每个子像素行的每个子像素中的驱动晶体管Td的第一节点N1的电压Vg被转换为视频数据电压Vdata。

然而,在伪数据***时段FDIP期间,进行伪数据***驱动的子像素行的每个子像素中的驱动晶体管Td的第一节点N1的电压Vg变为伪数据电压Vfake。

此外,如上所述,子像素行R(n+1)、R(n+2)和R(n+3)中的每一个中的第一扫描信号SCAN1和第二扫描信号SCAN2的导通电平时段的后部与下一子像素行中的第一扫描信号SCAN1和第二扫描信号SCAN2的导通电平时段的前部重叠。然而,子像素行R(n+4)中的第一扫描信号SCAN1和第二扫描信号SCAN2的导通电平时段的后部与下一子像素行R(n+5)中的第一扫描信号SCAN1和第二扫描信号SCAN2的导通电平时段的前部不重叠。

因此,在子像素行R(n+1)、R(n+2)和R(n+3)中的每一个中的第一扫描信号SCAN1和第二扫描信号SCAN2的导通电平时段期间,包含在子像素行R(n+1)、R(n+2)和R(n+3)中的每个子像素的驱动晶体管Td的第二节点N2的电压Vs为与视频数据写入步骤中的基准电压Vref近似的电压Vref+ΔV。这里,每个驱动晶体管Td的第一节点N1和第二节点N2之间的电位差Vgs为Vdata-(Vref+ΔV)。

在刚好在伪数据***时段FDIP之前的1H时段期间,即,在子像素行R(n+4)中的第一扫描信号SCAN1和第二扫描信号SCAN2的导通电平时段的后部(该后部与下一子像素行R(n+5)中的第一扫描信号SCAN1和第二扫描信号SCAN2的导通电平时段的前部不重叠)期间,包含在子像素行R(n+4)中的每个子像素的驱动晶体管Td的第二节点N2的电压Vs可以是低于Vref+ΔV的Vref+Δ(V/2)。因此,每个驱动晶体管Td的第一节点N1和第二节点N2之间的电位差Vgs(Vgs(4))为从前一时段的电位差增大的Vdata-(Vref+Δ(V/2))。

由于刚好在伪数据***时段FDIP之前执行视频数据写入的子像素行R(n+4)和R(n+8)中的每一个中的驱动晶体管Td的第一节点N1和第二节点N2之间的电位差Vgs(Vgs(4))如上所述增大,所以如上文所述,刚好在伪数据***时段FDIP之前执行视频数据写入的子像素行R(n+4)和R(n+8)中可能周期性地出现亮条700(即,异常屏幕图像)。

因此,将提供能够在伪数据***驱动期间防止显示面板110的有效区域(即,显示区域)中的亮条700(即,异常屏幕图像)的周期性出现的配置和驱动方法的以下描述。

图8至图10示出了根据示例性实施例的显示装置100中的2H重叠驱动和伪数据***驱动。在下面的描述中,将以子像素SP具有3T1C结构并且第一扫描信号SCAN1和第二扫描信号SCAN2是相同扫描信号的情况作为示例。

图8示出了在2H重叠驱动和伪数据***驱动中供应到22个子像素行R(n+1)至R(n+22)的子像素的扫描信号SCAN1和SCAN2,以及22个子像素行R(n+1)至R(n+22)的每个子像素中的驱动晶体管Td的电压Vg和Vs。

参考图8,向22个子像素行R(n+1)至R(n+22)中的每个子像素行供应具有2H的导通电平时段的扫描信号。

例如,22个子像素行R(n+1)至R(n+22)中的每个子像素行的导通电平时段具有长度2H。导通电平时段2H由前部1H和后部1H组成。每个扫描信号的导通电平时段的前部为用于预充电的扫描信号部分,每个扫描信号的导通电平时段的后部为用于视频数据写入的扫描信号部分。

由于2H重叠驱动,每个扫描信号的导通电平时段的前部(即,预充电时段)与供应到前一子像素行的扫描信号的导通电平时段的后部(即,视频数据写入时段)重叠。每个扫描信号的导通电平时段的后部(即,视频数据写入时段)与供应到下一子像素行的扫描信号的导通电平时段的前部(即,预充电时段)重叠。

然而,刚好在伪数据***之前,供应到子像素行R(n+4)、R(n+12)和R(n+20)中的每一个的扫描信号的导通电平时段的后部(即,视频数据写入时段)与供应到下一子像素行R(n+5)、R(n+13)和R(n+21)中的每一个的扫描信号的导通电平时段的前部(即,预充电时段)不重叠。

因此,刚好在伪数据***之前,在供应到执行视频数据写入的子像素行R(n+4)、R(n+12)和R(n+20)中的每一个的扫描信号的导通电平时段的后部(即,视频数据写入时段)期间,驱动晶体管Td的电压Vs从Vref+ΔV降低到Vref+Δ(V/2)。

这里,驱动晶体管Td的在伪数据***之前的电压Vg是视频数据电压Vdata,而驱动晶体管Td的在伪数据***的情况下的电压Vg是伪数据电压Vfake。

在刚好在伪数据***之前执行视频数据写入的子像素行R(n+4)、R(n+12)、R(n+20)中,驱动晶体管Td的电压Vgs在扫描信号的导通电平时段的后部期间突然增大。

因此,刚好在伪数据***之前执行视频数据写入的子像素行R(n+4)、R(n+12)和R(n+20)中可能出现亮条700。

这将参考图9和图10进行更详细的描述。

图9示出了对设置在子像素行R(n+3)中的第一子像素SPa、设置在子像素行R(n+4)中的第二子像素SPb和设置在子像素行R(n+5)中的第三子像素SPc进行的驱动操作。

参考图9,设置在子像素行R(n+3)中的第一子像素SPa、设置在子像素行R(n+4)中的第二子像素SPb和设置在子像素行R(n+5)中的第三子像素SPc设置在同一列中,并且与单根第一数据线DL1及单根第一基准电压线RVL1电连接。

也就是说,设置在第一子像素SPa、第二子像素SPb和第三子像素SPc中的每一个中的第一晶体管T1的漏极节点或源极节点可以共同电连接到第一数据线DL1。设置在第一子像素SPa、第二子像素SPb和第三子像素SPc中的每一个中的第二晶体管T2的漏极节点或源极节点可以共同电连接到第一基准电压线RVL1。

参考图8至图10,在对设置在子像素行R(n+3)中的第一子像素SPa执行的视频数据写入中,子像素行R(n+3)中的第一子像素SPa中的第一晶体管T1通过具有导通电平的第一扫描信号SCAN1导通。因此,供应到第一数据线DL1的视频数据电压Vdata被传输到与驱动晶体管Td的栅极节点相对应的第一节点N1。

此时,子像素行R(n+3)中的第一子像素SPa中的第二晶体管T2通过具有导通电平的第二扫描信号SCAN2导通,使得供应到第一基准电压线RVL1的基准电压Vref通过导通的第二晶体管T2传输到与驱动晶体管Td的源极节点相对应的第二节点N2。

由于2H重叠驱动,在对子像素行R(n+3)中的第一子像素SPa进行视频数据写入期间,可以对下一子像素行R(n+4)中的第二子像素SPb执行预充电驱动。

也就是说,在对子像素行R(n+3)中的第一子像素SPa进行的视频数据写入中,将具有导通电平的第一扫描信号SCAN1施加到下一子像素行R(n+4)中的第二子像素SPb,以便将供应到第一数据线DL1的视频数据电压Vdata作为预充电电压通过导通的第一晶体管T1施加到第一节点N1,即,第二子像素SPb中的驱动晶体管Td的栅极节点。

此时,子像素行R(n+4)中的第二子像素SPb中的第二晶体管T2通过具有导通电平的第二扫描信号SCAN2导通,使得供应到第一基准电压线RVL1的基准电压Vref通过导通的第二晶体管T2传输到与驱动晶体管Td的源极节点相对应的第二节点N2。

在对子像素行R(n+3)中的第一子像素SPa执行的视频数据写入中,由第一子像素SPa供应的电流id和第二子像素SPb供应的电流id结合而产生的电流2id流过第一基准电压线RVL1。因此,这会增大子像素行R(n+3)中的第一子像素SPa中的驱动晶体管Td的电压Vs。

在对子像素行R(n+3)中的第一子像素Spa执行视频数据写入之后,可以对子像素行R(n+4)中的第二子像素SPb执行视频数据写入。

当对子像素行R(n+4)中的第二子像素SPb执行视频数据写入时,子像素行R(n+4)中的第二子像素SPb中的第一晶体管T1通过具有导通电平的第一扫描信号SCAN1导通。因此,供应到第一数据线DL1的视频数据电压Vdata通过导通的第一晶体管T1传输到与驱动晶体管Td的栅极节点相对应的第一节点N1。

此时,子像素行R(n+4)中的第二子像素SPb中的第二晶体管T2通过具有导通电平的第二扫描信号SCAN2导通,使得供应到第一基准电压线RVL1的基准电压Vref通过导通的第二晶体管T2传输到与驱动晶体管Td的源极节点相对应的第二节点N2。

由于对子像素行R(n+4)中的第二子像素SPb执行视频数据写入的时段刚好在伪数据***驱动的过程之前,所以不对下一子像素行R(n+5)中的第三子像素SPc执行预充电驱动,而对子像素行R(n+4)中的第二子像素SPb执行视频数据写入。

因此,在对子像素行R(n+4)中的第二子像素SPb进行的视频数据写入中,只有从第二子像素SPb供应的电流id流过第一基准电压线RVL1。因此,这会增大子像素行R(n+3)中的第一子像素SPa中的驱动晶体管Td的电压Vs。然而,在对子像素行R(n+4)中的第二子像素SPb执行视频数据写入时的电压Vs的这种增大小于在对子像素行R(n+3)中的第一子像素SPa执行视频数据写入时的电压Vs的增大。

因此,刚好在伪数据电压Vfake由于伪数据***驱动而施加到第一数据线DL1之前(即,刚好在伪数据***时段FDIP之前),电压Vgs增大,同时对子像素行R(n+4)中的第二子像素SPb执行视频数据写入。

电压Vgs的这种增大可以表现为刚好在伪数据***之前执行视频数据写入的子像素行R(n+4)、R(n+12)和R(n+20)中的亮条700。作为示例,将参考图11至图12描述用于防止这种现象的驱动方法。

图11和图12是示出了根据示例性实施例的用于防止由于显示装置100中的2H重叠驱动和伪数据***(FDI)驱动导致的异常屏幕图像的数据控制的驱动时序图。

参考图11和图12,数据电压Vdata可以通过第一数据线DL1依次供应到多个子像素SP中的第一子像素SPa、第二子像素SPb和第三子像素SPc。

由于重叠驱动(例如,2H重叠驱动),第一驱动时段DP1(在该第一驱动时段DP1内,具有导通电平的扫描信号被供应到第一子像素SPa)可以与第二驱动时段DP2(在该第二驱动时段DP2内,具有导通电平的扫描信号被供应到第二子像素SPb)重叠。

然而,由于伪数据***驱动,第二驱动时段DP2(在该第二驱动时段DP2内,具有导通电平的扫描信号被供应到第二子像素SPb)可以与第三驱动时段DP3(在该第三驱动时段DP3内,具有导通电平的扫描信号被供应到第三子像素SPc)不重叠。

由于伪数据***驱动,在与第二驱动时段DP2和第三驱动时段DP3之间的时段相对应的伪数据***时段FDIP期间,不同于视频数据电压Vdata的伪数据电压Vfake可以被供应到第一数据线DL1。

由于伪数据***驱动,可以在一帧时段内的有效时段(active period,非空白时段)内显示不同于真实图像的伪图像。显示伪图像的有效时段可以称为伪图像时段。

第二驱动时段DP2可以包括与第一驱动时段DP1重叠的重叠时段OP以及与第一驱动时段DP1不重叠的非重叠时段NOP。第二驱动时段DP2的非重叠时段NOP可以与第三驱动时段DP3不重叠。

在第二驱动时段DP2的非重叠时段NOP期间供应到第二子像素SPb的视频数据电压Vdata_CTR可以低于在重叠时段OP期间供应到第二子像素SPb的视频数据电压Vdata。

本文所使用的术语“第二驱动时段DP2”是指刚好在伪数据***时段FDIP之前的驱动时段。

参考图11和图12,例如,供应到第一数据线DL1的伪数据电压Vfake可以对应于黑色数据电压Vblk。例如,黑色数据电压Vblk可以具有0V的低电压或接近0V的电压。黑色数据电压Vblk可以是使相应的第二子像素SPb显示黑色的数据电压。在某些情况下,黑色数据电压Vblk可以是使相应的第二子像素SPb显示类似于纯黑色的颜色或使相应的第二子像素SPb不发光的数据电压。

供应到第一数据线DL1的伪数据电压Vfake通过第一数据线DL1同时供应到两个或更多个子像素SP。可以在第一子像素SPa之前向该两个或更多个子像素SP供应视频数据电压Vdata。

伪数据电压Vfake可以是不同于供应到该两个或更多个子像素SP的视频数据电压Vdata的电压。

供应到第一数据线DL1的伪数据电压Vfake可以同时供应到已经发光的两个或更多个子像素SP。此时,响应于传输到该两个或更多个子像素SP的伪数据电压Vfake,该两个或更多个子像素SP可以停止发光。

第一子像素SPa、第二子像素SPb和第三子像素SPc中的每一个可以具有图2或图3所示的结构。

具有图3所示的结构的第一子像素SPa、第二子像素SPb和第三子像素SPc中的每一个可以包括有机发光二极管OLED、驱动有机发光二极管OLED的驱动晶体管Td、在驱动晶体管Td的第一节点N1和第一数据线DL1之间电连接的第一晶体管T1、在驱动晶体管Td的第二节点N2和第一基准电压线RVL1之间电连接的第二晶体管T2以及在驱动晶体管Td的第一节点N1和第二节点N2之间电连接的存储电容器Cst。

第二子像素SPb中的驱动晶体管Td的第一节点N1的在第二驱动时段DP2的非重叠时段NOP期间的电压(即,通过第一晶体管T1传输的与Vdata_CTR相对应的电压)可以低于第二子像素SPb中的驱动晶体管Td的第一节点N1的在第二驱动时段DP2的重叠时段OP期间的电压(即,通过第一晶体管T1传输的与Vdata相对应的电压)。

第二子像素SPb中的驱动晶体管Td的第二节点N2的在第二驱动时段DP2的非重叠时段NOP期间的电压(即,电压Vref+Δ(V/2)或与Vref+Δ(V/2)相对应的电压)可以低于第二子像素SPb中的驱动晶体管Td的第二节点N2的在第二驱动时段DP2的重叠时段OP期间的电压(即,电压Vref+ΔV或与Vref+ΔV相对应的电压)。

第二子像素SPb中的驱动晶体管Td的第一节点N1和第二节点N2之间的在第二驱动时段DP2的非重叠时段NOP期间的电压差“Vgs=Vdata_CTR-(Vref+Δ(V/2))”可以对应于第二子像素SPb中的驱动晶体管Td的第一节点N1和第二节点N2之间的在第二驱动时段DP2的重叠时段OP期间的电压差“Vgs=Vdata-(Vref+ΔV)”。

也就是说,第二子像素SPb中的驱动晶体管Td的第一节点N1的在第二驱动时段DP2期间的电压降低量“Vdata-Vdata_CTR”可以对应于驱动晶体管Td的第二节点N2的在第二驱动时段DP2期间的电压降低量Δ(V/2)。

参考图12,第一驱动时段DP1可以是施加到第一子像素SPa中的第一晶体管T1的栅极节点的第一扫描信号SCAN1的导通电平时段。第二驱动时段DP2可以是施加到第二子像素SPb中的第一晶体管T1的栅极节点的第一扫描信号SCAN1的导通电平时段。第三驱动时段DP3可以是施加到第三子像素SPc中的第一晶体管T1的栅极节点的第一扫描信号SCAN1的导通电平时段。

第二驱动时段DP2的重叠时段OP和非重叠时段NOP可以具有相同的长度。例如,第二驱动时段DP2可以具有对应于两个水平时段2H的时间长度,并且重叠时段OP和非重叠时段NOP中的每一个的时间长度可以对应于一个水平时段1H。

图13示出了根据示例性实施例的显示装置100中的数据控制的效果,通过该数据控制防止了由2H重叠驱动和伪数据***驱动引起的异常屏幕图像。

如上所述,根据示例性实施例的显示装置100可以在伪图像时段(即,一帧时段内的有效时段(非空白时段))内显示不同于真实图像的伪图像。

在伪图像时段期间,与伪图像相对应的伪数据电压Vfake可以供应到第一数据线DL1。

在伪图像时段之前,在第二驱动时段DP2期间,具有导通电平的扫描信号可以供应到连接到第一数据线DL1的第二子像素SPb。

根据如上所述的数据控制,在第二驱动时段DP2(在该第二驱动时段DP2内,具有导通电平的扫描信号被供应到第二子像素SPb)期间,通过第一数据线DL1供应到第二子像素SPb的视频数据电压可以从Vdata变为Vdata_CTR。

响应于伪数据***驱动和2H重叠驱动,刚好在伪数据***时段FDIP之前执行视频数据写入的子像素行R(n+4)、R(n+12)、R(n+20)和…中的每一个中的驱动晶体管Td的第一节点N1和第二节点N2之间的电位差Vgs可能增大,从而导致刚好在伪数据***时段FDIP之前执行视频数据写入的子像素行R(n+4)、R(n+12)、R(n+20)和…中的如图7所示的亮条700的周期性出现(即,异常屏幕图像)。

然而,根据上述控制,尽管存在伪数据***驱动和2H重叠驱动,但是驱动晶体管Td的第一节点N1和第二节点N2之间的电位差Vgs可以保持不变,从而防止异常屏幕图像,即,亮条700的周期性出现。

图14至图17示出了根据示例性实施例的显示装置100中的用于表示针对颜色的数据控制的单个颜色的伽马曲线。

例如,图14示出了应用数据控制之前(改进前)和应用数据控制之后(改进后)的红色(R)的伽马曲线。图15示出了应用数据控制之前(改进前)和应用数据控制之后(改进后)的绿色(G)的伽马曲线。图16示出了应用数据控制之前(改进前)和应用数据控制之后(改进后)的蓝色(B)的伽马曲线。图17示出了应用数据控制之前(改进前)和应用数据控制之后(改进后)的白色(W)的伽马曲线。

参考图14至图17中的四种颜色R、G、B和W的伽马曲线,可以理解,相同灰度(灰度级)的电流(供应到OLED的电流)的量在应用数据控制之后(改进后)减少了。因此,有机发光二极管OLED发射不亮或亮度较低的光,使得屏幕上不会出现任何亮条700。可以说,此处提到的术语“灰度”表示像素的亮度。本领域技术人员可以使用本领域公知的技术由四个颜色R、G、B和W计算出灰度。

四种颜色R、G、B和W的伽马曲线可以相同。或者,如图14至图17所示,四种颜色R、G、B和W的伽马曲线中的至少一条可以与其余伽马曲线不同,或者四种颜色R、G、B和W的全部伽马曲线可以彼此不同。

此外,参考图14至图17,在第二驱动时段DP2的非重叠时段NOP期间,供应到第二子像素SPb的视频数据电压Vdata_CTR可以根据第二子像素SPb发射的光的颜色R、G、B和W而有所不同。

也就是说,响应于第二驱动时段DP2期间的从重叠时段OP到非重叠时段NOP的时段切换,供应到第二子像素SPb的视频数据电压的降低量“Vdata-Vdata_CTR”可以根据第二子像素SPb发射的光的颜色R、G、B和W而有所不同。

参考图14至图17,在第二驱动时段DP2的非重叠时段NOP期间,供应到第二子像素SPb的视频数据电压Vdata_CTR可以根据第二子像素SPb发射的光的灰度而有所不同。

也就是说,响应于第二驱动时段DP2期间的从重叠时段OP到非重叠时段NOP的时段切换,供应到第二子像素SPb的视频数据电压的降低量“Vdata-Vdata_CTR”可以根据第二子像素SPb发射的光的灰度而有所不同。

图18示出了根据示例性实施例的显示装置100中的用于针对颜色的数据控制的增益和偏移控制,图19示出了根据示例性实施例的显示装置100中的用于针对颜色的数据控制的查找表LUT。

在这种情况下,伽马曲线示出了针对颜色的示例性伽马曲线。

根据示例性实施例的显示装置100可以包括针对颜色的查找表LUT,当改变在刚好在伪数据***驱动之前的第二驱动时段DP2的非重叠时段NOP期间供应到第二子像素SPb的视频数据电压Vdata时参照该查找表LUT。

控制器140可以通过参照针对颜色的查找表LUT来改变将在第二驱动时段DP2期间供应到第二子像素SPb的视频数据。

针对颜色的查找表LUT可以包括关于响应于灰度的变化而变化的增益和偏移的信息。

或者,针对颜色的查找表LUT可以包括关于分别对应于两个或更多个灰度范围的增益和偏移的信息。

将参考图18和图19中的图示提供描述。

参考图18和图19,针对颜色的查找表LUT可以包括关于分别对应于5个灰度范围范围1至范围5(即,在划分整个灰度范围时产生的范围)的增益和偏移的信息。

查找表LUT的对应于红色(R)的部分可以包括对应于范围1的增益GR1和偏移OR1、对应于范围2的增益GR2和偏移OR2、对应于范围3的增益GR3和偏移OR3、对应于范围4的增益GR4和偏移OR4以及对应于范围5的增益GR5和偏移OR5。

这里,对应于5个灰度范围范围1至范围5的增益GR1至GR5可以是相同的。或者,对应于5个灰度范围范围1至范围5的全部增益GR1至GR5可以彼此不同,或者增益GR1至GR5中的至少一个可以与其余增益不同。对应于5个灰度范围范围1至范围5的偏移OR1至OR5可以是相同的。或者,对应于5个灰度范围范围1至范围5的全部偏移OR1至OR5可以彼此不同,或者偏移OR1至OR5中的至少一个可以与其余偏移不同。

查找表LUT的对应于绿色(G)的部分可以包括对应于范围1的增益GG1和偏移OG1、对应于范围2的增益GG2和偏移OG2、对应于范围3的增益GG3和偏移OG3、对应于范围4的增益GG4和偏移OG4以及对应于范围5的增益GG5和偏移OG5。

这里,对应于5个灰度范围范围1至范围5的增益GG1至GG5可以是相同的。或者,对应于5个灰度范围范围1至范围5的全部增益GG1至GG5可以彼此不同,或者增益GG1至GG5中的至少一个可以与其余增益不同。对应于5个灰度范围范围1至范围5的偏移OG1至OG5可以是相同的。或者,对应于5个灰度范围范围1至范围5的全部偏移OG1至OG5可以彼此不同,或者偏移OG1至OG5中的至少一个可以与其余偏移不同。

查找表LUT的对应于蓝色(B)的部分可以包括对应于范围1的增益GB1和偏移OB1、对应于范围2的增益GB2和偏移OB2、对应于范围3的增益GB3和偏移OB3、对应于范围4的增益GB4和偏移OB4以及对应于范围5的增益GB5和偏移OB5。

这里,对应于5个灰度范围范围1至范围5的增益GB1至GB5可以是相同的。或者,对应于5个灰度范围范围1至范围5的全部增益GB1至GB5可以彼此不同,或者增益GB1至GB5中的至少一个可以与其余增益不同。对应于5个灰度范围范围1至范围5的偏移OB1至OB5可以是相同的。或者,对应于5个灰度范围范围1至范围5的全部偏移OB1至OB5可以彼此不同,或者偏移OB1至OB5中的至少一个可以与其余偏移不同。

查找表LUT的对应于白色(W)的部分可以包括对应于范围1的增益GW1和偏移OW1、对应于范围2的增益GW2和偏移OW2、对应于范围3的增益GW3和偏移OW3、对应于范围4的增益GW4和偏移OW4以及对应于范围5的增益GW5和偏移OW5。

这里,对应于5个灰度范围范围1至范围5的增益GW1至GW5可以是相同的。或者,对应于5个灰度范围范围1至范围5的增益GW1至GW5可以彼此不同,或者增益GW1至GW5中的至少一个可以与其余增益不同。对应于5个灰度范围范围1至范围5的偏移OW1至OW5可以是相同的。或者,对应于5个灰度范围范围1至范围5的全部偏移OW1至OW5可以彼此不同,或者偏移OW1至OW5中的至少一个可以与其余偏移不同。

5个灰度范围范围1至范围5的幅值可以是相同的,或者5个灰度范围范围1至范围5中的至少一个的幅值可以与其余灰度范围的幅值不同。

参考图18中的图示,在5个灰度范围范围1至范围5中,范围1和范围5的幅值可以是最大的,而范围3的幅值可以是最小的。

例如,范围幅值的相对大小可以根据由于灰度变化引起的电流变化而有所不同。范围1和范围5的幅值可以是最大的,因为电流变化的程度最小,而范围3的幅值可以是最小的,因为电流变化的程度最大。

控制器140可以通过参考如上所述设置的针对颜色的查找表LUT来改变将在第二驱动时段DP2期间供应到第二子像素SPb的视频数据。因此,从数据驱动电路120输出的视频数据电压可以从Vdata降低到Vdata_CTR,如图18所示。

例如,可以采取以下情况,在该情况下,未改变的视频数据是DATA,并且通过根据示例性实施例的数据控制改变的视频数据是DATA_CTR。在这种情况下,控制器140通过参考与未改变的视频数据DATA相对应的颜色的查找表LUT来选择对应于相应灰度范围的增益和偏移,并改变视频数据DATA,从而生成受控视频数据DATA_CTR。如果所选择的增益和偏移为GR1和OR1,则受控视频数据DATA_CTR通过以下公式表示:

DATA_CTR=GR1×DATA+OR1

以数据驱动电路120输出的模拟电压格式表示该公式,在未改变的视频数据是DATA,并且通过根据示例性实施例的数据控制改变的视频数据是DATA_CTR的情况下,如下表示Vdata_CTR。对应于增益GR1的模拟值的增益表示为gr1,对应于偏移OR1的模拟值的偏移表示为or1。

Vdata_CTR=gr1×Vdata+or1

对应于四种颜色R、G、B和W的查找表LUT可以以四种颜色的各自的表提供,或者可以以单个表提供。

此外,尽管本文以示例方式采用了对应于四种颜色R、G、B和W的查找表LUT,但是在子像素SP发射具有三种颜色R、G和B的光的情况下,查找表LUT可以对应于三种颜色R、G和B。

在下文中,将简要描述上文所述的驱动方法。

图20是示出了根据示例性实施例的显示装置100的驱动方法的流程图。

参考图20,根据示例性实施例的显示装置100的驱动方法可以包括:在第一驱动时段DP1期间向第一子像素SPa供应具有导通电平的扫描信号的操作S2010;在第二驱动时段DP2(该第二驱动时段DP2在第一驱动时段DP1开始后并且在第一驱动时段DP1终止前开始)期间向第二子像素SPb供应具有导通电平的扫描信号的操作S2020;在第三驱动时段DP3(该第三驱动时段DP3在第二驱动时段DP2终止之后)期间向第三子像素SPc供应具有导通电平的扫描信号的操作S2040等。

参考图20,根据示例性实施例的显示装置100的驱动方法还可以包括在操作S2020和操作S2040之间的向第一数据线DL1供应不同于视频数据电压Vdata的伪数据电压Vfake的操作S2030。

第一驱动时段DP1和第二驱动时段DP2可以彼此重叠,而第二驱动时段DP2和第三驱动时段DP3可以彼此不重叠。

第二驱动时段DP2可以包括与第一驱动时段DP1重叠的重叠时段OP以及与第一驱动时段DP1不重叠的非重叠时段NOP。

在第二驱动时段DP2的非重叠时段NOP期间供应到第二子像素SPb的视频数据电压Vdata_CTR可以低于在第二驱动时段DP2的重叠时段OP期间供应到第二子像素SPb的视频数据电压Vdata。

第二子像素SPb中的驱动晶体管Td的第一节点N1的在第二驱动时段DP2的非重叠时段NOP期间的电压Vdata_CTR可以低于第二子像素SPb中的驱动晶体管Td的第一节点N1的在第二驱动时段DP2的重叠时段OP期间的电压Vdata。

第二子像素SPb中的驱动晶体管Td的第二节点N2的在第二驱动时段DP2的非重叠时段NOP期间的电压可以低于第二子像素SPb中的驱动晶体管Td的第二节点N2的在第二驱动时段DP2的重叠时段OP期间的电压。

第二子像素SPb中的驱动晶体管Td的第一节点N1和第二节点N2之间的在第二驱动时段DP2的非重叠时段NOP期间的电压差可以对应于第二子像素SPb中的驱动晶体管Td的第一节点N1和第二节点N2之间的在第二驱动时段DP2的重叠时段OP期间的电压差。

图21是示出了根据示例性实施例的数据驱动电路120的框图。

参考图21,根据示例性实施例的数据驱动电路120可以包括:存储从控制器140接收的视频数据的锁存电路2110、将视频数据转换为模拟数据电压的数模转换器(DAC)2120、将数据电压输出到多条数据线DL的输出缓冲器2130等。

输出缓冲器2130可以通过第一数据线DL1向设置在显示面板中的第一子像素SPa、第二子像素SPb和第三子像素SPc依次供应视频数据电压Vdata。

响应于2H重叠驱动,第一驱动时段DP1(在该第一驱动时段DP1内,具有导通电平的扫描信号被供应到第一子像素SPa)可以与第二驱动时段DP2(在该第二驱动时段DP2内,具有导通电平的扫描信号被供应到第二子像素SPb)重叠。

响应于伪数据***驱动,第二驱动时段DP2(在该第二驱动时段DP2内,具有导通电平的扫描信号被供应到第二子像素SPb)可以与第三驱动时段DP3(在该第三驱动时段DP3内,具有导通电平的扫描信号被供应到第三子像素SPc)不重叠。

响应于伪数据***驱动,输出缓冲器2130可以在与第二驱动时段DP2和第三驱动时段DP3之间的时段相对应的伪数据***时段FDIP期间将不同于视频数据电压Vdata的伪数据电压Vfake输出到第一数据线DL1。

根据示例性实施例,根据数据控制的结果,第二驱动时段DP2可以包括与第一驱动时段DP1重叠的重叠时段OP以及与第一驱动时段DP1不重叠的非重叠时段NOP。在第二驱动时段DP2的非重叠时段NOP期间供应到第二子像素SPb的视频数据电压Vdata_CTR可以低于在第二驱动时段DP2的重叠时段OP期间供应到第二子像素SPb的视频数据电压Vdata。

图22是根据示例性实施例的控制器140的框图。

参考图22,根据示例性实施例的控制器140可以包括控制数据驱动电路120和栅极驱动电路130的驱动控制器2210以及将视频数据输出到数据驱动电路120的数据输出部2220。

数据输出部2220可以将视频数据输出到数据驱动电路120,视频数据应当依次供应到在显示面板中排列的第一子像素SPa、第二子像素SPb和第三子像素SPc。

驱动控制器2210可以控制第一驱动时段DP1(在该第一驱动时段DP1内,具有导通电平的扫描信号被供应到第一子像素SPa)和第二驱动时段DP2(在该第二驱动时段DP2内,具有导通电平的扫描信号被供应到第二子像素SPb)以使第一驱动时段DP1和第二驱动时段DP2彼此重叠。

驱动控制器2210可以控制第二驱动时段DP2(在该第二驱动时段DP2内,具有导通电平的扫描信号被供应到第二子像素SPb)和第三驱动时段DP3(在该第三驱动时段DP3内,具有导通电平的扫描信号被供应到第三子像素SPc)以使第二驱动时段DP2和第三驱动时段DP3彼此不重叠。

数据输出部2220可以在与第二驱动时段DP2和第三驱动时段DP3之间的时段相对应的伪数据***时段FDIP期间将与待供应到第一数据线DL1的视频数据不同的伪数据(对应于数字值Vfake)输出到数据驱动电路120。

第二驱动时段DP2可以包括与第一驱动时段DP1重叠的重叠时段OP以及与第一驱动时段DP1不重叠的非重叠时段NOP。

在第二驱动时段DP2的非重叠时段NOP期间输出以便供应到第二子像素SPb的视频数据(对应于数字值Vdata_CTR)可以对应于比在第二驱动时段DP2的重叠时段OP期间输出以便供应到第二子像素SPb的视频数据(对应于数字值Vdata)低的模拟电压。

参考图22,根据示例性实施例的控制器140可以包括针对颜色的查找表LUT,用于改变在第二驱动时段DP2的非重叠时段NOP期间输出以便供应到第二子像素SPb的视频数据。

各个颜色的查找表LUT可以包括关于随灰度的变化而变化的增益和偏移的信息,或者可以包括关于分别对应于两个或更多个灰度范围的增益和偏移的信息。

如上文所述,根据示例性实施例,可以通过执行子像素的重叠驱动来改善电荷状态,从而提高图像质量。

根据示例性实施例,可以通过执行将不同于真实图像的伪图像***多条线中的各条线的伪数据***(FDI)驱动来降低或防止由于图像模糊或取决于线位置的不同发光时段而产生的亮度差异,从而提高图像质量。

根据示例性实施例,可以将重叠驱动和伪数据***驱动结合起来,从而进一步提高图像质量。

根据示例性实施例,可以防止刚好在伪数据***之前的可能由重叠驱动和伪数据***驱动的结合引起的亮条700的周期性出现,从而进一步提高图像质量。

提供上述描述和附图以便以示例方式解释本公开的某些原理。本公开所涉及领域技术人员能够在不背离本公开的原理的情况下,通过结合、分割、替换或更改元件来进行各种修改和变化。本文所公开的上述实施例应当解释为说明本公开的原理和范围,而不是限制本公开的原理和范围。应当理解,本公开的范围应当由所附权利要求书及落入本公开的范围内的其所有等同物限定。

47页详细技术资料下载
上一篇:一种医用注射器针头装配设备
下一篇:显示装置

网友询问留言

已有0条留言

还没有人留言评论。精彩留言会获得点赞!

精彩留言,会给你点赞!

技术分类