数据保护方法、装置、计算机设备及存储介质

文档序号:570122 发布日期:2021-05-18 浏览:9次 >En<

阅读说明:本技术 数据保护方法、装置、计算机设备及存储介质 (Data protection method and device, computer equipment and storage medium ) 是由 李湘锦 张鹏 郭芳芳 于 2021-02-25 设计创作,主要内容包括:本发明涉及数据保护方法、装置、计算机设备及存储介质;其中,方法,包括:获取写命令数据,并对写命令数据进行数据位宽转换,以得到转换数据;对转换数据进行读改写验证;若验证通过,则将写操作命令变成读操作命令,并将转换数据保存;将读操作命令发送至SRAM,SRAM读取转换数据,并对转换数据进行解码,得到解码数据;根据解码数据,对转换数据进行覆盖和编码,得到编码数据;将编码数据写入SRAM中。本发明解决了读改写操作影响SRAM性能的问题,并且消耗极少的逻辑支持多方式的数据保护,能够更好地满足需求。(The invention relates to a data protection method, a data protection device, computer equipment and a storage medium; the method comprises the following steps: acquiring write command data, and performing data bit width conversion on the write command data to obtain conversion data; performing read-rewrite verification on the conversion data; if the verification is passed, changing the write operation command into a read operation command, and storing the conversion data; sending the read operation command to an SRAM, reading the conversion data by the SRAM, and decoding the conversion data to obtain decoded data; according to the decoded data, covering and encoding the converted data to obtain encoded data; the encoded data is written into the SRAM. The invention solves the problem that the performance of the SRAM is influenced by the read-write operation, consumes little logic, supports multi-mode data protection and can better meet the requirement.)

数据保护方法、装置、计算机设备及存储介质

技术领域

本发明涉及数据保护技术领域,更具体地说是指数据保护方法、装置、计算机设备及存储介质。

背景技术

目前SRAM数据保护技术,若采用hmecc(汉明错误检查和纠错技术),因为需要额外的数据保护位用于支撑纠错检错,比如hmecc-128技术,就是每128bit进行hmecc保护,需要额外增加9bit,完成1bit纠错,2bit检错功能,如果有不满足128bit的写,如:字节/半字/字/双字,因为hmecc-128的原因,需要进行RMW的操作(read modify write,即读改写),导致影响SRAM的访问性能。

发明内容

本发明的目的在于克服现有技术的缺陷,提供数据保护方法、装置、计算机设备及存储介质。

为实现上述目的,本发明采用以下技术方案:

数据保护方法,包括以下步骤:

获取写命令数据,并对写命令数据进行数据位宽转换,以得到转换数据;

对转换数据进行读改写验证;

若验证通过,则将写操作命令变成读操作命令,并将转换数据保存;

将读操作命令发送至SRAM,SRAM读取转换数据,并对转换数据进行解码,得到解码数据;

根据解码数据,对转换数据进行覆盖和编码,得到编码数据;

将编码数据写入SRAM中。

其进一步技术方案为:所述获取写命令数据,并对写命令数据进行数据位宽转换,以得到转换数据步骤中,数据位宽转换为数据位宽从128变成256。

其进一步技术方案为:所述对转换数据进行读改写验证步骤中,若转换数据小于128bit,则验证不通过。

其进一步技术方案为:所述将编码数据写入SRAM中步骤之后,还包括:

获取新的写命令数据,并将新的写命令数据压入先入先出队列;

当SRAM空闲时,从先入先出队列中获取新的写命令数据,并对新的写命令数据进行编码,得到新编码数据;

对新编码数据添加校验位,然后写入SRAM中。

数据保护装置,包括:获取转换单元,验证单元,变成保存单元,发送读取解码单元,编码单元,及写入单元;

所述获取转换单元,用于获取写命令数据,并对写命令数据进行数据位宽转换,以得到转换数据;

所述验证单元,用于对转换数据进行读改写验证;

所述变成保存单元,用于将写操作命令变成读操作命令,并将转换数据保存;

所述发送读取解码单元,用于将读操作命令发送至SRAM,SRAM读取转换数据,并对转换数据进行解码,得到解码数据;

所述编码单元,用于根据解码数据,对转换数据进行覆盖和编码,得到编码数据;

所述写入单元,用于将编码数据写入SRAM中。

其进一步技术方案为:所述获取转换单元中,数据位宽转换为数据位宽从128变成256。

其进一步技术方案为:所述验证单元中,若转换数据小于128bit,则验证不通过。

其进一步技术方案为:还包括:获取压入单元,获取编码单元,及添加写入单元;

所述获取压入单元,用于获取新的写命令数据,并将新的写命令数据压入先入先出队列;

所述获取编码单元,用于当SRAM空闲时,从先入先出队列中获取新的写命令数据,并对新的写命令数据进行编码,得到新编码数据;

所述添加写入单元,用于对新编码数据添加校验位,然后写入SRAM中。

一种计算机设备,所述计算机设备包括存储器及处理器,所述存储器上存储有计算机程序,所述处理器执行所述计算机程序时实现如上述所述的数据保护方法。

一种存储介质,所述存储介质存储有计算机程序,所述计算机程序包括程序指令,所述程序指令当被处理器执行时可实现如上述所述的数据保护方法。

本发明与现有技术相比的有益效果是:解决了读改写操作影响SRAM性能的问题,并且消耗极少的逻辑支持多方式的数据保护,能够更好地满足需求。

下面结合附图和具体实施例对本发明作进一步描述。

附图说明

为了更清楚地说明本发明实施例技术方案,下面将对实施例描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。

图1为本发明实施例提供的数据保护方法的流程示意图;

图2为本发明实施例提供的数据保护方法的应用示意图一;

图3为本发明实施例提供的数据保护方法的应用示意图二;

图4为本发明实施例提供的数据保护装置的示意性框图;

图5为本发明实施例提供的计算机设备的示意性框图。

具体实施方式

下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。

应当理解,当在本说明书和所附权利要求书中使用时,术语“包括”和“包含”指示所描述特征、整体、步骤、操作、元素和/或组件的存在,但并不排除一个或多个其它特征、整体、步骤、操作、元素、组件和/或其集合的存在或添加。

还应当理解,在此本发明说明书中所使用的术语仅仅是出于描述特定实施例的目的而并不意在限制本发明。如在本发明说明书和所附权利要求书中所使用的那样,除非上下文清楚地指明其它情况,否则单数形式的“一”、“一个”及“该”意在包括复数形式。

还应当进一步理解,在本发明说明书和所附权利要求书中使用的术语“和/或”是指相关联列出的项中的一个或多个的任何组合以及所有可能组合,并且包括这些组合。

请参阅图1到图5所示的具体实施例,其中,请参阅图1至图3所示,本发明公开了一种数据保护方法,包括以下步骤:

S1,获取写命令数据,并对写命令数据进行数据位宽转换,以得到转换数据;

其中,在S1步骤中,数据位宽转换为数据位宽从128变成256。

S2,对转换数据进行读改写验证;

其中,如图2所示,通过RMW判断模块对转换数据进行读改写验证,若转换数据小于128bit,则验证不通过,进行常规操作;若转换数据大于128bit,则验证通过。

S3,若验证通过,则将写操作命令变成读操作命令,并将转换数据保存;

其中,在本实施例中,通过将控制信号直接从写变成读,简单快速。

S4,将读操作命令发送至SRAM,SRAM读取转换数据,并对转换数据进行解码,得到解码数据;

其中,转换数据通过DEC解码,得到256bit解码之后的数据;若解码过程出现ECCerror(错误检查和纠正错误),则反馈上报。

S5,根据解码数据,对转换数据进行覆盖和编码,得到编码数据;

其中,在本实施例中,对转换数据进行覆盖和编码,采用hmecc128(128bit做hmecc校验),如果只写64位,则需要将128位读出来,然后将其中的64位覆盖,再经过hmecc编码,得到编码数据。

S6,将编码数据写入SRAM中。

其中,在S6步骤之后,还包括:

S7,获取新的写命令数据,并将新的写命令数据压入先入先出队列;

S8,当SRAM空闲时,从先入先出队列中获取新的写命令数据,并对新的写命令数据进行编码,得到新编码数据;

S9,对新编码数据添加校验位,然后写入SRAM中。

其中,如图2和图3所示,其中的名词解释如下:

并行模块转换:因为RMW引起的性能丢失,通过并行模块转换,将总线空闲下来,用于插入read cmd。

RMW判断模块:读改写判断模块,通过命令,发现如果小于128bit的写,则触发RMW操作,即先读,再改,再写。

WR FIF0(先入先出):所有写(无论是正常的写还是RMW的写)都会压入WR FIF0,保证读的优先级,一旦读空闲,自动从WR FIF0中将数据取出,写到SRAM里面。

ENC:数据编码,加入校验位,支持128bit hmecc,同时支持128bit parity保护,可控制信号选择具体使用哪一种编码

DEC:数据解码,从SRAM中把数据读出并解码,送到RMW模块中,如果是RMW中的读,则需要基于这个读出的数据改写,然后再压倒FIF0中。

其中,在本实施例中,若没有触发读改写操作,则按以下步骤进行:

如图2和图3所示,写步骤:

写命令数据命令经过并行转换模块,数据位宽从128变成256;

经过RMW判断模块,若不触发RMW,则不作特殊处理;

将写命令数据,压入WR FIF0(先入先出队列);

在SRAM空闲的时候(没有读写命令),从WRFIF0中取命令数据,写到ENC模块进行编码,编码之后,添加了校验位,然后写到SRAM中。

读步骤:

读命令经过并行转换模块,命令发给SRAM,SRAM返回数据;

读数据经过DEC模块,得到256bit数据;若出现ECC error,则上报出去(取决于应用,如果是总线,则报给总线);

然后送到RMW模块,发现非RMW操作(举例:采用hmecc128,只有128bit的数据写,才是非RMW),直接送到位宽转换(请看图2举的例子),得到128bit数据。

本发明解决了读改写操作影响SRAM性能的问题,并且消耗极少的逻辑支持多方式的数据保护,能够更好地满足需求。

请参阅图4所示,本发明还公开了一种数据保护装置,包括:获取转换单元10,验证单元20,变成保存单元30,发送读取解码单元40,编码单元50,及写入单元60;

所述获取转换单元10,用于获取写命令数据,并对写命令数据进行数据位宽转换,以得到转换数据;

所述验证单元20,用于对转换数据进行读改写验证;

所述变成保存单元30,用于将写操作命令变成读操作命令,并将转换数据保存;

所述发送读取解码单元40,用于将读操作命令发送至SRAM,SRAM读取转换数据,并对转换数据进行解码,得到解码数据;

所述编码单元50,用于根据解码数据,对转换数据进行覆盖和编码,得到编码数据;

所述写入单元60,用于将编码数据写入SRAM中。

其中,所述获取转换单元10中,数据位宽转换为数据位宽从128变成256。

其中,所述验证单元20中,若转换数据小于128bit,则验证不通过。

其中,该装置还包括:获取压入单元70,获取编码单元80,及添加写入单元90;

所述获取压入单元70,用于获取新的写命令数据,并将新的写命令数据压入先入先出队列;

所述获取编码单元80,用于当SRAM空闲时,从先入先出队列中获取新的写命令数据,并对新的写命令数据进行编码,得到新编码数据;

所述添加写入单元90,用于对新编码数据添加校验位,然后写入SRAM中。

需要说明的是,所属领域的技术人员可以清楚地了解到,上述数据保护装置和各单元的具体实现过程,可以参考前述方法实施例中的相应描述,为了描述的方便和简洁,在此不再赘述。

上述数据保护装置可以实现为一种计算机程序的形式,该计算机程序可以在如图5所示的计算机设备上运行。

请参阅图5,图5是本申请实施例提供的一种计算机设备的示意性框图;该计算机设备500可以是终端,也可以是服务器,其中,终端可以是智能手机、平板电脑、笔记本电脑、台式电脑、个人数字助理和穿戴式设备等具有通信功能的电子设备。服务器可以是独立的服务器,也可以是多个服务器组成的服务器集群。

参阅图5,该计算机设备500包括通过系统总线501连接的处理器502、存储器和网络接口505,其中,存储器可以包括非易失性存储介质503和内存储器504。

该非易失性存储介质503可存储操作系统5031和计算机程序5032。该计算机程序5032包括程序指令,该程序指令被执行时,可使得处理器502执行一种数据保护方法。

该处理器502用于提供计算和控制能力,以支撑整个计算机设备500的运行。

该内存储器504为非易失性存储介质503中的计算机程序5032的运行提供环境,该计算机程序5032被处理器502执行时,可使得处理器502执行一种数据保护方法。

该网络接口505用于与其它设备进行网络通信。本领域技术人员可以理解,图5中示出的结构,仅仅是与本申请方案相关的部分结构的框图,并不构成对本申请方案所应用于其上的计算机设备500的限定,具体的计算机设备500可以包括比图中所示更多或更少的部件,或者组合某些部件,或者具有不同的部件布置。

应当理解,在本申请实施例中,处理器502可以是中央处理单元(CentralProcessing Unit,CPU),该处理器502还可以是其他通用处理器、数字信号处理器(D迎italSigna l Proces sor,DSP)、专用集成电路(Application SpecificIntegrated Circuit,ASIC)、现成可编程门阵列(Field-Programmable GateArray,FPGA)或者其他可编程逻辑器件、分立门或者晶体管逻辑器件、分立硬件组件等。其中,通用处理器可以是微处理器或者该处理器也可以是任何常规的处理器等。

本领域普通技术人员可以理解的是实现上述实施例的方法中的全部或部分流程,是可以通过计算机程序来指令相关的硬件来完成。该计算机程序包括程序指令,计算机程序可存储于一存储介质中,该存储介质为计算机可读存储介质。该程序指令被该计算机系统中的至少一个处理器执行,以实现上述方法的实施例的流程步骤。

因此,本发明还提供一种存储介质。该存储介质可以为计算机可读存储介质。该存储介质存储有计算机程序,其中计算机程序包括程序指令,所述程序指令当被处理器执行时可实现上述的数据保护方法。

所述存储介质可以是U盘、移动硬盘、只读存储器(Read-0nly Memory,ROM)、磁碟或者光盘等各种可以存储程序代码的计算机可读存储介质。

本领域普通技术人员可以意识到,结合本文中所公开的实施例描述的各示例的单元及算法步骤,能够以电子硬件、计算机软件或者二者的结合来实现,为了清楚地说明硬件和软件的可互换性,在上述说明中已经按照功能一般性地描述了各示例的组成及步骤。这些功能究竟以硬件还是软件方式来执行,取决于技术方案的特定应用和设计约束条件。专业技术人员可以对每个特定的应用来使用不同方法来实现所描述的功能,但是这种实现不应认为超出本发明的范围。

在本发明所提供的几个实施例中,应该理解到,所揭露的装置和方法,可以通过其它的方式实现。例如,以上所描述的装置实施例仅仅是示意性的。例如,各个单元的划分,仅仅为一种逻辑功能划分,实际实现时可以有另外的划分方式。例如多个单元或组件可以结合或者可以集成到另一个系统,或一些特征可以忽略,或不执行。

本发明实施例方法中的步骤可以根据实际需要进行顺序调整、合并和删减。本发明实施例装置中的单元可以根据实际需要进行合并、划分和删减。另外,在本发明各个实施例中的各功能单元可以集成在一个处理单元中,也可以是各个单元单独物理存在,也可以是两个或两个以上单元集成在一个单元中。

该集成的单元如果以软件功能单元的形式实现并作为独立的产品销售或使用时,可以存储在一个存储介质中。基于这样的理解,本发明的技术方案本质上或者说对现有技术做出贡献的部分,或者该技术方案的全部或部分可以以软件产品的形式体现出来,该计算机软件产品存储在一个存储介质中,包括若干指令用以使得一台计算机设备(可以是个人计算机,终端,或者网络设备等)执行本发明各个实施例所述方法的全部或部分步骤。

上述仅以实施例来进一步说明本发明的技术内容,以便于读者更容易理解,但不代表本发明的实施方式仅限于此,任何依本发明所做的技术延伸或再创造,均受本发明的保护。本发明的保护范围以权利要求书为准。

13页详细技术资料下载
上一篇:一种医用注射器针头装配设备
下一篇:数据信号的裕量检测方法、装置及存储设备

网友询问留言

已有0条留言

还没有人留言评论。精彩留言会获得点赞!

精彩留言,会给你点赞!