双基本输入输出系统可信度量的方法、装置、计算机设备

文档序号:1816584 发布日期:2021-11-09 浏览:43次 >En<

阅读说明:本技术 双基本输入输出系统可信度量的方法、装置、计算机设备 (Method and device for measuring credibility of double basic input and output systems and computer equipment ) 是由 徐和亮 于 2021-08-25 设计创作,主要内容包括:本发明公开了一种双基本输入输出系统可信度量的方法、装置、计算机设备。其中,所述方法包括:按预设的时序要求,通过现场可编程逻辑门阵列对双基本输入输出系统中的串行外设接口的双基本输入输出系统的度量控制信号进行信号度量控制,和根据该进行的信号度量控制,通过现场可编程逻辑门阵列对该双基本输入输出系统中的串行外设接口的双基本输入输出系统的度量控制信号进行可信度量切换控制。通过上述方式,能够实现降低对双基本输入输出系统可信度量的响应反应延时,提高对双基本输入输出系统可信度量的效率。(The invention discloses a method, a device and computer equipment for measuring the credibility of a double-basic input-output system. Wherein the method comprises the following steps: according to the preset time sequence requirement, the measurement control signal of the double basic input and output system of the serial peripheral interface in the double basic input and output system is subjected to signal measurement control through the field programmable logic gate array, and the measurement control signal of the double basic input and output system of the serial peripheral interface in the double basic input and output system is subjected to credible measurement switching control through the field programmable logic gate array according to the signal measurement control. By the method, response delay of the double-basic input and output system credibility measurement can be reduced, and the efficiency of the double-basic input and output system credibility measurement is improved.)

双基本输入输出系统可信度量的方法、装置、计算机设备

技术领域

本发明涉及计算机技术领域,尤其涉及一种双基本输入输出系统可信度量的方法、装置、计算机设备。

背景技术

相关技术中,双BIOS(Basic Input Output System,基本输入输出系统)可信度量是安全领域的一个应用,随着信息安全可控平台的应用需求,需要在主机BIOS固件中就需要增加可信度量的信息,有利提升主机系统的信息安全。

现有的双基本输入输出系统可信度量的方案,为了信息安全的可靠性,在应用过程中,SOC Device(System on Chip Device,系统级芯片设备)需要对主机系统的BIOS固件进行访问认证,要分别对CPU1(central processing unit one,第一中央处理器)BIOS&CPU2(central processing unit two,第二中央处理器)BIOS进行可信度量;在进行双基本输入输出系统可信度量时,需要基于外部硬件线路,利用两组不同的SPI(SerialPeripheral Interface,串行外设接口)Switch(开关)IC(integrated circuit,集成电路)进行组合搭配,两组SPI Switch IC切换交叉进行,每次只允许度量一个BIOS ROM(Read-Only Memory,只读存储器),两个CPU BIOS固件度量完成,方可正常开机使用;其中,只要控制每次切换的Select(选择)信号,便可以实现,而且两次度量,彼此是互斥关系,只允许一组切换链路是通路的。

然而,现有的双基本输入输出系统可信度量的方案,由于需要通过基于外部硬件线路切换IC进行控制,导致对双基本输入输出系统可信度量的响应反应延时比较大,而且由于两次度量,彼此是互斥关系,只允许一组切换链路是通路,每次切换控制,两组切换链路都要控制,导致对双基本输入输出系统可信度量的效率一般。

发明内容

有鉴于此,本发明的目的在于提出一种双基本输入输出系统可信度量的方法、装置、计算机设备,能够实现降低对双基本输入输出系统可信度量的响应反应延时,提高对双基本输入输出系统可信度量的效率。

根据本发明的一个方面,提供一种双基本输入输出系统可信度量的方法,包括:按预设的时序要求,通过现场可编程逻辑门阵列对双基本输入输出系统中的串行外设接口的双基本输入输出系统的度量控制信号进行信号度量控制;根据所述进行的信号度量控制,通过现场可编程逻辑门阵列对所述双基本输入输出系统中的串行外设接口的双基本输入输出系统的度量控制信号进行可信度量切换控制。

其中,所述按预设的时序要求,通过现场可编程逻辑门阵列对双基本输入输出系统中的串行外设接口的双基本输入输出系统的度量控制信号进行信号度量控制,包括:采用对系统级芯片设备电源都正常输出后进行复位控制信号、双基本输入输出系统的度量控制信号、系统级芯片设备度量完成且输出后正常启动开机流程信号三组信号进行信号度量控制的方式,按预设的时序要求,通过现场可编程逻辑门阵列对双基本输入输出系统中的串行外设接口的双基本输入输出系统的度量控制信号进行信号度量控制。

其中,所述根据所述进行的信号度量控制,通过现场可编程逻辑门阵列对所述双基本输入输出系统中的串行外设接口的双基本输入输出系统的度量控制信号进行可信度量切换控制,包括:采用两次双基本输入输出系统的度量控制信号度量变量信号切换控制和根据所述两次度量控制信号度量变量信号切换控制进行切换控制串行外设接口信号的方式,通过现场可编程逻辑门阵列对所述双基本输入输出系统中的串行外设接口的双基本输入输出系统的度量控制信号进行可信度量切换控制。

其中,在所述根据所述进行的信号度量控制,通过现场可编程逻辑门阵列对所述双基本输入输出系统中的串行外设接口的双基本输入输出系统的度量控制信号进行可信度量切换控制之后,还包括:根据所述进行的可信度量切换控制,在现场可编程逻辑门阵列对所述双基本输入输出系统进度可信度量编辑过程中,对所关联代码进行代码波形仿真。

其中,所述根据所述进行的可信度量切换控制,在现场可编程逻辑门阵列对所述双基本输入输出系统进度可信度量编辑过程中,对所关联代码进行代码波形仿真,包括:根据所述进行的可信度量切换控制,采用预设的切换控制逻辑方式,在现场可编程逻辑门阵列对所述双基本输入输出系统进度可信度量编辑过程中,对所关联代码进行代码波形仿真。

根据本发明的另一个方面,提供一种双基本输入输出系统可信度量的装置,包括:度量控制模块和切换控制模块;所述度量控制模块,用于按预设的时序要求,通过现场可编程逻辑门阵列对双基本输入输出系统中的串行外设接口的双基本输入输出系统的度量控制信号进行信号度量控制;所述切换控制模块,用于根据所述进行的信号度量控制,通过现场可编程逻辑门阵列对所述双基本输入输出系统中的串行外设接口的双基本输入输出系统的度量控制信号进行可信度量切换控制。

其中,所述度量控制模块,具体用于:采用对系统级芯片设备电源都正常输出后进行复位控制信号、双基本输入输出系统的度量控制信号、系统级芯片设备度量完成且输出后正常启动开机流程信号三组信号进行信号度量控制的方式,按预设的时序要求,通过现场可编程逻辑门阵列对双基本输入输出系统中的串行外设接口的双基本输入输出系统的度量控制信号进行信号度量控制。

其中,所述切换控制模块,具体用于:采用两次双基本输入输出系统的度量控制信号度量变量信号切换控制和根据所述两次度量控制信号度量变量信号切换控制进行切换控制串行外设接口信号的方式,通过现场可编程逻辑门阵列对所述双基本输入输出系统中的串行外设接口的双基本输入输出系统的度量控制信号进行可信度量切换控制。

其中,所述双基本输入输出系统可信度量的装置,还包括:波形仿真模块;所述波形仿真模块,用于根据所述进行的可信度量切换控制,在现场可编程逻辑门阵列对所述双基本输入输出系统进度可信度量编辑过程中,对所关联代码进行代码波形仿真。

其中,所述波形仿真模块,具体用于:根据所述进行的可信度量切换控制,采用预设的切换控制逻辑方式,在现场可编程逻辑门阵列对所述双基本输入输出系统进度可信度量编辑过程中,对所关联代码进行代码波形仿真。

根据本发明的又一个方面,提供一种计算机设备,包括:至少一个处理器;以及,与所述至少一个处理器通信连接的存储器;其中,所述存储器存储有可被所述至少一个处理器执行的指令,所述指令被所述至少一个处理器执行,以使所述至少一个处理器能够执行如上述任一项所述的双基本输入输出系统可信度量的方法。

根据本发明的再一个方面,提供一种计算机可读存储介质,存储有计算机程序,所述计算机程序被处理器执行时实现如上述任一项所述的双基本输入输出系统可信度量的方法。

可以发现,以上方案,可以按预设的时序要求,通过现场可编程逻辑门阵列对双基本输入输出系统中的串行外设接口的双基本输入输出系统的度量控制信号进行信号度量控制,和可以根据该进行的信号度量控制,通过现场可编程逻辑门阵列对该双基本输入输出系统中的串行外设接口的双基本输入输出系统的度量控制信号进行可信度量切换控制,能够实现降低对双基本输入输出系统可信度量的响应反应延时,提高对双基本输入输出系统可信度量的效率。

进一步的,以上方案,可以采用对系统级芯片设备电源都正常输出后进行复位控制信号、双基本输入输出系统的度量控制信号、系统级芯片设备度量完成且输出后正常启动开机流程信号三组信号进行信号度量控制的方式,按预设的时序要求,通过现场可编程逻辑门阵列对双基本输入输出系统中的串行外设接口的双基本输入输出系统的度量控制信号进行信号度量控制,这样的好处是能够实现有利于现场可编程逻辑门阵列进行采样,无风险,正常度量开机。

进一步的,以上方案,可以采用两次双基本输入输出系统的度量控制信号度量变量信号切换控制和根据该两次度量控制信号度量变量信号切换控制进行切换控制串行外设接口信号的方式,通过现场可编程逻辑门阵列对该双基本输入输出系统中的串行外设接口的双基本输入输出系统的度量控制信号进行可信度量切换控制,这样的好处是由于在对双基本输入输出系统可信度量时,无需通过基于外部硬件线路切换集成电路进行控制,无需对两组切换链路都要控制,能够实现降低对双基本输入输出系统可信度量的响应反应延时,提高对双基本输入输出系统可信度量的效率。

进一步的,以上方案,可以根据该进行的可信度量切换控制,在现场可编程逻辑门阵列对该双基本输入输出系统进度可信度量编辑过程中,对所关联代码进行代码波形仿真,这样的好处是能够实现通过该进行的代码波形仿真,提高对该双基本输入输出系统可信度量的可操作性和可信度量的稳定性。

进一步的,以上方案,可以根据该进行的可信度量切换控制,采用预设的切换控制逻辑方式,在现场可编程逻辑门阵列对该双基本输入输出系统进度可信度量编辑过程中,对所关联代码进行代码波形仿真,这样的好处是能够实现通过该进行的代码波形仿真,提高对该双基本输入输出系统可信度量的可操作性和可信度量的稳定性。

附图说明

为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。

图1是本发明双基本输入输出系统可信度量的方法一实施例的流程示意图;

图2是本发明双基本输入输出系统可信度量的方法另一实施例的流程示意图;

图3是本发明双基本输入输出系统可信度量的装置一实施例的结构示意图;

图4是本发明双基本输入输出系统可信度量的装置另一实施例的结构示意图;

图5是本发明计算机设备一实施例的结构示意图。

具体实施方式

下面结合附图和实施例,对本发明作进一步的详细描述。特别指出的是,以下实施例仅用于说明本发明,但不对本发明的范围进行限定。同样的,以下实施例仅为本发明的部分实施例而非全部实施例,本领域普通技术人员在没有作出创造性劳动前提下所获得的所有其它实施例,都属于本发明保护的范围。

本发明提供一种双基本输入输出系统可信度量的方法,能够实现降低对双基本输入输出系统可信度量的响应反应延时,提高对双基本输入输出系统可信度量的效率。

请参见图1,图1是本发明双基本输入输出系统可信度量的方法一实施例的流程示意图。需注意的是,若有实质上相同的结果,本发明的方法并不以图1所示的流程顺序为限。如图1所示,该方法包括如下步骤:

S101:按预设的时序要求,通过FPGA(Field Programmable Gate Array,现场可编程逻辑门阵列)对双基本输入输出系统中的串行外设接口SPI的TCM_EN(双基本输入输出系统的度量控制信号)进行信号度量控制。

其中,该按预设的时序要求,通过现场可编程逻辑门阵列对双基本输入输出系统中的串行外设接口的双基本输入输出系统的度量控制信号进行信号度量控制,可以包括:

采用对SYS_RST_IN(系统级芯片设备电源都正常输出后进行复位控制)信号、双基本输入输出系统的度量控制TCM_EN信号、SYS_RST_OUT(系统级芯片设备度量完成且输出后正常启动开机流程)信号三组信号进行信号度量控制的方式,按预设的时序要求,通过现场可编程逻辑门阵列对双基本输入输出系统中的串行外设接口的双基本输入输出系统的度量控制信号进行信号度量控制,这样的好处是能够实现有利于现场可编程逻辑门阵列进行采样,无风险,正常度量开机。

S102:根据该进行的信号度量控制,通过现场可编程逻辑门阵列对该双基本输入输出系统中的串行外设接口的双基本输入输出系统的度量控制信号进行可信度量切换控制。

其中,该根据该进行的信号度量控制,通过现场可编程逻辑门阵列对该双基本输入输出系统中的串行外设接口的双基本输入输出系统的度量控制信号进行可信度量切换控制,可以包括:

采用两次双基本输入输出系统的度量控制信号度量FLAG(变量)信号切换控制和根据该两次度量控制信号度量变量信号切换控制进行切换控制串行外设接口信号的方式,通过现场可编程逻辑门阵列对该双基本输入输出系统中的串行外设接口的双基本输入输出系统的度量控制信号进行可信度量切换控制,这样的好处是由于在对双基本输入输出系统可信度量时,无需通过基于外部硬件线路切换集成电路进行控制,无需对两组切换链路都要控制,能够实现降低对双基本输入输出系统可信度量的响应反应延时,提高对双基本输入输出系统可信度量的效率。

其中,在该根据该进行的信号度量控制,通过现场可编程逻辑门阵列对该双基本输入输出系统中的串行外设接口的双基本输入输出系统的度量控制信号进行可信度量切换控制之后,还可以包括:

根据该进行的可信度量切换控制,在现场可编程逻辑门阵列对该双基本输入输出系统进度可信度量编辑过程中,对所关联代码进行代码波形仿真,这样的好处是能够实现通过该进行的代码波形仿真,提高对该双基本输入输出系统可信度量的可操作性和可信度量的稳定性。

可以发现,在本实施例中,可以按预设的时序要求,通过现场可编程逻辑门阵列对双基本输入输出系统中的串行外设接口的双基本输入输出系统的度量控制信号进行信号度量控制,和可以根据该进行的信号度量控制,通过现场可编程逻辑门阵列对该双基本输入输出系统中的串行外设接口的双基本输入输出系统的度量控制信号进行可信度量切换控制,能够实现降低对双基本输入输出系统可信度量的响应反应延时,提高对双基本输入输出系统可信度量的效率。

进一步的,在本实施例中,可以采用对系统级芯片设备电源都正常输出后进行复位控制信号、双基本输入输出系统的度量控制信号、系统级芯片设备度量完成且输出后正常启动开机流程信号三组信号进行信号度量控制的方式,按预设的时序要求,通过现场可编程逻辑门阵列对双基本输入输出系统中的串行外设接口的双基本输入输出系统的度量控制信号进行信号度量控制,这样的好处是能够实现有利于现场可编程逻辑门阵列进行采样,无风险,正常度量开机。

进一步的,在本实施例中,可以采用两次双基本输入输出系统的度量控制信号度量变量信号切换控制和根据该两次度量控制信号度量变量信号切换控制进行切换控制串行外设接口信号的方式,通过现场可编程逻辑门阵列对该双基本输入输出系统中的串行外设接口的双基本输入输出系统的度量控制信号进行可信度量切换控制,这样的好处是由于在对双基本输入输出系统可信度量时,无需通过基于外部硬件线路切换集成电路进行控制,无需对两组切换链路都要控制,能够实现降低对双基本输入输出系统可信度量的响应反应延时,提高对双基本输入输出系统可信度量的效率。

请参见图2,图2是本发明双基本输入输出系统可信度量的方法另一实施例的流程示意图。本实施例中,该方法包括以下步骤:

S201:按预设的时序要求,通过现场可编程逻辑门阵列对双基本输入输出系统中的串行外设接口的双基本输入输出系统的度量控制信号进行信号度量控制。

可如上S101所述,在此不作赘述。

S202:根据该进行的信号度量控制,通过现场可编程逻辑门阵列对该双基本输入输出系统中的串行外设接口的双基本输入输出系统的度量控制信号进行可信度量切换控制。

可如上S102所述,在此不作赘述。

S203:根据该进行的可信度量切换控制,在现场可编程逻辑门阵列对该双基本输入输出系统进度可信度量编辑过程中,对所关联代码进行代码波形仿真。

其中,该根据该进行的可信度量切换控制,在现场可编程逻辑门阵列对该双基本输入输出系统进度可信度量编辑过程中,对所关联代码进行代码波形仿真,可以包括:

根据该进行的可信度量切换控制,采用预设的切换控制逻辑方式,在现场可编程逻辑门阵列对该双基本输入输出系统进度可信度量编辑过程中,对所关联代码进行代码波形仿真,这样的好处是能够实现通过该进行的代码波形仿真,提高对该双基本输入输出系统可信度量的可操作性和可信度量的稳定性。

在本实施例中,该采用的预设的切换控制逻辑,可以包括:

1、当SYS_RST_IN、TCM_EN拉高时,首先将SOC Device SPI切到CPU1SPI ROM度量;

2、当CPU1 SPI ROM度量完成后FPGA检测到TCM_EN被SOC Device拉低时,将CPU1SPI切到CPU1 SPI ROM;

3、当FPGA检测到TCM_EN再次被SOC Device拉高时,将SOC Device SPI切到CPU2SPI ROM度量;

4、当CPU2 SPI ROM度量完成后,FPGA再次检测到TCM_EN被SOC Device拉低时,将CPU2 SPI切到CPU2 SPI ROM,此时度量完成。FPGA检测到SOC Device发出的SYS_RST_OUT被拉高。

在本实施例中,可以在度量CPU1 SPI ROM的T2-T3时段,仅CPU1 SPI ROM响应SOC卡SPI信号;在第一次度量完成后(即CPU1 SPI ROM度量),度量完成信号SMCARD_PWROK_OUTPUT拉高,CPU1 SPI对应CPU1 SPI ROM的响应,CPU2 SPI对应CPU2 SPI ROM的响应,SOC卡SPI没有对应到CPU1 SPI ROM与CPU2 SPI ROM,单次度量测试完成。

在本实施例中,可以在度量CPU1 SPI ROM的T2-T3时段,仅CPU1 SPI ROM响应SOC卡SPI信号;在度量CPU2 SPI ROM的T4-T5时段,仅CPU2 SPI ROM响应SOC卡SPI信号;在第2次度量完成后(即CPU2 SPI ROM度量),度量完成信号SMCARD_PWROK_OUTPUT拉高,CPU1 SPI对应CPU1 SPI ROM的响应,CPU2 SPI对应CPU2 SPI ROM的响应,SOC卡SPI没有对应到CPU1SPI ROM与CPU2 SPI ROM。

可以发现,在本实施例中,可以根据该进行的可信度量切换控制,在现场可编程逻辑门阵列对该双基本输入输出系统进度可信度量编辑过程中,对所关联代码进行代码波形仿真,这样的好处是能够实现通过该进行的代码波形仿真,提高对该双基本输入输出系统可信度量的可操作性和可信度量的稳定性。

进一步的,在本实施例中,可以根据该进行的可信度量切换控制,采用预设的切换控制逻辑方式,在现场可编程逻辑门阵列对该双基本输入输出系统进度可信度量编辑过程中,对所关联代码进行代码波形仿真,这样的好处是能够实现通过该进行的代码波形仿真,提高对该双基本输入输出系统可信度量的可操作性和可信度量的稳定性。

本发明还提供一种双基本输入输出系统可信度量的装置,能够实现降低对双基本输入输出系统可信度量的响应反应延时,提高对双基本输入输出系统可信度量的效率。

请参见图3,图3是本发明双基本输入输出系统可信度量的装置一实施例的结构示意图。本实施例中,该双基本输入输出系统可信度量的装置30包括度量控制模块31和切换控制模块32。

该度量控制模块31,用于按预设的时序要求,通过现场可编程逻辑门阵列对双基本输入输出系统中的串行外设接口的双基本输入输出系统的度量控制信号进行信号度量控制。

该切换控制模块32,用于根据该进行的信号度量控制,通过现场可编程逻辑门阵列对该双基本输入输出系统中的串行外设接口的双基本输入输出系统的度量控制信号进行可信度量切换控制。

可选地,该度量控制模块31,可以具体用于:

采用对系统级芯片设备电源都正常输出后进行复位控制信号、双基本输入输出系统的度量控制信号、系统级芯片设备度量完成且输出后正常启动开机流程信号三组信号进行信号度量控制的方式,按预设的时序要求,通过现场可编程逻辑门阵列对双基本输入输出系统中的串行外设接口的双基本输入输出系统的度量控制信号进行信号度量控制。

可选地,该切换控制模块32,可以具体用于:

采用两次双基本输入输出系统的度量控制信号度量变量信号切换控制和根据该两次度量控制信号度量变量信号切换控制进行切换控制串行外设接口信号的方式,通过现场可编程逻辑门阵列对该双基本输入输出系统中的串行外设接口的双基本输入输出系统的度量控制信号进行可信度量切换控制。

请参见图4,图4是本发明双基本输入输出系统可信度量的装置另一实施例的结构示意图。区别于上一实施例,本实施例所述双基本输入输出系统可信度量的装置40还包括波形仿真模块41。

该波形仿真模块41,用于根据该进行的可信度量切换控制,在现场可编程逻辑门阵列对该双基本输入输出系统进度可信度量编辑过程中,对所关联代码进行代码波形仿真。

可选地,该波形仿真模块41,可以具体用于:

根据该进行的可信度量切换控制,采用预设的切换控制逻辑方式,在现场可编程逻辑门阵列对该双基本输入输出系统进度可信度量编辑过程中,对所关联代码进行代码波形仿真。

该双基本输入输出系统可信度量的装置30/40的各个单元模块可分别执行上述方法实施例中对应步骤,故在此不对各单元模块进行赘述,详细请参见以上对应步骤的说明。

本发明又提供一种计算机设备,如图5所示,包括:至少一个处理器51;以及,与至少一个处理器51通信连接的存储器52;其中,存储器52存储有可被至少一个处理器51执行的指令,指令被至少一个处理器51执行,以使至少一个处理器51能够执行上述的双基本输入输出系统可信度量的方法。

其中,存储器52和处理器51采用总线方式连接,总线可以包括任意数量的互联的总线和桥,总线将一个或多个处理器51和存储器52的各种电路连接在一起。总线还可以将诸如外围设备、稳压器和功率管理电路等之类的各种其他电路连接在一起,这些都是本领域所公知的,因此,本文不再对其进行进一步描述。总线接口在总线和收发机之间提供接口。收发机可以是一个元件,也可以是多个元件,比如多个接收器和发送器,提供用于在传输介质上与各种其他装置通信的单元。经处理器51处理的数据通过天线在无线介质上进行传输,进一步,天线还接收数据并将数据传送给处理器51。

处理器51负责管理总线和通常的处理,还可以提供各种功能,包括定时,外围接口,电压调节、电源管理以及其他控制功能。而存储器52可以被用于存储处理器51在执行操作时所使用的数据。

本发明再提供一种计算机可读存储介质,存储有计算机程序。计算机程序被处理器执行时实现上述方法实施例。

可以发现,以上方案,可以按预设的时序要求,通过现场可编程逻辑门阵列对双基本输入输出系统中的串行外设接口的双基本输入输出系统的度量控制信号进行信号度量控制,和可以根据该进行的信号度量控制,通过现场可编程逻辑门阵列对该双基本输入输出系统中的串行外设接口的双基本输入输出系统的度量控制信号进行可信度量切换控制,能够实现降低对双基本输入输出系统可信度量的响应反应延时,提高对双基本输入输出系统可信度量的效率。

进一步的,以上方案,可以采用对系统级芯片设备电源都正常输出后进行复位控制信号、双基本输入输出系统的度量控制信号、系统级芯片设备度量完成且输出后正常启动开机流程信号三组信号进行信号度量控制的方式,按预设的时序要求,通过现场可编程逻辑门阵列对双基本输入输出系统中的串行外设接口的双基本输入输出系统的度量控制信号进行信号度量控制,这样的好处是能够实现有利于现场可编程逻辑门阵列进行采样,无风险,正常度量开机。

进一步的,以上方案,可以采用两次双基本输入输出系统的度量控制信号度量变量信号切换控制和根据该两次度量控制信号度量变量信号切换控制进行切换控制串行外设接口信号的方式,通过现场可编程逻辑门阵列对该双基本输入输出系统中的串行外设接口的双基本输入输出系统的度量控制信号进行可信度量切换控制,这样的好处是由于在对双基本输入输出系统可信度量时,无需通过基于外部硬件线路切换集成电路进行控制,无需对两组切换链路都要控制,能够实现降低对双基本输入输出系统可信度量的响应反应延时,提高对双基本输入输出系统可信度量的效率。

进一步的,以上方案,可以根据该进行的可信度量切换控制,在现场可编程逻辑门阵列对该双基本输入输出系统进度可信度量编辑过程中,对所关联代码进行代码波形仿真,这样的好处是能够实现通过该进行的代码波形仿真,提高对该双基本输入输出系统可信度量的可操作性和可信度量的稳定性。

进一步的,以上方案,可以根据该进行的可信度量切换控制,采用预设的切换控制逻辑方式,在现场可编程逻辑门阵列对该双基本输入输出系统进度可信度量编辑过程中,对所关联代码进行代码波形仿真,这样的好处是能够实现通过该进行的代码波形仿真,提高对该双基本输入输出系统可信度量的可操作性和可信度量的稳定性。

在本发明所提供的几个实施方式中,应该理解到,所揭露的系统,装置和方法,可以通过其它的方式实现。例如,以上所描述的装置实施方式仅仅是示意性的,例如,模块或单元的划分,仅仅为一种逻辑功能划分,实际实现时可以有另外的划分方式,例如多个单元或组件可以结合或者可以集成到另一个系统,或一些特征可以忽略,或不执行。另一点,所显示或讨论的相互之间的耦合或直接耦合或通信连接可以是通过一些接口,装置或单元的间接耦合或通信连接,可以是电性,机械或其它的形式。

作为分离部件说明的单元可以是或者也可以不是物理上分开的,作为单元显示的部件可以是或者也可以不是物理单元,即可以位于一个地方,或者也可以分布到多个网络单元上。可以根据实际的需要选择其中的部分或者全部单元来实现本实施方式方案的目的。

另外,在本发明各个实施方式中的各功能单元可以集成在一个处理单元中,也可以是各个单元单独物理存在,也可以两个或两个以上单元集成在一个单元中。上述集成的单元既可以采用硬件的形式实现,也可以采用软件功能单元的形式实现。

集成的单元如果以软件功能单元的形式实现并作为独立的产品销售或使用时,可以存储在一个计算机可读取存储介质中。基于这样的理解,本发明的技术方案本质上或者说对现有技术做出贡献的部分或者该技术方案的全部或部分可以以软件产品的形式体现出来,该计算机软件产品存储在一个存储介质中,包括若干指令用以使得一台计算机设备(可以是个人计算机,服务器,或者网络设备等)或处理器(processor)执行本发明各个实施方式方法的全部或部分步骤。而前述的存储介质包括:U盘、移动硬盘、只读存储器(ROM,Read-Only Memory)、随机存取存储器(RAM,Random Access Memory)、磁碟或者光盘等各种可以存储程序代码的介质。

以上所述仅为本发明的部分实施例,并非因此限制本发明的保护范围,凡是利用本发明说明书及附图内容所作的等效装置或等效流程变换,或直接或间接运用在其他相关的技术领域,均同理包括在本发明的专利保护范围内。

14页详细技术资料下载
上一篇:一种医用注射器针头装配设备
下一篇:一种用于模拟电路的防篡改可信系统

网友询问留言

已有0条留言

还没有人留言评论。精彩留言会获得点赞!

精彩留言,会给你点赞!

技术分类