硬件识别方法、装置、电子设备和计算机可读存储介质

文档序号:1952540 发布日期:2021-12-10 浏览:8次 >En<

阅读说明:本技术 硬件识别方法、装置、电子设备和计算机可读存储介质 (Hardware identification method and device, electronic equipment and computer readable storage medium ) 是由 宁新武 于 2021-09-16 设计创作,主要内容包括:本发明公开了一种硬件识别方法、装置、电子设备和计算机可读存储介质,该方法包括:所述内部上拉电阻和所述内部下拉电阻均处于悬空状态时,获取所述内部端口接收到的第一电平信号;所述内部上拉电阻处于导通状态时,获取所述内部端口接收到的第二电平信号;所述内部下拉电阻处于导通状态时,获取所述内部端口接收到的第三电平信号;根据所述第一电平信号、所述第二电平信号和所述第三电平信号,识别不同类型的硬件。该方法能够提升单个IO识别的硬件类型的数量,从而能够释放IO接口资源。(The invention discloses a hardware identification method, a hardware identification device, electronic equipment and a computer readable storage medium, wherein the method comprises the following steps: when the internal pull-up resistor and the internal pull-down resistor are both in a suspended state, acquiring a first level signal received by the internal port; when the internal pull-up resistor is in a conducting state, a second level signal received by the internal port is obtained; when the internal pull-down resistor is in a conducting state, a third level signal received by the internal port is obtained; and identifying different types of hardware according to the first level signal, the second level signal and the third level signal. The method can increase the number of the hardware types identified by a single IO, thereby releasing IO interface resources.)

硬件识别方法、装置、电子设备和计算机可读存储介质

技术领域

本发明实施例涉及硬件识别技术领域,尤其涉及一种硬件识别方法、装置、电子设备和计算机可读存储介质。

背景技术

终端设备的开发过程中,为了减小软件开发与维护的工作量,需要实现单套软件适配多种不同的硬件。通常采用数模转换器(Analog-to-Digital Converter)或者输入输出(Input Output)接口,或者两种组合的方式来识别硬件的类型。

现有技术中,采用ADC进行识别时,部分系统的ADC资源紧张,导致无法使用ADC进行硬件类型的识别,采用IO接口进行识别时,目前的单个IO接口只能实现两种硬件的识别,对于一些需要区分较多硬件状态时,会占用较多的IO接口资源。

发明内容

本公开提供了一种硬件识别方法、装置、电子设备和计算机可读存储介质,能够提升单个IO识别的硬件类型的数量,从而能够释放IO接口资源。

第一方面,本公开提供了一种硬件识别方法,应用于至少一个输入输出IO接口中,所述IO接口的内部端口通过内部上拉电阻与高电平电连接,所述内部端口也通过内部下拉电阻接地;

所述方法,包括:

所述内部上拉电阻和所述内部下拉电阻均处于悬空状态时,获取所述内部端口接收到的第一电平信号;

所述内部上拉电阻处于导通状态时,获取所述内部端口接收到的第二电平信号;

所述内部下拉电阻处于导通状态时,获取所述内部端口接收到的第三电平信号;

根据所述第一电平信号、所述第二电平信号和所述第三电平信号,识别不同类型的硬件。

可选的,所述根据所述第一电平信号、所述第二电平信号和所述第三电平信号,识别不同类型的硬件包括:

若所述第一电平信号、所述第二电平信号和所述第三电平信号均为低电平信号,识别第一类型硬件;

若所述第一电平信号和所述第三电平信号均为低电平信号,且所述第二电平信号为高电平信号,识别第二类型硬件;

若所述第一电平信号和所述第二电平信号均为高电平信号,且所述第三电平信号为低电平信号,识别第三类型硬件;

若所述第一电平信号、所述第二电平信号和所述第三电平信号均为高电平信号,识别第四类型硬件。

可选的,所述获取所述内部端口接收到的第一电平信号之前,还包括:

根据所述内部上拉电阻的阻值、所述内部下拉电阻的阻值和电平阈值范围,确定上拉电阻的目标阻值范围和下拉电阻的目标阻值范围;

从所述目标阻值范围内确定所述上拉电阻的目标阻值和所述下拉电阻的目标阻值;

基于所述上拉电阻的目标阻值和/或所述下拉电阻的目标值,与硬件类型的对应关系,针对不同类型的硬件设置对应阻值的上拉电阻和/或下拉电阻。

可选的,所述根据所述内部上拉电阻的阻值、所述内部下拉电阻的阻值和电平阈值范围,确定上拉电阻的目标阻值范围和下拉电阻的目标阻值范围包括:

根据所述内部上拉电阻的阻值和高电平阈值范围,确定所述下拉电阻的第一目标阻值范围;

根据所述内部上拉电阻的阻值和低电平阈值范围,确定所述下拉电阻的第二目标阻值范围;

根据所述内部下拉电阻的阻值和所述高电平阈值范围,确定所述上拉电阻的第三目标阻值范围;

根据所述内部下拉电阻的阻值和所述低电平阈值范围,确定所述上拉电阻的第四目标阻值范围。

可选的,所述根据所述内部上拉电阻的阻值和高电平阈值范围,确定所述下拉电阻的第一目标阻值范围之前,还包括:

根据高电平判断系数、系统电源和电压参数,确定所述高电平阈值范围;

根据低电平判断系数、所述系统电源和所述电压参数,确定所述低电平阈值范围。

可选的,所述根据高电平判断系数、系统电源和电压参数,确定所述高电平阈值范围包括:

根据所述高电平判断系数和所述系统电源的乘积,确定第一高电平阈值;

根据所述系统电源和所述电压参数的和,确定第二高电平阈值;

将大于等于所述第一高电平阈值且小于等于所述第二高电平阈值的阈值范围,确定为所述高电平阈值范围。

可选的,所述根据低电平判断系数、所述系统电源和所述电压参数,确定所述低电平阈值范围包括:

根据所述电压参数的负值,确定第一低电平阈值;

根据所述低电平判断系数和所述系统电源的乘积,确定第二低电平阈值;

将大于等于所述第一低电平阈值且小于等于所述第二低电平阈值的阈值范围,确定为所述低电平阈值范围

第二方面,本公开提供了一种硬件识别装置,应用于至少一个输入输出IO接口中,所述IO接口的内部端口通过内部上拉电阻与高电平电连接,所述内部端口也通过内部下拉电阻接地;

所述识别装置包括:

获取模块,用于所述内部上拉电阻和所述内部下拉电阻均处于悬空状态时,获取所述内部端口接收到的第一电平信号;所述内部上拉电阻处于导通状态时,获取所述内部端口接收到的第二电平信号;所述内部下拉电阻处于导通状态时,获取所述内部端口接收到的第三电平信号;

识别模块,用于根据所述第一电平信号、所述第二电平信号和所述第三电平信号,识别不同类型的硬件

第三方面,本公开提供了一种电子设备,包括存储器和处理器,所述存储器存储有计算机程序,所述处理器执行所述计算机程序时实现第一方面提供的任一种方法的步骤。

第四方面,本公开提供了一种计算机可读存储介质,其上存储有计算机程序,所述计算机程序被处理器执行时实现第一方面提供的任一种方法的步骤。

本公开提供的技术方案中,通过内部上拉电阻和内部下拉电阻均处于悬空状态时,获取内部端口接收到的第一电平信号;内部上拉电阻处于导通状态时,获取内部端口接收到的第二电平信号;内部下拉电阻处于导通状态时,获取内部端口接收到的第三电平信号;根据第一电平信号、第二电平信号和第三电平信号,识别不同类型的硬件,由于每个电平信号可能是高电平信号也可能是低电平信号,故而三个电平信号有八种可能的结果,每种可能性不同类型的硬件,因此,单个IO能够识别出多种不同类型的硬件,能够提升单个IO识别的硬件类型的数量,从而能够释放IO接口资源。

附图说明

此处的附图被并入说明书中并构成本说明书的一部分,示出了符合本公开的实施例,并与说明书一起用于解释本公开的原理。

为了更清楚地说明本公开实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,对于本领域普通技术人员而言,在不付出创造性劳动性的前提下,还可以根据这些附图获得其他的附图。

图1为本公开提供的一种应用场景的结构示意图;

图2为本公开提供的一种硬件识别方法的流程示意图;

图3为本公开提供的另一种硬件识别方法的流程示意图;

图4为本公开提供的又一种硬件识别方法的流程示意图;

图5为本公开提供的又一种硬件识别方法的流程示意图;

图6为本公开提供的又一种硬件识别方法的流程示意图;

图7为本公开提供的又一种硬件识别方法的流程示意图;

图8为本公开提供的又一种硬件识别方法的流程示意图;

图9为本公开提供的一种硬件识别装置的结构示意图;

图10为本公开提供的一种计算机设备的内部结构示意图。

具体实施方式

为了能够更清楚地理解本公开的上述目的、特征和优点,下面将对本公开的方案进行进一步描述。需要说明的是,在不冲突的情况下,本公开的实施例及实施例中的特征可以相互组合。

在下面的描述中阐述了很多具体细节以便于充分理解本公开,但本公开还可以采用其他不同于在此描述的方式来实施;显然,说明书中的实施例只是本公开的一部分实施例,而不是全部的实施例。

图1为本公开提供的一种应用场景的结构示意图,如图1所示,包括:一个IO接口10,IO接口10内部包括:内部端口A、内部上拉电阻Ru和内部下拉电阻Rd。

其中,内部端口A通过内部上拉电阻Ru与高电平Vcc电连接,内部端口A也通过内部下拉电阻Rd接地。

软件通过IO接口与硬件电连接,IO接口与软件连接的端口即为内部端口A,与硬件电连接的端口为外部端口B。内部端口A依次通过内部上拉电阻Ru和第一开关K1与高电平Vcc电连接,内部端口A依次通过内部下拉电阻Rd和第二开关K2接地。通过控制第一开关K1和第二开关K2的通断状态,可以改变内部上拉电阻Ru和内部下拉电阻Rd的状态,例如,第一开关K1断开时,内部上拉电阻Ru处于悬空状态,第一开关K1导通时,内部端口A和高电平Vcc导通,内部上拉电阻Ru处于导通状态;第二开关K2断开时,内部下拉电阻Rd处于悬空状态,第二开关K2导通时,内部端口A和地导通,内部下拉电阻Rd处于导通状态。

硬件的外围电路设置有上拉电阻R1和/或下拉电阻R2,硬件与IO接口电连接后,如图1所示,外部端口B通过上拉电阻R1与高电平Vcc电连接,和/或外部端口B通过下拉电阻R2接地。

需要说明的是,图1仅示例性展示了硬件的外围电路设置有上拉电阻R1和下拉电阻R2,在其他实施方式中,还可以是设置有上拉电阻R1,或者设置有下拉电阻R2。

还需要说明的是,图1仅示例性展示了包括一个IO接口的应用场景,在其他应用场景中,还可以是包括多个IO接口,每个IO接口的结构与如图1所示的结构相同。

图2为本公开提供的一种硬件识别方法的流程示意图,图2所示的实施例应用于图1所示的IO接口中,如图2所示,方法的具体步骤包括:

S101,所述内部上拉电阻和所述内部下拉电阻均处于悬空状态时,获取所述内部端口接收到的第一电平信号。

示例性的,如图1所示,控制断开第一开关K1和第二开关K2,使得内部上拉电阻Ru与高电平Vcc断开,内部下拉电阻Rd与地断开,即内部上拉电阻Ru和内部下拉电阻Rd均处于悬空状态。

在内部上拉电阻Ru和内部下拉电阻Rd均处于悬空状态下,若硬件的外围电路仅设置有上拉电阻R1,由于上拉电阻R1与高电平Vcc导通,因此内部端口A处的电压被拉升至高电平,即内部端口A接收到的第一电平信号为高电平信号。若硬件的外围电路仅设置有下拉电阻R2,由于下拉电阻R2接地,因此内部端口A处的电压被拉至低电平,即内部端口A接收到的第一电平信号为低电平信号。

S103,所述内部上拉电阻处于导通状态时,获取所述内部端口接收到的第二电平信号。

示例性的,如图1所示,导通第一开关K1且断开第二开关K2,使得内部上拉电阻Ru与高电平Vcc导通,内部下拉电阻Rd与地断开,即内部上拉电阻Ru处于导通状态,内部下拉电阻Rd均处于悬空状态。

在内部上拉电阻Ru处于导通状态,且内部下拉电阻Rd均处于悬空状态下,若硬件的外围电路仅设置有上拉电阻R1,此时,上拉电阻R1与内部上拉电阻Ru均与高电平Vcc导通,内部端口A处的电压被拉升至高电平,即内部端口A接收到的第二电平信号为高电平信号。若硬件的外围电路仅设置有下拉电阻R2,此时,高电平信号依次通过内部上拉电阻Ru和下拉电阻R2释放至地,内部端口A处的电压取决于下拉电阻R2的阻值和内部上拉电阻Ru的阻值,即内部端口A接收到的第二电平信号可能为低电平信号也可能为高电平信号。

S105,所述内部下拉电阻处于导通状态时,获取所述内部端口接收到的第三电平信号。

示例性的,如图1所示,控制断开第一开关K1且导通第二开关K2,使得内部上拉电阻Ru与高电平Vcc断开,内部下拉电阻Rd与地导通,即内部上拉电阻Ru处于悬空状态,内部下拉电阻Rd均处于导通状态。

在内部上拉电阻Ru处于悬空状态,且内部下拉电阻Rd均处于导通状态下,若硬件的外围电路仅设置有上拉电阻R1,此时,高电平信号依次通过上拉电阻R1和内部下拉电阻Rd释放至地,内部端口A处的电压取决于上拉电阻R1的阻值和内部下拉电阻Rd的阻值,即内部端口A接收到的第三电平信号可能为低电平信号也可能为高电平信号。若硬件的外围电路仅设置有下拉电阻R2,此时,下拉电阻R2和内部下拉电阻Rd均接地,内部端口A处的电压被拉至低电平,即内部端口A接收到的第三电平信号为低电平信号。

S107,根据所述第一电平信号、所述第二电平信号和所述第三电平信号,识别不同类型的硬件。

基于上述分析,第一电平信号、第二电平信号和第三电平信号均可以为低电平信号或者高电平信号,则第一电平信号、第二电平信号和第三电平信号组成的结果存在八种可能,基于单个IO可以识别出八种不同的结果,每个结果对应一个类型的硬件,显然单个IO可以识别出多种不同类型的硬件。

本实施例中,通过内部上拉电阻和内部下拉电阻均处于悬空状态时,获取内部端口接收到的第一电平信号;内部上拉电阻处于导通状态时,获取内部端口接收到的第二电平信号;内部下拉电阻处于导通状态时,获取内部端口接收到的第三电平信号;根据第一电平信号、第二电平信号和第三电平信号,识别不同类型的硬件,由于每个电平信号可能是高电平信号也可能是低电平信号,故而三个电平信号有八种可能的结果,每种可能性不同类型的硬件,因此,单个IO能够识别出多种不同类型的硬件,能够提升单个IO识别的硬件类型的数量,从而能够释放IO接口资源。

图3为本公开提供的另一种硬件识别方法的流程示意图,图3为图2所示实施例的基础上,执行S107时的一种可能的实现方式的具体描述,如下:

S1071,若所述第一电平信号、所述第二电平信号和所述第三电平信号均为低电平信号,识别第一类型硬件。

若第一电平信号为低电平信号,则确定硬件的外围电路中设置有下拉电阻,或者设置有下拉电阻和上拉电阻,若第三电平信号为低电平信号,确定外围电路中设置有下拉电路。若第二电平信号为低电平信号,则确定出该下拉电阻的阻值满足低电平信号的条件。基于此,可以确定出该类型的硬件的外围电路中设置有满足低电平信号条件的下拉电阻,将此种类型的硬件作为第一类型硬件,故而能够识别出第一类型硬件。

S1072,若所述第一电平信号和所述第三电平信号均为低电平信号,且所述第二电平信号为高电平信号,识别第二类型硬件。

若第一电平信号为低电平信号,则确定硬件的外围电路中设置有下拉电阻,或者设置有下拉电阻和上拉电阻,若第三电平信号为低电平信号,确定外围电路中设置有下拉电阻。若第二电平信号为高电平信号,则确定出该下拉电阻的阻值满足高电平信号的条件。基于此,可以确定出该类型的硬件的外围电路中设置有满足高电平信号条件的下拉电阻,将此种类型的硬件作为第二类型硬件,故而能够识别出第二类型硬件。

S1073,若所述第一电平信号和所述第二电平信号均为高电平信号,且所述第三电平信号为低电平信号,识别第三类型硬件。

若第一电平信号为高电平信号,则确定硬件的外围电路中设置有上拉电阻,或者设置有下拉电阻和上拉电阻,若第二电平信号为高电平信号,确定外围电路中设置有上拉电阻。若第三电平信号为低电平信号,则确定出该上拉电阻的阻值满足低电平信号的条件。基于此,可以确定出该类型的硬件的外围电路中设置有满足低电平信号条件的上拉电阻,将此种类型的硬件作为第三类型硬件,故而能够识别出第三类型硬件。

S1074,若所述第一电平信号、所述第二电平信号和所述第三电平信号均为高电平信号,识别第四类型硬件。

若第一电平信号为高电平信号,则确定硬件的外围电路中设置有上拉电阻,或者设置有下拉电阻和上拉电阻,若第二电平信号为高电平信号,确定外围电路中设置有上拉电阻。若第三电平信号为高电平信号,则确定出该上拉电阻的阻值满足高电平信号的条件。基于此,可以确定出该类型的硬件的外围电路中设置有满足高电平信号条件的上拉电阻,将此种类型的硬件作为第四类型硬件,故而能够识别出第四类型硬件。

本实施例仅示例性给出了通过三个电平信号识别出设置有上拉电阻或下拉电阻的硬件的四种类型,在其他实施方式中,还可以通过三个电平信号识别出设置有上拉电阻和下拉电阻硬件的多种类型。

本实施例中,通过根据若第一电平信号、第二电平信号和第三电平信号均为低电平信号,识别第一类型硬件;若第一电平信号和第三电平信号均为低电平信号,且第二电平信号为高电平信号,识别第二类型硬件;若第一电平信号和第二电平信号均为高电平信号,且第三电平信号为低电平信号,识别第三类型硬件;若第一电平信号、第二电平信号和第三电平信号均为高电平信号,识别第四类型硬件,能够基于三个电平信号识别出至少四种不同类型的硬件。

图4为本公开提供的又一种硬件识别方法的流程示意图,图4为图2所示实施例的基础上,执行S101之前,还包括:

S201,根据所述内部上拉电阻的阻值、所述内部下拉电阻的阻值和电平阈值范围,确定上拉电阻的目标阻值范围和下拉电阻的目标阻值范围。

作为S201的一种可能的实现方式的具体描述,如图5所示:

S2011,根据所述内部上拉电阻的阻值和高电平阈值范围,确定所述下拉电阻的第一目标阻值范围。

基于上述实施例,内部上拉电阻处于导通状态下,若硬件的外围电路仅设置有下拉电阻R2,内部端口A处的电压Ua=Vcc*R2(Ru+R2)。示例性的,高电平阈值范围为[VH1,VH2],根据如下公式确定第一目标阻值范围:

VH1≤Vcc*R2(Ru+R2)≤VH2

求解上述不等式,可以得到第一目标阻值范围。

S2012,根据所述内部上拉电阻的阻值和低电平阈值范围,确定所述下拉电阻的第二目标阻值范围。

基于上述实施例,示例性的,低电平阈值范围为[VL1,VL2],根据如下公式确定第二目标阻值范围:

VL1≤Vcc*R2(Ru+R2)≤VL2

求解上述不等式,可以得到第二目标阻值范围。

S2013,根据所述内部下拉电阻的阻值和所述高电平阈值范围,确定所述上拉电阻的第三目标阻值范围。

基于上述实施例,内部下拉电阻均处于导通状态下,若硬件的外围电路仅设置有上拉电阻R1,内部端口A处的电压Ua=Vcc*R1(Rd+R1)。

示例性的,高电平阈值范围为[VH1,VH2],根据如下公式确定第三目标阻值范围:

VH1≤Vcc*R1(Rd+R1)≤VH2

求解上述不等式,可以得到第三目标阻值范围。

S2014,根据所述内部下拉电阻的阻值和所述低电平阈值范围,确定所述上拉电阻的第四目标阻值范围。

基于上述实施例,示例性的,低电平阈值范围为[VL1,VL2],根据如下公式确定第四目标阻值范围:

VL1≤Vcc*R1(Rd+R1)≤VL2

求解上述不等式,可以得到第四目标阻值范围。

下面给出一个具体的实施例:

假设IO接口中,内部上拉电阻Ru=20K,内部下拉电阻Rd=20K,高电平阈值范围为[1.26V,2.1V],低电平阈值范围为[-0.3V,0.54V],系统电源Vcc=1.8V。基于1.26V≤1.8*R2(R2+20)≤2.1V,确定出第一目标阻值范围R2≥46.7K;基于-0.3V≤1.8*R2(R2+20)≤0.54V,确定出第二目标阻值范围R2≤8.57K;基于1.26V≤1.8*R1(R1+20)≤2.1V,确定出第三目标阻值范围R1≥46.7K;基于-0.3V≤1.8*R1(R1+20)≤0.54V,确定出第四目标阻值范围R2≤8.57K。

S203,从所述目标阻值范围内确定所述上拉电阻的目标阻值和所述下拉电阻的目标阻值。

示例性的,基于上述实施例,在第一目标阻值范围R2≥46.7K内,任意确定一个阻值作为下拉电阻的目标阻值,例如,下拉电阻的目标阻值为46.7K;在第二目标阻值范围R2≤8.57K内,任意确定一个阻值作为下拉电阻的另一个目标阻值,例如,下拉电阻的另一个目标阻值为8.57K。在第三目标阻值范围R1≥46.7K内,任意确定一个阻值作为上拉电阻的目标阻值,例如,上拉电阻的目标阻值为46.7K;在第四目标阻值范围R2≤8.57K内,任意确定一个阻值作为上拉电阻的另一个目标阻值,例如,上拉电阻的另一个目标阻值8.57K。

S205,基于所述上拉电阻的目标阻值和/或所述下拉电阻的目标值,与硬件类型的对应关系,针对不同类型的硬件设置对应阻值的上拉电阻和/或下拉电阻。

示例性的,基于上述实施例,建立阻值为8.57K的下拉电阻与第一类型硬件的对应关系,阻值为46.7K的下拉电阻与第二类型硬件的对应关系,阻值为8.57K的上拉电阻与第三类型硬件的对应关系,阻值为46.7K的上拉电阻与第四类型硬件的对应关系。基于上述的对应关系,将阻值为8.57K的下拉电阻设置于第一类型硬件的外围电路,将阻值为46.7K的下拉电阻设置于第二类型硬件外围电路,将阻值为8.57K的上拉电阻设置于第三类型硬件的外围电路,将阻值为46.7K的上拉电阻设置于第四类型硬件的外围电路。

本实施例中,通过根据内部上拉电阻的阻值、内部下拉电阻的阻值和电平阈值范围,确定上拉电阻的目标阻值范围和下拉电阻的目标阻值范围;从目标阻值范围内确定上拉电阻的目标阻值和下拉电阻的目标阻值;基于上拉电阻的目标阻值和/或下拉电阻的目标值,与硬件类型的对应关系,针对不同类型的硬件设置对应阻值的上拉电阻和/或下拉电阻,能够针对不同类型的硬件设置不同阻值的上拉电阻和/或下拉电阻,确保不同类型的硬件能够被单个IO接口识别。

图6为本公开提供的又一种硬件识别方法的流程示意图,图6为图5所示实施例的基础上,执行S2011之前,还包括:

S301,根据高电平判断系数、系统电源和电压参数,确定所述高电平阈值范围。

作为执行S301时的一种可能的实现方式的具体描述,如图7所示:

S3011,根据所述高电平判断系数和所述系统电源的乘积,确定第一高电平阈值。

示例性的,根据高电平判断系数m,系统电源Vcc,基于如下公式,确定第一高电平阈值VH1:

VH1=m*Vcc

例如,系统电源Vcc=1.8V,高电平判断系数m=0.7,根据上述公式确定出第一高电平阈值VH1=1.26V。

S3012,根据所述系统电源和所述电压参数的和,确定第二高电平阈值。

示例性的,根据系统电源Vcc和电压参数ΔV,基于如下公式确定第二高电平阈值VH2:

VH1=Vcc+ΔV

例如,基于上述实施例,电压参数ΔV=0.3V,根据上述公式确定出第二高电平阈值VH2=2.1V。

S3013,将大于等于所述第一高电平阈值且小于等于所述第二高电平阈值的阈值范围,确定为所述高电平阈值范围。

示例性的,基于上述实施例,高电平阈值范围可以为[1.26V,2.1V]。

S303,根据低电平判断系数、所述系统电源和所述电压参数,确定所述低电平阈值范围。

作为执行S303时的一种可能的实现方式的具体描述,如图8所示:

S3031,根据所述电压参数的负值,确定第一低电平阈值。

示例性的,将根据电压参数的负值-ΔV确定为第一低电平阈值VL1。例如,电压参数ΔV=0.3V,第一高电平阈值VL1=-0.3V。

S3032,根据所述低电平判断系数和所述系统电源的乘积,确定第二低电平阈值。

示例性的,根据低电平判断系数n,系统电源Vcc,基于如下公式,确定第二低电平阈值VL2:

VL2=n*Vcc

例如,系统电源Vcc=1.8V,低电平判断系数n=0.3,根据上述公式确定出第二低电平阈值VL2=0.54V。

S3033,将大于等于所述第一低电平阈值且小于等于所述第二低电平阈值的阈值范围,确定为所述低电平阈值范围。

示例性的,基于上述实施例,低电平阈值范围可以为[-0.3V,0.54V]。

本公开还提供了一种硬件识别装置,图9为本公开提供的一种硬件识别装置的结构示意图,图9所示的实施例应用于图1所示的IO接口中,如图9所示,硬件识别装置100包括:

获取模块110,用于所述内部上拉电阻和所述内部下拉电阻均处于悬空状态时,获取所述内部端口接收到的第一电平信号;所述内部上拉电阻处于导通状态时,获取所述内部端口接收到的第二电平信号;所述内部下拉电阻处于导通状态时,获取所述内部端口接收到的第三电平信号。

识别模块120,用于根据所述第一电平信号、所述第二电平信号和所述第三电平信号,识别不同类型的硬件。

可选的,识别模块120,进一步用于若所述第一电平信号、所述第二电平信号和所述第三电平信号均为低电平信号,识别第一类型硬件;若所述第一电平信号和所述第三电平信号均为低电平信号,且所述第二电平信号为高电平信号,识别第二类型硬件;若所述第一电平信号和所述第二电平信号均为高电平信号,且所述第三电平信号为低电平信号,识别第三类型硬件;若所述第一电平信号、所述第二电平信号和所述第三电平信号均为高电平信号,识别第四类型硬件。

可选的,硬件识别装置100,还包括:

确定模块,用于根据所述内部上拉电阻的阻值、所述内部下拉电阻的阻值和电平阈值范围,确定上拉电阻的目标阻值范围和下拉电阻的目标阻值范围;从所述目标阻值范围内确定所述上拉电阻的目标阻值和所述下拉电阻的目标阻值。

设置模块,用于基于所述上拉电阻的目标阻值和/或所述下拉电阻的目标值,与硬件类型的对应关系,针对不同类型的硬件设置对应阻值的上拉电阻和/或下拉电阻。

可选的,确定模块,进一步用于根据所述内部上拉电阻的阻值和高电平阈值范围,确定所述下拉电阻的第一目标阻值范围;根据所述内部上拉电阻的阻值和低电平阈值范围,确定所述下拉电阻的第二目标阻值范围;根据所述内部下拉电阻的阻值和所述高电平阈值范围,确定所述上拉电阻的第三目标阻值范围;根据所述内部下拉电阻的阻值和所述低电平阈值范围,确定所述上拉电阻的第四目标阻值范围。

可选的,确定模块,还用于根据高电平判断系数、系统电源和电压参数,确定所述高电平阈值范围;根据低电平判断系数、所述系统电源和所述电压参数,确定所述低电平阈值范围。

可选的,确定模块,进一步用于根据所述高电平判断系数和所述系统电源的乘积,确定第一高电平阈值;根据所述系统电源和所述电压参数的和,确定第二高电平阈值;将大于等于所述第一高电平阈值且小于等于所述第二高电平阈值的阈值范围,确定为所述高电平阈值范围。

可选的,确定模块,进一步用于根据所述电压参数的负值,确定第一低电平阈值;根据所述低电平判断系数和所述系统电源的乘积,确定第二低电平阈值;将大于等于所述第一低电平阈值且小于等于所述第二低电平阈值的阈值范围,确定为所述低电平阈值范围。

本实施例提供的硬件识别装置,用于执行上述任一方法实施例的步骤,具备方法实施例具有的技术方案和技术效果,这里不再赘述。

本发明实施例还提供了一种计算机设备,该计算机设备可以是终端,其内部结构图可以如图10所示。该计算机设备包括通过系统总线连接的处理器、存储器、通信接口、显示屏和输入装置。其中,该计算机设备的处理器用于提供计算和控制能力。该计算机设备的存储器包括非易失性存储介质、内存储器。该非易失性存储介质存储有操作系统和计算机程序。该内存储器为非易失性存储介质中的操作系统和计算机程序的运行提供环境。该计算机设备的通信接口用于与外部的终端进行有线或无线方式的通信,无线方式可通过WIFI、运营商网络、近场通信(NFC)或其他技术实现。该计算机程序被处理器执行时以实现一种定制应用的切换方法。该计算机设备的显示屏可以是液晶显示屏或者电子墨水显示屏,该计算机设备的输入装置可以是显示屏上覆盖的触摸层,也可以是计算机设备外壳上设置的按键、轨迹球或触控板,还可以是外接的键盘、触控板或鼠标等。

本领域技术人员可以理解,图10中示出的结构,仅仅是与本申请方案相关的部分结构的框图,并不构成对本申请方案所应用于其上的计算机设备的限定,具体的计算机设备可以包括比图中所示更多或更少的部件,或者组合某些部件,或者具有不同的部件布置。

在一个实施例中,本申请提供的硬件识别装置可以实现为一种计算机程序的形式,计算机程序可在如图10所示的计算机设备上运行。计算机设备的存储器中可存储组成该切换装置的各个程序模块,比如,图9所示的获取模块110和识别模块120。各个程序模块构成的计算机程序使得处理器执行上述各方法实施例中的步骤。

例如,图10所示的计算机设备可以通过如图9所示的硬件识别装置中的获取模块110执行步骤S101、S103和S105。计算机设备可通过识别模块120执行步骤S107。

本发明实施例还提供了一种电子设备,包括存储器和处理器,该存储器存储有计算机程序,该处理器执行计算机程序时实现以下步骤:

S101,所述内部上拉电阻和所述内部下拉电阻均处于悬空状态时,获取所述内部端口接收到的第一电平信号。

S103,所述内部上拉电阻处于导通状态时,获取所述内部端口接收到的第二电平信号。

S105,所述内部下拉电阻处于导通状态时,获取所述内部端口接收到的第三电平信号。

S107,根据所述第一电平信号、所述第二电平信号和所述第三电平信号,识别不同类型的硬件。

在一个实施例中,处理器执行计算机程序时还实现以下步骤:

S1071,若所述第一电平信号、所述第二电平信号和所述第三电平信号均为低电平信号,识别第一类型硬件。

S1072,若所述第一电平信号和所述第三电平信号均为低电平信号,且所述第二电平信号为高电平信号,识别第二类型硬件。

S1073,若所述第一电平信号和所述第二电平信号均为高电平信号,且所述第三电平信号为低电平信号,识别第三类型硬件。

S1074,若所述第一电平信号、所述第二电平信号和所述第三电平信号均为高电平信号,识别第四类型硬件。

在一个实施例中,处理器执行计算机程序时还实现以下步骤:

S201,根据所述内部上拉电阻的阻值、所述内部下拉电阻的阻值和电平阈值范围,确定上拉电阻的目标阻值范围和下拉电阻的目标阻值范围。

S203,从所述目标阻值范围内确定所述上拉电阻的目标阻值和所述下拉电阻的目标阻值。

S205,基于所述上拉电阻的目标阻值和/或所述下拉电阻的目标值,与硬件类型的对应关系,针对不同类型的硬件设置对应阻值的上拉电阻和/或下拉电阻。

在一个实施例中,处理器执行计算机程序时还实现以下步骤:

S2011,根据所述内部上拉电阻的阻值和高电平阈值范围,确定所述下拉电阻的第一目标阻值范围。

S2012,根据所述内部上拉电阻的阻值和低电平阈值范围,确定所述下拉电阻的第二目标阻值范围。

S2013,根据所述内部下拉电阻的阻值和所述高电平阈值范围,确定所述上拉电阻的第三目标阻值范围。

S2014,根据所述内部下拉电阻的阻值和所述低电平阈值范围,确定所述上拉电阻的第四目标阻值范围。

在一个实施例中,处理器执行计算机程序时还实现以下步骤:

S301,根据高电平判断系数、系统电源和电压参数,确定所述高电平阈值范围。

S303,根据低电平判断系数、所述系统电源和所述电压参数,确定所述低电平阈值范围。

在一个实施例中,处理器执行计算机程序时还实现以下步骤:

S3011,根据所述高电平判断系数和所述系统电源的乘积,确定第一高电平阈值。

S3012,根据所述系统电源和所述电压参数的和,确定第二高电平阈值。

S3013,将大于等于所述第一高电平阈值且小于等于所述第二高电平阈值的阈值范围,确定为所述高电平阈值范围。

在一个实施例中,处理器执行计算机程序时还实现以下步骤:

S3031,根据所述电压参数的负值,确定第一低电平阈值。

S3032,根据所述低电平判断系数和所述系统电源的乘积,确定第二低电平阈值。

S3033,将大于等于所述第一低电平阈值且小于等于所述第二低电平阈值的阈值范围,确定为所述低电平阈值范围。

本实施例提供的技术方案中,通过内部上拉电阻和内部下拉电阻均处于悬空状态时,获取内部端口接收到的第一电平信号;内部上拉电阻处于导通状态时,获取内部端口接收到的第二电平信号;内部下拉电阻处于导通状态时,获取内部端口接收到的第三电平信号;根据第一电平信号、第二电平信号和第三电平信号,识别不同类型的硬件,由于每个电平信号可能是高电平信号也可能是低电平信号,故而三个电平信号有八种可能的结果,每种可能性不同类型的硬件,因此,单个IO能够识别出多种不同类型的硬件,能够提升单个IO识别的硬件类型的数量,从而能够释放IO接口资源。

本发明实施例还提供了一种计算机可读存储介质,其上存储有计算机程序,计算机程序被处理器执行时实现以下步骤:

S101,所述内部上拉电阻和所述内部下拉电阻均处于悬空状态时,获取所述内部端口接收到的第一电平信号。

S103,所述内部上拉电阻处于导通状态时,获取所述内部端口接收到的第二电平信号。

S105,所述内部下拉电阻处于导通状态时,获取所述内部端口接收到的第三电平信号。

S107,根据所述第一电平信号、所述第二电平信号和所述第三电平信号,识别不同类型的硬件。

在一个实施例中,处理器执行计算机程序时还实现以下步骤:

S1071,若所述第一电平信号、所述第二电平信号和所述第三电平信号均为低电平信号,识别第一类型硬件。

S1072,若所述第一电平信号和所述第三电平信号均为低电平信号,且所述第二电平信号为高电平信号,识别第二类型硬件。

S1073,若所述第一电平信号和所述第二电平信号均为高电平信号,且所述第三电平信号为低电平信号,识别第三类型硬件。

S1074,若所述第一电平信号、所述第二电平信号和所述第三电平信号均为高电平信号,识别第四类型硬件。

在一个实施例中,处理器执行计算机程序时还实现以下步骤:

S201,根据所述内部上拉电阻的阻值、所述内部下拉电阻的阻值和电平阈值范围,确定上拉电阻的目标阻值范围和下拉电阻的目标阻值范围。

S203,从所述目标阻值范围内确定所述上拉电阻的目标阻值和所述下拉电阻的目标阻值。

S205,基于所述上拉电阻的目标阻值和/或所述下拉电阻的目标值,与硬件类型的对应关系,针对不同类型的硬件设置对应阻值的上拉电阻和/或下拉电阻。

在一个实施例中,处理器执行计算机程序时还实现以下步骤:

S2011,根据所述内部上拉电阻的阻值和高电平阈值范围,确定所述下拉电阻的第一目标阻值范围。

S2012,根据所述内部上拉电阻的阻值和低电平阈值范围,确定所述下拉电阻的第二目标阻值范围。

S2013,根据所述内部下拉电阻的阻值和所述高电平阈值范围,确定所述上拉电阻的第三目标阻值范围。

S2014,根据所述内部下拉电阻的阻值和所述低电平阈值范围,确定所述上拉电阻的第四目标阻值范围。

在一个实施例中,处理器执行计算机程序时还实现以下步骤:

S301,根据高电平判断系数、系统电源和电压参数,确定所述高电平阈值范围。

S303,根据低电平判断系数、所述系统电源和所述电压参数,确定所述低电平阈值范围。

在一个实施例中,处理器执行计算机程序时还实现以下步骤:

S3011,根据所述高电平判断系数和所述系统电源的乘积,确定第一高电平阈值。

S3012,根据所述系统电源和所述电压参数的和,确定第二高电平阈值。

S3013,将大于等于所述第一高电平阈值且小于等于所述第二高电平阈值的阈值范围,确定为所述高电平阈值范围。

在一个实施例中,处理器执行计算机程序时还实现以下步骤:

S3031,根据所述电压参数的负值,确定第一低电平阈值。

S3032,根据所述低电平判断系数和所述系统电源的乘积,确定第二低电平阈值。

S3033,将大于等于所述第一低电平阈值且小于等于所述第二低电平阈值的阈值范围,确定为所述低电平阈值范围。

本发明实施例提供的技术方案中,通过内部上拉电阻和内部下拉电阻均处于悬空状态时,获取内部端口接收到的第一电平信号;内部上拉电阻处于导通状态时,获取内部端口接收到的第二电平信号;内部下拉电阻处于导通状态时,获取内部端口接收到的第三电平信号;根据第一电平信号、第二电平信号和第三电平信号,识别不同类型的硬件,由于每个电平信号可能是高电平信号也可能是低电平信号,故而三个电平信号有八种可能的结果,每种可能性不同类型的硬件,因此,单个IO能够识别出多种不同类型的硬件,能够提升单个IO识别的硬件类型的数量,从而能够释放IO接口资源。

本领域普通技术人员可以理解实现上述实施例方法中的全部或部分流程,是可以通过计算机程序来指令相关的硬件来完成,所述的计算机程序可存储于一非易失性计算机可读取存储介质中,该计算机程序在执行时,可包括如上述各方法的实施例的流程。其中,本申请所提供的各实施例中所使用的对存储器、数据库或其它介质的任何引用,均可包括非易失性和易失性存储器中的至少一种。非易失性存储器可包括只读存储器(Read-OnlyMemory,ROM)、磁带、软盘、闪存或光存储器等。易失性存储器可包括随机存取存储器(Random AccessMemory,RAM)或者外部高速缓冲存储器。作为说明而非局限,RAM以多种形式可得,比如静态随机存取存储器(Static Random AccessMemory,SRAM)和动态随机存取存储器(Dynamic Random AccessMemory,DRAM)等。

以上实施例的各技术特征可以进行任意组合,为使描述简洁,未对上述实施例中的各技术特征所有可能的组合进行描述,然而,只要这些技术特征的组合不存在矛盾,都应当认为是本说明书记载的范围。

以上所述实施例仅表达了本申请的几种实施方式,其描述较为具体和详细,但并不能因此而理解为对发明专利范围的限制。应当指出的是,对于本领域的普通技术人员来说,在不脱离本申请构思的前提下,还可以做出若干变形和改进,这些都属于本申请的保护范围。因此,本申请专利的保护范围应以所附权利要求为准。

需要说明的是,在本文中,诸如“第一”和“第二”等之类的关系术语仅仅用来将一个实体或者操作与另一个实体或操作区分开来,而不一定要求或者暗示这些实体或操作之间存在任何这种实际的关系或者顺序。而且,术语“包括”、“包含”或者其任何其他变体意在涵盖非排他性的包含,从而使得包括一系列要素的过程、方法、物品或者设备不仅包括那些要素,而且还包括没有明确列出的其他要素,或者是还包括为这种过程、方法、物品或者设备所固有的要素。在没有更多限制的情况下,由语句“包括一个…”限定的要素,并不排除在包括所述要素的过程、方法、物品或者设备中还存在另外的相同要素。

以上所述仅是本公开的具体实施方式,使本领域技术人员能够理解或实现本公开。对这些实施例的多种修改对本领域的技术人员来说将是显而易见的,本文中所定义的一般原理可以在不脱离本公开的精神或范围的情况下,在其它实施例中实现。因此,本公开将不会被限制于本文所述的这些实施例,而是要符合与本文所公开的原理和新颖特点相一致的最宽的范围。

25页详细技术资料下载
上一篇:一种医用注射器针头装配设备
下一篇:基于PCIe的高速实时传输系统

网友询问留言

已有0条留言

还没有人留言评论。精彩留言会获得点赞!

精彩留言,会给你点赞!