数据通信装置和数据通信模块

文档序号:48896 发布日期:2021-09-28 浏览:19次 >En<

阅读说明:本技术 数据通信装置和数据通信模块 (Data communication device and data communication module ) 是由 中牟田和周 新富雄二 松村哲 松村俊树 松山觉 于 2021-03-25 设计创作,主要内容包括:提供一种数据通信装置和数据通信模块,在能够进行设备的小型化的同时能够进行提高了便利性的数据的读出。数据通信装置(10)具备:固定值存储部(101),存储固定值;接收数据存储部(102),存储通过总线(111)输入的接收数据;输出数据存储部(103),存储输出数据;比较判定部(104),输出表示固定值和接收数据的值的比较判定结果的比较判定结果信号;数据输出部(105),具有将输出数据输出到总线(111)的第1状态和不将输出数据输出到总线(111)的第2状态;指令解释部(108),基于指令而输出数据输出控制信号;输出控制部(106),基于比较判定结果信号和数据输出控制信号而输出用于将数据输出部(105)控制为第1状态或第2状态的控制信号。(Provided are a data communication device and a data communication module, which can read out data with improved convenience while reducing the size of the device. A data communication device (10) is provided with: a fixed value storage unit (101) that stores a fixed value; a received data storage unit (102) that stores received data input via a bus (111); an output data storage unit (103) for storing output data; a comparison determination unit (104) that outputs a comparison determination result signal indicating a comparison determination result of a fixed value and a value of received data; a data output unit (105) having a 1 st state in which output data is output to the bus (111) and a 2 nd state in which output data is not output to the bus (111); an instruction interpretation unit (108) that outputs a data output control signal based on an instruction; and an output control unit (106) that outputs a control signal for controlling the data output unit (105) to the 1 st state or the 2 nd state, based on the comparison determination result signal and the data output control signal.)

数据通信装置和数据通信模块

技术领域

本发明涉及数据通信装置以及数据通信模块。

背景技术

在半导体装置中,通过在多个设备间进行数据的收发,从而能够进行使多个设备协作的信息处理。在该情况下的信息处理中,将多个设备与共同的串行总线连接,并通过串行总线进行数据的收发。作为使用了串行总线的收发方式的一个例子,有时使用I2C(Inter-Integrated Circuit,集成电路间)这样的方式。在专利文献1中公开了如下的半导体装置,即,在I2C,通过对存储在非易失性存储电路的设备地址和经由串行总线输入的外部识别信息进行比较,从而对各设备中的数据的读出以及写入进行控制。

在先技术文献

专利文献

专利文献1:日本特开2002-236611号公报

在多个设备中,存在使用如下结构的情况,即,设备地址在各设备间是共同的。在该情况下,因为设备地址是共同的,所以在使用一个设备地址访问各设备而读出数据的情况下,会从各设备同时进行输出,产生信号的冲突。

作为用于避免产生信号的冲突的方法,可考虑从外部端子对与串行总线相连的输出缓存器电路进行控制,由此阻止从无需读出的设备的输出。但是,基于端子数的增加所造成的电路面积的增大、从外部对输出缓存器电路的控制信号进行输入的控制方面的便利性这样的观点,难以积极采用该方法。

发明内容

发明要解决的课题

本发明是鉴于这样的情形而完成的,其目的在于,提供一种在能够进行设备的小型化的同时能够简化系统结构而进行数据的读出的数据通信装置。

用于解决课题的技术方案

本发明的一个方面涉及的数据通信装置具备:固定值存储部,对固定值进行存储;接收数据存储部,对通过总线输入的接收数据进行存储;输出数据存储部,对输出数据进行存储;比较判定部,输出比较判定结果信号,该比较判定结果信号表示存储在固定值存储部的固定值和存储在接收数据存储部的接收数据的值的比较判定结果;数据输出部,具有将输出数据输出到总线的第1状态和不将输出数据输出到总线的第2状态;指令解释部,基于通过总线输入的指令,输出用于对是将输出数据输出到总线还是不将输出数据输出到总线进行控制的数据输出控制信号;以及输出控制部,基于比较判定结果信号和数据输出控制信号,输出用于将数据输出部控制为第1状态或第2状态的控制信号。

发明效果

根据本发明,可提供一种在能够进行设备的小型化的同时能够进行提高了便利性的数据的读出的数据通信装置。

附图说明

图1是示出第1实施方式涉及的数据通信装置的结构的框图。

图2是示出第1实施方式涉及的数据通信装置中的比较判定部的处理的流程图。

图3是对输入到第1实施方式涉及的数据通信装置的指令进行说明的图。

图4是示出第1实施方式涉及的数据通信装置的输出控制部中的处理的流程图。

图5是示出第1实施方式涉及的数据通信装置的输出控制部和数据输出部的一个例子的电路图。

图6是示出第1实施方式涉及的数据通信装置的输出控制部和数据输出部的另一个例子的电路图。

图7是示出第1实施方式涉及的数据通信装置中的处理的流程图。

图8是示出第2实施方式涉及的数据通信模块的结构的框图。

图9是对第2实施方式涉及的数据通信装置中的比较判定结果信号进行说明的图。

附图标记说明

10、10A、10B:数据通信装置,80:数据通信模块,101:固定值存储部,102:接收数据存储部,103:输出数据存储部,104:比较判定部,105:数据输出部,106:输出控制部,107:设备地址存储部,108:指令解释部,109:串行数据线,110:串行时钟线,111:总线。

具体实施方式

以下,参照附图对本发明的实施方式进行详细地说明。另外,对相同的要素标注相同的附图标记,并尽量省略重复的说明。

参照图1对第1实施方式进行说明。在图1中,示出第1实施方式涉及的数据通信装置10的框图。数据通信装置10具备固定值存储部101、接收数据存储部102、输出数据存储部103、比较判定部104、数据输出部105、输出控制部106、设备地址存储部107以及指令解释部108。

数据通信装置10与具有串行数据线109以及串行时钟线110的总线111连接。数据通信装置10例如像I2C那样通过双线式总线写入数据或读出数据,由此进行双向的通信。另外,数据通信装置10可以遵循I2C,或者也可以遵循其它通信方式。

数据通信装置10是其数据通信被与总线111连接的主设备(未图示)控制的从设备。

在固定值存储部101中存储固定值,该固定值用于数据通信装置10的数据通信的控制。例如,固定值是具有16比特的长度的值。固定值存储部101例如为电子熔断器(eFuse),从外部通过电信号写入固定值,由此对固定值进行存储。也可以是,固定值存储部101为金属(metal),通过物理处理写入固定值,由此对固定值进行存储。或者,固定值存储部101也可以通过从逻辑电路输出的信号对固定值进行存储。固定值存储部101也能够称为固定值寄存器。

在接收数据存储部102中存储接收数据,该接收数据用于数据通信装置10的数据通信的控制。接收数据是通过串行数据线109输入的数据。接收数据具有与固定值对应的长度。接收数据存储部102是数据通信装置10上的存储器等可改写的存储区域。

在输出数据存储部103中存储从数据通信装置10输出的数据。来自数据通信装置10的输出数据是在数据通信装置10内部的处理电路(未图示)中进行了处理的数据。输出数据存储部103是数据通信装置10上的存储器等可改写的存储区域。

比较判定部104是输出比较判定结果信号的电路,该比较判定结果信号表示存储在固定值存储部101的固定值和存储在接收数据存储部102的接收数据的比较判定结果。比较判定部104能够与固定值存储部101、接收数据存储部102以及后述的输出控制部106进行信号的收发。

比较判定部104具有比较电路1041以及结果保存部1043。

比较电路1041具有比较控制电路1042。比较电路1041以及比较控制电路1042是进行基于固定值以及接收数据的逻辑运算的逻辑电路。比较电路1041从固定值存储部101获取固定值。比较电路1041从接收数据存储部102获取接收数据。比较电路1041进行固定值和接收数据的比较。

比较电路1041将比较判定结果输出到结果保存部1043。比较判定结果例如是如下的信号,即,1表示一致,0表示不一致。比较控制电路1042在比较电路1041进行比较时对比较的过程进行控制。关于比较控制电路1042,将在后面叙述。

结果保存部1043获取来自比较电路1041的比较判定结果并进行存储。结果保存部1043是数据通信装置10上的存储器等可改写的存储区域。结果保存部1043若被输入复位信号(reset signal),则将比较判定结果作为给定的初始值(例如,1)而进行存储。

比较判定部104基于存储在结果保存部1043的比较判定结果将比较判定结果信号输出到后述的输出控制部106。

数据输出部105是能够将存储在输出数据存储部103的输出数据输出到串行数据线109的电路。数据输出部105具有将输出数据输出到串行数据线109的第1状态和不将输出数据输出到串行数据线109的第2状态。在第1状态下,数据通信装置10成为能够进行数据的读出的状态。在第2状态下,数据通信装置10成为不能进行数据的读出的状态。

数据输出部105从输出数据存储部103获取输出数据。数据输出部105从输出控制部106被输入控制信号,并基于控制信号而切换第1状态和第2状态。

输出控制部106是如下的电路,即,基于来自比较判定部104的比较判定结果信号和从后述的指令解释部108输出的数据输出控制信号,将控制信号输出到数据输出部105。

在设备地址存储部107中存储设备地址,该设备地址为使主设备识别数据通信装置10而使用。数据通信装置10例如被主设备指定数据通信装置10的设备地址,从而能够在与主设备之间进行数据通信。

指令解释部108解释从主设备输入的指令。指令解释部108从设备地址存储部107获取设备地址,并判断是否为指定数据通信装置10的指令。指令解释部108基于指令而将对接收数据的写入进行控制的数据接收控制信号发送到接收数据存储部102。指令解释部108基于指令而将数据输出控制信号发送到输出控制部106。此外,指令解释部108能够进行关于数据通信装置10中的其它处理的指令的解释。

串行数据线109是对包含接收数据的写入数据或包含输出数据的读出数据进行交换的通信路径。

串行时钟线110是从主设备向数据通信装置10供给时钟信号的通信路径。总线111包含串行数据线109以及串行时钟线110。

参照图2对数据通信装置10中的比较处理进行说明。在此,设固定值以及接收数据分别已存储在固定值存储部101以及接收数据存储部102。

在步骤S201中,比较电路1041从固定值存储部101读出并获取固定值。在步骤S202中,比较电路1041从接收数据存储部102读出并获取接收数据。

在步骤S203中,比较电路1041对接收数据的高位8比特的比特值(第1部分)和固定值的高位8比特的比特值(第2部分)进行比较。

在步骤S204中,比较控制电路1042判断固定值和接收数据各自的高位8比特的比特值是否一致。若在步骤S204中进行了否定判断,则返回到步骤S202。

若在步骤S204中进行了肯定判断,则在步骤S205中,比较电路1041对接收数据各自的低位8比特的比特值(第3部分)和固定值的低位8比特的比特值(第4部分)进行比较。

在步骤S206中,比较控制电路1042判断固定值和接收数据各自的低位8比特是否一致。

若在步骤S206中进行了肯定判断,则在步骤S207中,比较电路1041向结果保存部1043输出表示固定值和接收数据一致的比较判定结果。

若在步骤S206中进行了否定判断,则在步骤S208中,比较电路1041向结果保存部1043输出表示固定值和接收数据不一致的比较判定结果。

在步骤S209中,在结果保存部1043中存储比较判定结果。

在步骤S210中,比较判定部104基于比较判定结果而输出比较判定结果信号。

参照图3至图6对数据的读出指令以及第1状态和第2状态的切换进行说明。

在图3中,示出通过串行数据线109从主设备向数据通信装置10供给的读出指令以及从指令解释部108输出的数据输出控制信号。

读出指令具有:指令开始信号,表示指令的开始;指令帧,指定数据通信装置10的设备地址并指定读出或写入;数据帧,包含来自数据通信装置10的输出数据;以及指令结束信号,表示指令的结束。此外,数据输出控制信号只在数据输出期间(读出期间)之间成为0。

参照图4所示的流程图对由数据输出部105以及输出控制部106所执行的处理进行说明。

在图4中,在步骤S401中,输出控制部106获取比较判定结果信号以及数据输出控制信号。

在步骤S402中,输出控制部106判断比较判定结果信号是否表示一致,且数据输出控制信号是否为表示输出的信号。

若在步骤S402中进行了肯定判断,则在步骤S403中,输出控制部106将数据输出部105控制为能够进行数据读出的状态。在步骤S404中,数据输出部105对输出数据进行输出。

若在步骤S402中进行了否定判断,则在步骤S405中,输出控制部106将数据输出部105控制为不能进行数据读出的状态。此时,不进行输出数据的输出。

参照图5以及图6对数据输出部105以及输出控制部106的更具体的例子进行说明。图5是数据通信装置10的数据输出部105以及输出控制部106的一个例子。作为输出控制部106而设置选择器501。作为数据输出部105而设置输出缓存器502。

在选择器501,从比较判定部104被输入比较判定结果信号。此外,在选择器501被输入数据输出控制信号以及表示1的被固定的信号。选择器501若从比较判定部104被输入1,则将数据输出控制信号作为控制信号进行输出。选择器501若从比较判定部104被输入0,则将表示1的信号作为控制信号进行输出。

输出缓存器502具有输入输出控制端子5021。输入输出控制端子5021使要输入到输出缓存器502的信号反转。在输出缓存器502,从输出数据存储部103被输入输出数据。

输出缓存器502在输入到输入输出控制端子5021的控制信号为0的情况下,信号被反转而成为1,成为对输出数据进行输出的第1状态。在第1状态下,输出缓存器502将输出数据输出到串行数据线109。在第1状态下,数据通信装置10以能够进行通过串行数据线109输出数据的读出的状态而动作。

输出缓存器502在输入到输入输出控制端子5021的控制信号为1的情况下,信号被反转而成为0,成为不对输出数据进行输出的第2状态。在第2状态下,数据通信装置10以不能进行读出的状态而动作。

在固定值存储部101的固定值和接收数据存储部102的接收数据一致的情况下,比较判定结果信号为1。此时,从选择器501输出数据输出控制信号。数据输出控制信号只在数据输出期间成为0。因而,在控制信号成为0的数据输出期间,输出缓存器502成为第1状态。此外,在数据输出期间以外的期间,输出缓存器502成为第2状态。由此,能够进行数据的读出。

在固定值存储部101的固定值和接收数据存储部102的接收数据不一致的情况下,比较判定结果信号为0。因而,选择器501作为控制信号而输出表示1的信号。控制信号与数据输出控制信号无关,为1,因此输出缓存器502为第2状态。因而,此时,数据通信装置10与数据输出控制信号无关,保持不能进行读出的状态。

图6是数据通信装置10的数据输出部105以及输出控制部106的一个例子。作为输出控制部106而设置“与”(AND)电路601以及“非”(NOT)电路603。作为数据输出部105而设置输出缓存器602。

在“与”电路601,被输入来自比较判定部104的比较判定结果信号和通过“非”电路603而被反转的数据输出控制信号。

“与”电路601获得比较判定结果信号和被反转的数据输出控制信号的逻辑和,仅在两者为1的情况下,将表示1的信号作为控制信号进行输出。在其它情况下,将表示0的信号作为控制信号进行输出。即,仅在固定值存储部101的固定值和接收数据存储部102的接收数据一致,且数据输出控制信号为数据输出期间的情况下,输出表示1的控制信号。

输出缓存器602具有输入输出控制端子6021。在输出缓存器602,控制信号不被反转而通过输入输出控制端子6021输入。在输出缓存器602,从输出数据存储部103被输入输出数据。

在控制信号为1的情况下,输出缓存器602成为对输出数据进行输出的第1状态。在第1状态下,数据通信装置10以能够进行读出的状态而动作。

在控制信号为0的情况下,输出缓存器602成为不对输出数据进行输出的第2状态。在第2状态下,数据通信装置10以不能进行读出的状态而动作。

在比较判定结果信号为1的情况下,输出缓存器602根据数据输出控制信号而切换第1状态和第2状态。由此,与输出缓存器502同样地,能够从数据通信装置10进行数据的读出。

在比较判定结果信号为0的情况下,输出缓存器602与数据输出控制信号无关,为第2状态。此时,数据通信装置10与数据输出控制信号无关,保持不能进行读出的状态。

另外,在图5以及图6中使用的信号的说明是一个例子,并不限定于在此示出的值。

参照图7的流程图对向接收数据存储部102写入接收数据时的数据通信装置10中的处理进行说明。另外,在此,设根据由指令解释部108对通过串行数据线109输入的指令进行解释的结果而选择了对接收数据进行更新的处理。

在步骤S701中,接收数据存储部102对接收数据的高位8比特的比特值(第1部分)进行更新并进行存储。

在步骤S702中,比较电路1041从固定值存储部101获取固定值。在步骤S703中,比较电路1041获取接收数据的高位8比特。

在步骤S704中,对固定值的高位8比特的比特值(第2部分)和接收数据的高位8比特的比特值进行比较。

在步骤S705中,比较控制电路1042判断固定值和接收数据各自的高位8比特的比特值是否一致。

在步骤S705中进行了肯定判断的情况下,在步骤S706中,比较控制电路1042判断是否未发生向接收数据存储部102以外的写入、从数据通信装置10的读出或错误。

在步骤S706中进行了肯定判断的情况下,在步骤S707中,输出数据存储部103对接收数据的低位8比特的比特值(第3部分)进行更新并进行存储。

在步骤S705、S706中进行了否定判断的情况下,低位8比特不被更新。在该情况下,在数据通信装置10中重新进行从步骤S701起的处理。

由此,能够防止如下那样的误动作,即,在按照决定的过程以外的过程接收到数据的情况下,基于固定值和接收数据进行固定值和接收数据的比较的结果是比较判定部104输出的比较判定结果信号变化,从而意外地引起从能够读出的状态向不能读出的状态的过渡或者与此相反的过渡。

对第2实施方式进行说明。在第2实施方式以后,省略关于与第1实施方式共同的事项的记述,仅对不同点进行说明。特别是,关于基于同样的结构的同样的作用效果,将不在每个实施方式中逐次提及。在图8中示出第2实施方式涉及的数据通信模块80的框图。

数据通信模块80具备数据通信装置10、10A以及10B。数据通信装置10是在第1实施方式中说明的数据通信装置10。数据通信装置10A是与数据通信装置10同样的结构,具有固定值存储部101A~指令解释部108A。数据通信装置10B也与数据通信装置10A同样地具有固定值存储部101B~指令解释部108B。

数据通信装置10、10A以及10B与具有串行数据线109以及串行时钟线110的总线111连接。

数据通信装置10、10A以及10B具有相同的设备地址。也就是说,在设备地址存储部107、107A以及107B中存储相同的设备地址。

数据通信装置10、10A以及10B分别具有不同的固定值。也就是说,在固定值存储部101、101A以及101B存储不同的固定值。具体地,在固定值存储部101中存储第1固定值。在固定值存储部101A中存储第2固定值。在固定值存储部101B中存储第3固定值。

数据通信装置10、10A以及10B连接于相同的总线111。因为设备地址是共同的,所以在主设备等外部设备(未图示)指定某个设备地址并写入接收数据的情况下,数据通信装置10、10A以及10B全部被选择并被写入接收数据。

数据通信装置10、10A以及10B通过各自的比较判定部104、104A、104B进行各自的固定值和接收数据的比较,并输出比较判定结果信号。各自的数据输出部105、105A、105B基于比较判定结果信号被输出控制部106、106A、106B控制。

至于是将数据通信装置10、10A、10B各自设为能够进行写入以及读出的状态,还是设为仅能够进行写入的状态,能够使得接收数据与数据通信装置10、10A、10B各自的固定值对应而进行设定。

图9是示出按接收数据分类的、数据通信装置10、10A、10B的状态的切换的图。

图9具有装置名称、初始值、接收数据A、接收数据B、接收数据C的各项目。所谓初始值,例如在数据通信模块80的电源断开而进行重新启动的情况下,是输入了复位信号时的状态。关于复位信号,还存在接受来自主设备的指令而进行输入的情况。接收数据A是与存储在固定值存储部101A的固定值一致的接收数据被写入到各数据通信装置的情况。接收数据B是与存储在固定值存储部101B的固定值一致的接收数据被写入到各数据通信装置的情况。接收数据C是与存储在固定值存储部101的固定值一致的接收数据被写入到各数据通信装置的情况。

在读出或写入之后,比较判定结果信号表示为(1)或(0)。在此,各数据通信装置在比较判定结果信号为1时成为能够进行写入以及读出的状态,在比较判定结果信号为0时成为仅能够进行写入的状态。

例如,在初始值的情况下,结果保存部1043作为给定的初始值而将比较判定结果存储为:使比较判定部104输出1作为比较判定结果信号。此外,数据通信装置10A、10B的结果保存部作为初始值而将比较判定结果存储为:使比较判定部104A、104B输出0作为比较判定结果信号。此时,仅能从数据通信装置10进行数据的读取,因此在总线111中,读出的数据不会冲突。

在作为接收数据而接收数据B被写入到数据通信装置10、10A以及10B的情况下,数据通信装置10以及10A因为各固定值和接收数据B不一致,所以成为仅能进行写入的状态。仅数据通信装置10B成为能够进行写入以及读出的状态。因而,不产生总线111中的数据的冲突。在写入接收数据A以及接收数据C的情况下也是同样的。

以上,对本发明的例示性的实施方式进行了说明。第1实施方式涉及的数据通信装置10具备:固定值存储部101,对固定值进行存储;接收数据存储部102,对通过总线111输入的接收数据进行存储;输出数据存储部103,对输出数据进行存储;比较判定部104,输出比较判定结果信号,该比较判定结果信号表示存储在固定值存储部101的固定值和存储在接收数据存储部102的接收数据的值的比较判定结果;数据输出部105,具有将输出数据输出到总线111的第1状态和不将输出数据输出到总线111的第2状态;指令解释部108,基于通过总线111输入的指令,输出用于对是将输出数据输出到总线111还是不将输出数据输出到总线111进行控制的数据输出控制信号;以及输出控制部106,基于比较判定结果信号和数据输出控制信号,输出用于将数据输出部105控制为第1状态或第2状态的控制信号。

由此,通过对接收数据进行改写,从而能够对基于接收数据和固定值的比较判定结果的、从数据通信装置10的输出状态进行切换。更具体地,数据通信装置10通过使用与数据输出控制信号独立地输入那样的接收数据来生成控制信号,从而能够对能够读出数据的状态和不能读出数据的状态进行切换。接收数据通过总线111输入,因此数据通信装置10无需用于切换状态的端子,能够小型化。此外,接收数据的切换能够通过总线111来进行,无需额外的控制单元,因此能够简化系统结构。

此外,在数据通信装置10中,比较判定部104具备:比较电路1041,对固定值的比特值和接收数据的比特值进行比较并输出比较判定结果;以及结果保存部1043,存储比较判定结果,基于存储在结果保存部1043的比较判定结果而输出比较判定结果信号。由此,无需始终进行比较处理。

此外,在数据通信装置10中,若在结果保存部1043被输入复位信号,则结果保存部1043将比较判定结果更新为给定的初始值并进行存储。由此,例如能够预先设定通电复位的情况下的动作。

此外,在数据通信装置10中,比较电路1041还具备比较控制电路1042,比较控制电路1042对第1部分进行存储,该第1部分是通过总线111写入的接收数据的比特值的一部分,进行比较第2部分和第1部分的第1比较处理,该第2部分是处于与第1部分对应的位置的固定值的比特值,在第1比较处理之后对第3部分进行存储,该第3部分是通过总线111写入的接收数据的第1部分以外的比特值,进行比较第4部分和第3部分的第2比较处理,该第4部分是处于与第3部分对应的位置的固定值的比特值,比较电路1041基于第1比较处理以及第2比较处理的结果,输出比较判定结果。

由此,能够防止如下那样的误动作,即,在按照决定的过程以外的过程接收到数据的情况下,进行固定值和接收数据的比较的结果是比较判定部104输出的比较判定结果信号变化,从而意外地引起向能够读出的状态的过渡或者与此相反的过渡。

第2实施方式涉及的数据通信模块具备数据通信装置10(第1数据通信装置)以及数据通信装置10A(第2数据通信装置),数据通信装置10以及数据通信装置10A连接于相同的总线111,并具有用于识别对输出数据进行输出的设备的相同的设备地址,数据通信装置10的固定值是第1固定值,数据通信装置10A的固定值是与第1固定值不同的第2固定值,数据通信装置10的接收数据存储部102和数据通信装置10A的接收数据存储部102A构成为从总线111接收相同的接收数据。

通过将输入到数据通信装置10以及数据通信装置10A的接收数据设为与第1固定值或第2固定值一致那样的值,从而数据通信装置10以及数据通信装置10A的状态切换为能够进行写入以及读出的状态或仅能够进行写入的状态。由此,仅能从与接收数据对应的数据通信装置进行数据的读取,因此在总线111中,读出的数据不会冲突。因而,数据通信模块80能够使用数据通信装置10、10A进行从具有相同的设备地址的多个设备单独地读出值那样的动作。因为使用了数据通信装置10、10A,所以还能够进行模块的小型化以及系统结构的简化。

另外,以上说明的各实施方式用于使本发明容易理解,并非用于对本发明进行限定解释。本发明能够在不脱离其主旨的情况下进行变更/改良,并且其等价物也包含于本发明。即,本领域技术人员对各实施方式适当地施加了设计变更的方式,只要具备本发明的特征,就也包含于本发明的范围。例如,各实施方式具备的各要素及其配置、条件等并不限定于例示的内容,能够适当地进行变更。此外,各实施方式为例示,能够进行在不同的实施方式中示出的结构的部分置换或组合,这是不言而喻的,它们只要包含本发明的特征,就也包含于本发明的范围。

21页详细技术资料下载
上一篇:一种医用注射器针头装配设备
下一篇:存储集成芯片及其通信方法、封装结构及封装方法

网友询问留言

已有0条留言

还没有人留言评论。精彩留言会获得点赞!

精彩留言,会给你点赞!