位线预充电技术

文档序号:9844 发布日期:2021-09-17 浏览:31次 >En<

阅读说明:本技术 位线预充电技术 (Bit line precharge techniques ) 是由 R·K·西索迪亚 D·辛格 Y·V·雷迪 于 2021-03-16 设计创作,主要内容包括:本发明题为“位线预充电技术”。本文所述的各种具体实施涉及一种具有位单元阵列的设备,该位单元阵列能够经由字线以及包括未选择位线和选定位线的位线访问。该位单元阵列中的每个位单元能够经由该字线的选定字线和该位线的该选定位线来选择。该设备可包括预充电电路,该预充电电路被配置为在该选定字线上的字线信号到达之前选择性地对该未选择位线和该选定位线预充电。(The invention provides a bit line precharge technique. Various implementations described herein relate to an apparatus having an array of bit cells that are accessible via a word line and a bit line including an unselected bit line and a selected bit line. Each bit cell in the array of bit cells is selectable via a selected word line of the word lines and the selected bit line of the bit lines. The apparatus may include a precharge circuit configured to selectively precharge the unselected bit lines and the selected bit line prior to arrival of a word line signal on the selected word line.)

具体实施方式

本文所述的各种具体实施是指位线预充电方案和技术。例如,本文所述的各种方案和技术可提供具有1读取和1写入(1R1W)(诸如2端口(1R1W)存储器设计)的超快高密度多端口存储器设计。

为了克服常规存储器设计的缺陷,本文所述的各种方案和技术被配置为通过有效地利用分离时间并使用不需要与时钟再次混合的写入控制信号来改善时序。本文所述的各种方案和技术进行操作以确保在写入字线到达之前在位线上设置写入数据,由此使写入比单端口设计快得多,该单端口设计可能受到位线下拉斜率的限制。本文所述的各种方案和技术利用允许相同单元用于单端口和伪双(1R/1W)存储器设计的新型修改。

在一些具体实施中,本文所述的各种方案和技术提供位线预充电电路,该位线预充电电路通过允许写入位线在其他位线被预充电时下拉来改善写入时间。本文所述的位线预充电电路不需要等待第二GTP时钟信号到达,并且本文所述的位线预充电电路还直接使用端口B列地址/GWEN以便刚好在第一GTP时钟复位之后生成写入选择信号(YW和WCLK信号)。另外,如本文所述,字线不改变,并且字线将在第二GTP时钟之后出现。一些修改是指GTP时钟用于单端口设计中的YW/WCLK生成,而全局写入使能信号(GWEN)将用于伪2端口(RA2P)设计。在一些情况下,即使当生成YW信号时在列地址(CA)信号之间可能存在一些竞争裕度时,其也不影响功能,因为字线保持断开。此外,在GTP时钟脉冲之间的“分离时间”期间,在未选择位线的预充电和选定位线的放电并行发生的情况下,位线可以在写入字线信号到达之前被拉低,这提供了显著的性能增益。

本文将参考图1至图7C详细描述位线预充电方案和技术的各种具体实施。

图1示出了根据本文所述的各种具体实施的存储器电路100的示意图。

在各种具体实施中,存储器电路100可被实现为具有各种集成电路(IC)部件的系统或设备,这些IC部件被布置和耦接在一起作为提供物理电路设计和相关结构的部分的组装或组合。在一些情况下,将存储器电路100设计、提供和构建为集成系统或设备的方法可涉及使用本文所述的各种IC电路部件,以便由此实现与其相关联的各种位线预充电方案和技术。存储器电路100可与单个芯片上的计算电路和相关部件集成,并且存储器电路100可在用于电子、移动和物联网(IoT)应用(包括传感器节点)的嵌入式系统中实现。

如图1所示,存储器电路100可包括能够经由一个或多个字线(WL)和位线(BL/NBL)(包括未选择位线和选定位线)访问的位单元(BC)的一个或多个位单元阵列104A、104B。在一些情况下,位单元阵列104A、104B中的每个位单元(BC)能够经由字线(WL)的选定字线和位线(BL/NBL)的选定位线来选择。另外,位单元阵列104A、104B中的每个位单元(BC)可能以列和行布置,并且列可包括具有选定位线的选定列,并且列可包括具有未选择位线的未选择列。

存储器电路100可包括耦接到位单元阵列104A、104B中的位单元(BC)列的输入-输出(IO)电路(IO_0、IO_1、...、IO_N)列的数量(N)。在一些情况下,每个IO电路块(IO_0、IO_1、...、IO_N)可包括预充电电路,该预充电电路被配置为在选定字线(WL)上的字线信号到达之前选择性地对未选择位线和选定位线预充电。预充电电路可被配置为在选定字线(WL)上的字线信号到达之前,在相同时钟周期期间的不同时间选择性地对未选择位线和选定位线预充电。在一些情况下,每个IO电路块(IO_0、IO_1、...、IO_N)可以被配置为提供对应的输出数据信号(Q0、Q1、...、QN)作为来自位单元阵列104A、104B中的每列的输出。

在一些具体实施中,选定位线可以对应于写入位线(WBL),该写入位线在未选择位线由预充电电路预充电时放电。在一些情况下,在对未选择位线预充电时使选定位线放电可通过增加对于位单元阵列104A、104B中的选定位单元的写入操作的速度来改善写入时间。另外,在一些情况下,使选定位线放电和对未选择位线预充电可在相同时钟周期期间并行实现。另外,预充电电路可被配置为用第一预充电信号对选定位线进行预充电,并且预充电电路可被配置为用不同于第一预充电信号的第二预充电信号对未选择位线进行预充电。预充电电路连同与其相关的各个方面和特征将在本文中更详细地描述。

在一些具体实施中,存储器电路102可包括多输入复用器(Mux)124,该多输入复用器具有用于接收第一输入数据信号(inA)的第一输入端口(端口A)和用于接收第二输入数据信号(inB)的第二输入端口(端口B)。Mux 124可被配置为具有端口B输入锁存器的复用器。Mux 124可被配置为基于复用器选择信号(portAB_mux_sel)提供输出信号(Mux_Out),其中基于portAB_mux_sel信号,输出信号(Mux_Out)是端口A信号或端口B信号。在一些情况下,输出信号(Mux_Out)被提供给时钟信号生成电路120(其可为控制逻辑块(Ctrl)的一部分),时钟信号生成电路120向行解码器块(rowdec)中的字线驱动器(WLD)提供数据信号。字线驱动器(WLD)从时钟信号生成电路120接收数据信号,并且向位单元阵列104A、104B中的一行或多行位单元(BC)提供字线信号。另外,在一些情况下,Mux 124可向一个或多个IO电路块(IO_0、IO_1、...、IO_N)提供输出信号(Mux_Out),其中输出信号(Mux_Out)可用作预充电信号(prech<0:1>)、读取列选择信号(col_sel<0:1>read)、写入列选择信号(col_sel<0:1>write)、IO写入列选择信号(IO_col_sel<0:1>write)和IO时钟信号(IO_clk)中的一者或多者。

在一些具体实施中,如本文所述,位线预充电电路可被配置为选择性地对未选择位线和选定位线预充电以实现改善的性能和功能,使得未选择位线以及选定位线(其不应放电)在字线(WL)的到达之前被预充电。本文更详细地描述了与位线预充电电路相关联的各个方面和特征以及与其相关的技术。

图2示出了根据本文所述的各种具体实施的与预充电电路相关的切换波形200的时序图200。

如图2所示,切换波形202可包括在读取操作期间的与读取周期214相关联的读取脉冲(READ)以及在写入操作期间的与写入周期214相关联的写入脉冲(WRITE)。切换波形2020还示出了在预充电和放电周期218期间发生的预充电和放电操作(PRECH&DISCH)。在一些情况下,预充电和放电可在读取周期212和写入周期214之间的相同时间期间发生。如下文所述,预充电电路可被配置为用第一预充电信号对选定列中的选定位线进行预充电,并且预充电电路还可被配置为用不同于第一预充电信号的第二预充电信号对未选择列中的未选择位线进行预充电。

图3示出了根据本文所述的各种具体实施的与预充电电路相关的切换波形300的时序图302。

如图3所示,切换波形302可包括向预充电电路提供时钟脉冲的内部时钟信号(CLK_int)。时钟脉冲(CLK_int)的上升沿触发选定字线上的第一字线脉冲信号(WL),并且在一些情况下,第一字线脉冲信号(WL)可被配置为触发未选择位线(PRECH<0>)和选定位线(PRECH<1>)的预充电和/或放电。例如,如图3所示,可以在第一脉冲和第二脉冲期间断开PRECH<0>信号,并且在这两个脉冲之间,可利用去激活PRECH<0>信号来实现未选择位线的预充电。另外,在一些情况下,如图3所示,可以在活动脉冲周期期间断开PRECH<1>信号,并且还可以利用活动PRECH<1>信号实现选定位线的预充电。在一些情况下,可以断开未选择位线的第一列选择信号(COL_SEL<0>),并且还可以在未选择位线的预充电期间利用活动脉冲接通(激活)选定位线的另一个第二列选择信号(COL_SEL<1>)。另外,在这种情况下,在未选择位线的预充电期间,输入-输出时钟信号(IO_CLK)可与第二列选择信号(COL_SEL<1>)同时接通(激活)。

在一些具体实施中,当第一时钟(CLK_int)复位时,全局写入使能(GWEN)信号切换。由于GWEN切换是时钟信号,CLK_int信号可用于生成写入选择信号(YW/WCLK)而不是GTP信号,其可用于控制位线预充电信号。对于未选择列,预充电被接通,并且对于选定列,预充电被禁用。基于要写入的数据,位线(BL)或其互补位线(NBL)被拉低。在这种情况下,如果BL被拉低或反之亦然,则列选择信号和/或数据信息可用于对NBL预充电。本文更详细地描述了与位线预充电方案和技术相关联的另外方面、特征和行为以及与其相关的电路。

图4示出了根据本文描述的具体实施的参考2输入复用器(Mux_2)的IO信号的真值表402的图400。

如图4所示,真值表402可以指选定列连同相关联的预充电信号状态。例如,在第一时序周期期间,选定第一列(COL_SEL<0>)可以指第一预充电信号(PRECH<0>)的预充电信号状态断开,并且在相同的第一时序周期期间,选定第二列(COL_SEL<1>)可以指第二预充电信号(PRECH<1>)的预充电信号状态接通。否则,在另一种情况下,在第二时序周期期间,选定第一列(COL_SEL<0>)可以指第一预充电信号(PRECH<0>)的预充电信号状态接通,并且在相同的第二时序周期期间,选定第二列(COL_SEL<1>)可以具有第二预充电信号(PRECH<1>)的预充电信号状态断开。

图5示出了根据本文描述的各种具体实施的用于提供位线预充电技术的方法的图500。

应当理解,即使方法500指示特定的操作执行顺序,但在一些情况下,操作的各个特定部分也可能以不同的顺序并且在不同的系统上执行。在其他情况下,可以向方法500添加附加操作和/或步骤和/或从该方法省略附加操作和/或步骤。另外,方法500可在硬件和/或软件中实现。如果在硬件中实现,则方法500可用各种部件和/或电路来实现,如本文参考图1至图4和图6A至图7C所述。另外,如果在软件中实现,则方法500可以被实现为被配置用于提供位线预充电技术的程序和/或软件指令过程,如本文所述。另外,如果在软件中实现,则与实现方法500相关的指令可存储在存储器和/或数据库中。例如,计算机或具有处理器和存储器的各种其他类型的计算设备可被配置为执行方法500。

在各种具体实施中,方法500可以指将位线预充电电路设计、提供、构建和/或制造为集成电路、设备和/或电路的方法,其可以涉及使用本文所述的各种IC电路部件,以便由此实现与其相关联的位线预充电方案和技术。位线预充电电路可与单个芯片上的计算电路和各种相关部件集成,并且位线预充电电路还可以在用于各种电子、移动和物联网(IoT)应用(包括传感器节点)的各种嵌入式系统中实现。

在框510处,方法500可提供能够经由字线和位线访问的位单元阵列。在一些情况下,位单元阵列中的每个位单元能够经由字线中的选定字线和位线中的选定位线来选择,并且位线可包括未选择位线。在一些情况下,位单元阵列可以被布置成列,其中列可以包括具有选定位线的选定列,并且其中列可以包括具有未选择位线的未选择列。

在框520处,方法500可在选定字线上的字线信号到达之前用第一预充电信号选择性地对选定位线进行预充电。另外,在框530处,方法500可在选定字线上的字线信号到达之前用第二预充电信号(其可不同于第一预充电信号)选择性地对未选择位线进行预充电。在一些情况下,在选定字线上的字线信号到达之前,可以在相同时钟周期期间的不同时间对选定位线和未选择位线预充电。另外,在其他情况下,选定位线可以对应于写入位线,该写入位线在未选择位线由预充电电路预充电时放电。

在一些具体实施中,在对未选择位线预充电时使选定位线放电可以通过增加对于位单元阵列中的选定位单元的写入操作的速度来改善写入时间。另外,在一些情况下,使选定位线放电和对未选择位线预充电在相同时钟周期期间并行实现。另外,选定位线可用第一预充电信号来预充电,并且另外,未选择位线可用不同于第一位线信号的第二预充电信号来预充电。

在各种具体实施中,图6A至图6B和图7A至图7C中所示的位线预充电电路的示意图提供了可用于实现本文所述的各种方案和技术的逻辑的一些示例性实施方案。然而,存在用于实现类似逻辑的其他方式,并且因此,图6A至图6B和图7A至图7C所示的具体实施可能以各种其他方式实现,并且不应限于图6A至图6B和图7A至图7C的这些设计中所示的示意图。

图6A至图6B示出了根据本文描述的各种具体实施的位线预充电电路602A、602B的各种示意图。具体地讲,图6A示出了位线预充电电路602A的图600A,并且图6B示出了位线预充电电路602B的图600B。在一些具体实施中,位线预充电电路602A、602B可以形成为存储器电路的一部分,诸如具有一个或多个位单元阵列的图1的存储器电路100。另外,在一些情况下,图6A至图6B的位线预充电电路602A、602B可以指用于与一个或多个位单元阵列一起使用的多列位线预充电电路。

在各种具体实施中,位线预充电电路602A、602B可被实现为具有各种集成电路(IC)部件的系统或设备,这些IC部件被布置和耦接在一起作为提供物理电路布局设计和相关结构的部分的组装或组合。在一些情况下,将位线预充电电路602A、602B设计、提供和构建为集成系统或设备的方法可涉及使用本文所述的各种IC电路部件,以便由此实现与其相关联的各种位线预充电方案和技术。位线预充电电路602A、602B可与单个芯片上的计算电路和相关部件集成,并且位线预充电电路602A、602B可以在用于电子、移动和物联网(IoT)应用(包括传感器节点)的各种嵌入式系统中实现。

如图6A所示,位线预充电电路602A可以耦接到位线(BL0、NBL0),并且还可以经由位线(BL0、NBL0)耦接到以列和行布置的存储器单元(或位单元)阵列。例如,存储器单元(或位单元)阵列和位线(BL0、NBL0)可以对应于图1中的位单元阵列104A、104B和位线(BL、NBL)。参考图6A,位线预充电电路602A可以指位单元阵列中的未选择列(PCH_0),其中未选择列可以包括耦接到未选择位线的未选择存储器单元(或位单元)。

在一些具体实施中,如图6A所示,位线预充电电路602A可以包括被布置和配置为对一个或多个位线(BL0、NBL0)预充电的多个晶体管(例如,T0、T1、T2、T3、T4、T5、T6、T7、T8、T9、T10)。例如,晶体管(T0)可耦接在电压源(VDD)和晶体管(T2)之间,并且晶体管(T0)可用第一标头信号(HDR_N0)激活。另外,晶体管(T1)可耦接在电压源(VDD)和晶体管(T3)之间,并且晶体管(T1)可用第二标头信号(HDR_N1)激活。晶体管(T2)可耦接在晶体管(T0)与晶体管(T5)之间,并且晶体管(T2)可用第一预充电信号(PRECH_N0)激活,该第一预充电信号可指未选择列(PCH_0)的第一列选择信号。另外,晶体管(T3)可耦接在晶体管(T1)与晶体管(T6)之间,并且晶体管(T1)也可用第一预充电信号(PRECH_N0)激活,该第一预充电信号可指未选择列(PCH_0)的第一列选择信号。另外,在一些情况下,晶体管(T4)可耦接在晶体管(T2、T3)的输出端子之间,并且在该情况下,晶体管(T4)也可用第一预充电信号(PRECH_N0)激活。

此外,在一些具体实施中,如图6A所示,晶体管(T5)可以耦接在晶体管(T2)和读取数据线(RDL)之间,并且晶体管(T5)可以用读取选择信号(YRSN0)激活。另外,晶体管(T6)可耦接在晶体管(T3)与作为RDL的互补的另一个读取数据线(RDLN)之间,并且晶体管(T6)可用读取选择信号(YRSN0)激活。晶体管(T7)可与晶体管(T9)并联耦接在节点(n0)处的第一位线(BL0)与写入数据线(WDL)之间,其中节点(n0)处的第一位线(BL0)也耦接到晶体管(T2、T4、T5)。在这种情况下,晶体管(T7)可用写入选择信号(nYWS0)激活,并且晶体管(T9)也可用另一个写入选择信号(YWS0)激活,该另一个写入选择信号是nYWS0的互补。另外,晶体管(T8)可与晶体管(T10)并联耦接在节点(n1)处的第二位线(NBL0)与另一个写入数据线(WDLN)之间,其中节点(n1)处的第二位线(NBL0)也耦接到晶体管(T3、T4、T6)并且写入数据线WDLN是WDL的互补。另外,晶体管(T8)可用写入选择信号(nYWS0)激活,并且晶体管(T10)也可用写入选择信号(YWS0)激活。

在一些具体实施中,参考未选择列(PCH_0)的第一列选择信号,当被激活时,晶体管(T8)可以经由节点(n1)向第二位线(NBL0)提供第一写入信号(nYW0)。否则,在一些其他具体实施中,当被激活时,晶体管(T10)可经由节点(n1)向第二位线(NBL0)提供第二写入信号(YW0)。在这种情况下,第二写入信号(YW0)与第一写入信号(nYW0)互补。

如图6B所示,位线预充电电路602B可以耦接到位线(BL0、NBL0),并且还可以经由位线(BL0、NBL0)耦接到以列和行布置的存储器单元(或位单元)阵列。例如,存储器单元(或位单元)阵列和位线(BL0、NBL0)可以对应于图1中的位单元阵列104A、104B和位线(BL、NBL)。参考图6B,位线预充电电路602B可以指位单元阵列中的选定列(PCH_1),其中选定列可以包括耦接到选定位线的选定存储器单元(或位单元)。在这种情况下,选定列(PCH_1)可以包括能够经由选定字线(WL)和选定位线(BL0或NBL0)来选择的选定存储器单元(或位单元)。

在一些具体实施中,如图6B所示,位线预充电电路602B可以包括多个晶体管(例如,T0、T1、T2、T3、T4、T5、T6、T7、T8、T9、T10),这些晶体管被布置和配置为以如图6A的位线预充电电路602A所示的方式对一个或多个位线(BL0、NBL0)预充电。然而,在一些情况下,如参考图6B所示,可以使用选定列(PCH_1)的第二列选择信号。在这种情况下,晶体管(T2、T3、T4)可以用第二预充电信号(PRECH_N1)激活,该第二预充电信号可以是指选定列(PCH_1)的第二列选择信号。另外,参考选定列(PCH_1)的第二列选择信号,当被激活时,晶体管(T8)可以经由节点(n1)向第二位线(NBL0)提供第三写入信号(nYW1)。否则,在一些其他情况下,当被激活时,晶体管(T10)可经由节点(n1)向第二位线(NBL0)提供第四写入信号(YW1)。在这种情况下,第四写入信号(YW1)与第三写入信号(nYW1)互补。

在一些具体实施中,参考图6A至图6B,预充电电路602A、602B可被配置为在选定字线(WL)上的字线信号到达之前选择性地对选定位线和未选择位线预充电。参考图6A,预充电电路602A可被配置为用预充电信号(PRECH_N0)对未选择列(PCH_0)中的未选择位线进行预充电。参考图6B,预充电电路602B可被配置为用预充电信号(PRECH_N1)对选定列中的选定位线(PCH_1)进行预充电。另外,预充电电路602A、602B可被配置为在选定字线(WL)上的字线信号到达之前,在相同时钟周期期间的不同时间选择性地对选定位线和未选择位线预充电。选定位线可以对应于写入位线(WBL),该写入位线在未选择位线由预充电电路602A、602B预充电时放电。在一些情况下,在对未选择位线预充电时使选定位线放电可以例如通过增加对于位单元阵列中的选定位单元的写入操作的速度来改善写入时间。另外,使选定位线放电和对未选择位线预充电可以在相同时钟周期期间并行地实现,并且施加到未选择列(PCH_0)的第一预充电信号(PRECH_0)可以不同于施加到选定择列(PCH_1)的第二预充电信号(PRECH_1)。

图7A至图7C示出了根据本文描述的各种具体实施的位线预充电电路702A、702B、702C的各种示意图。具体地讲,图7A示出了位线预充电电路702A的图700A,图7B示出了位线预充电电路702B的图700B,并且图7C示出了位线预充电电路702C的图700C。

在一些具体实施中,位线预充电电路702A、702B、702C可被实现为具有各种集成电路(IC)部件的系统或设备,这些IC部件被布置和耦接在一起作为提供物理电路布局设计和相关结构的部分的组装或组合。在一些情况下,将位线预充电电路702A、702B、702C设计、提供和构建为集成系统或设备的方法可涉及使用本文所述的各种IC电路部件,以便由此实现与其相关联的各种位线预充电方案和技术。位线预充电电路702A、702B、702C可与单个芯片上的计算电路和相关部件集成,并且位线预充电电路702A、702B、702C可以在用于电子、移动和物联网(IoT)应用的嵌入式系统中实现。

如图7A所示,位线预充电电路702A可以耦接到位线(BL0、NBL0),并且还可以经由位线(BL0、NBL0)耦接到以列和行布置的存储器单元(或位单元)阵列。例如,存储器单元(或位单元)阵列和位线(BL0、NBL0)可以对应于图1中的位单元阵列104A、104B和位线(BL、NBL)。参考图7A,位线预充电电路702A可以指位单元阵列中的未选择列(PCH_0)或选定列(PCH_1),其中选定列可以包括耦接到选定位线的选定存储器单元(或位单元)。在一些情况下,未选择列(PCH_0)可以包括未选择存储器单元(或位单元)。在其他情况下,选定列(PCH_1)可以包括能够经由选定字线(WL)和选定位线(BL0或NBL0)来选择的选定存储器单元(或位单元)。

在一些具体实施中,如图7A所示,位线预充电电路702A可以包括晶体管(例如,T0、T1、T2、T3、T4、T5、T6、T9、T10),这些晶体管被布置和配置为以如图7A的位线预充电电路702A所示的方式对一个或多个位线(BL0、NBL0)预充电。在各种情况下,可以使用两个列选择信号(PCH_0、PCH_1)。在这种情况下,晶体管(TP)可用预充电信号(PRECH_N1)激活,该预充电信号是指选定列(PCH_1)的列选择信号。另外,晶体管(T2、T3、T4)可用预充电信号(PRECH_N0)激活,该预充电信号是指未选择列(PCH_0)的列选择信号。参考列选择信号(PCH_0、PCH_1),当被激活时,晶体管(T10)可以经由节点(n1)向第二位线(NBL0)提供写入信号(YW0)。

如图7B所示,位线预充电电路702B可以耦接到位线(BL0、NBL0),并且还可以经由位线(BL0、NBL0)耦接到以列和行布置的存储器单元(或位单元)阵列。例如,存储器单元(或位单元)阵列和位线(BL0、NBL0)可以对应于图1中的位单元阵列104A、104B和位线(BL、NBL)。参考图7B,位线预充电电路702B可以指位单元阵列中的列信号(PCH),其中未选择/选定列可以指耦接到选定位线的未选择存储器单元或选定存储器单元(或位单元)。另外,在一些情况下,位线预充电电路702B可以利用数据信号(DATA、nDATA)作为内部激活信号。

在一些具体实施中,如图7B所示,位线预充电电路702B可以包括多个晶体管(例如,T0、T1、T2、T3、T4A、T4B、T5、T6、T9、T10),这些晶体管被布置和配置为对一个或多个位线(BL0、NBL0)预充电,如位线预充电电路702B所示。在一些情况下,可使用列信号(PCH),并且在该情况下,可利用列信号(PCH)激活晶体管(T0、T1)。另外,晶体管(T2、T3)可用写入选择信号(YW0)激活,并且晶体管(T4A、T4B)可用数据信号(nDATA、DATA)激活。在一些情况下,当被激活时,晶体管(T10)可经由节点(n1)向第二位线(NBL0)提供写入信号(YW0)。

如图7C所示,位线预充电电路702C可以耦接到位线(BL0、NBL0),并且还可以经由位线(BL0、NBL0)耦接到以列和行布置的存储器单元(或位单元)阵列。例如,存储器单元(或位单元)阵列和位线(BL0、NBL0)可以对应于图1中的位单元阵列104A、104B和位线(BL、NBL)。参考图7C,位线预充电电路702C可以指位单元阵列中的列信号(PCH),其中未选择/选定列可以指耦接到选定位线的未选择存储器单元或选定存储器单元(或位单元)。另外,在一些情况下,位线预充电电路702C可以利用数据信号(DATA、nDATA)作为内部激活信号。

在一些具体实施中,如图7C所示,位线预充电电路702C可以包括多个晶体管(例如,T0、T1、T2、T3、T4A、T4B、T5、T6、T9、T10),这些晶体管被布置和配置为对一个或多个位线(BL0、NBL0)预充电,如位线预充电电路702C所示。在一些情况下,可使用列信号(PCH),并且在该情况下,可利用列信号(PCH)激活晶体管(T0、T1)。另外,晶体管(T2、T3)可用写入选择信号(YW0)激活,并且晶体管(T4A、T4B)可在通过对应反相器(I0、I1)反转之后用数据信号(nDATA、DATA)激活。另外,当被激活时,晶体管(T10)可经由节点(n1)向第二位线(NBL0)提供写入信号(YW0)。

应当旨在的是,权利要求的主题不限于本文提供的具体实施和图示,而是包括根据权利要求的那些具体实施的修改形式,包括具体实施的部分和不同具体实施的元素的组合。应当理解,在任何此类具体实施的开发中,如在任何工程或设计项目中,应作出许多具体实施特定的决策以实现开发者的特定目标,诸如符合系统相关和业务相关的约束,这些约束可能在不同具体实施之间变化。此外,应当理解,此类开发工作可能是复杂且耗时的,但是尽管如此,对于受益于本公开的普通技术人员而言,这仍然是设计、制造和制造的常规任务。

已经详细地参考了各种具体实施,其示例在附图和图示中示出。在以下具体描述中,阐述了许多具体细节以提供对本文提供的公开内容的透彻理解。然而,可以在没有这些具体细节的情况下实践本文提供的公开内容。在一些其他情况下,没有详细描述熟知的方法、规程、部件、电路和网络,以便不会不必要地模糊实施方案的细节。

本文描述了设备的各种具体实施。该设备可包括位单元阵列,该位单元阵列能够经由字线以及包括未选择位线和选定位线的位线访问。该位单元阵列中的每个位单元能够经由该字线的选定字线和该位线的该选定位线来选择。该设备可包括预充电电路,该预充电电路被配置为在该选定字线上的字线信号到达之前选择性地对该未选择位线和该选定位线预充电。

本文描述了存储器电路的各种具体实施。存储器电路可包括以列和行布置的存储器单元阵列。列可包括选定列和未选择列。选定列可包括能够经由选定字线和选定位线来选择的选定存储器单元。未选择列可包括耦接到未选择位线的未选择存储器单元。存储器电路可包括预充电电路,该预充电电路在选定字线上的字线信号到达之前选择性地对选定位线和未选择位线预充电。预充电电路可被配置为用第一预充电信号对选定列中的选定位线进行预充电。预充电电路可被配置为用第二预充电信号对未选择列中的未选择位线进行预充电。

本文描述了方法的各种具体实施。该方法可包括提供能够经由字线和位线访问的位单元阵列。位单元阵列中的每个位单元能够经由字线中的选定字线和位线中的选定位线来选择,并且位线可包括未选择位线。该方法可包括在选定字线上的字线信号到达之前选择性地对选定位线和未选择位线预充电。

还应当理解,虽然术语“第一”、“第二”等在本文中可用于描述各种元件,但这些元件不应受这些术语的限制。这些术语仅用于将一个元件与另一个元件区分开。例如,第一元件可被称为第二元件,并且类似地,第二元件可被称为第一元件。第一元件和第二元件分别均为元件,但它们不被认为是相同的元件。

在本文提供的本公开的描述中使用的术语是为了描述特定具体实施的目的,并且不旨在限制本文提供的公开内容。如本文中提供的公开内容和所附权利要求的描述中使用的,单数形式“一个”、“一种”和“该”旨在也包括复数形式,除非上下文另有明确指示。如本文所用,术语“和/或”是指并涵盖相关联的列出项目中的一者或多者的任何和所有可能组合。当在本说明书中使用时,术语“包括”、“包含”和/或“含有”指定所述特征、整数、步骤、操作、元件和/或部件的存在,但不排除一个或多个其他特征、整数、步骤、操作、元件、部件和/或它们的组的存在或添加。

如本文所用,根据上下文,术语“如果”可被解释为意指“当...时”或“在...时”或“响应于确定”或“响应于检测到”。类似地,根据上下文,短语“如果确定...”或“如果检测到[所述条件或事件]”可被解释为意指“在确定...时”或“响应于确定...”或“在检测到[所述条件或事件]时”或“响应于检测到[所述条件或事件]”。术语“上”和“下”;“上部”和“下部”;“向上”和“向下”;“在...下方”和“在...上方”;以及指示给定点或元件上方或下方的相对位置的其他类似术语可与本文所述的各种技术的一些具体实施结合使用。

虽然前述内容涉及本文所述的各种技术的具体实施,但是可根据本文的公开内容想出其他和另外的具体实施,本文的公开内容可由所附权利要求书确定。

虽然以特定于结构特征和/或方法动作的语言描述了本主题,但应当理解,所附权利要求书中限定的主题不一定限于上述特定特征或动作。相反,上述的具体特征和动作被公开为实现权利要求书的示例性形式。

20页详细技术资料下载
上一篇:一种医用注射器针头装配设备
下一篇:SRAM动态阵列电源控制电路

网友询问留言

已有0条留言

还没有人留言评论。精彩留言会获得点赞!

精彩留言,会给你点赞!

技术分类