一种存储设备

文档序号:1023707 发布日期:2020-10-27 浏览:15次 >En<

阅读说明:本技术 一种存储设备 (Storage device ) 是由 李旺 于 2020-07-17 设计创作,主要内容包括:本发明公开了一种存储设备,本申请在内存颗粒模块的预设位置设置了振荡消除电路,其可以消除处理器输出的时钟信号中的振荡,如此一来,即使处理器输出的时钟信号的频率较高,内存颗粒模块也能够稳定地进行数据处理,保证了高频率下的数据处理的可靠性,可以大幅度地提高数据处理效率,促进了存储设备的发展。(The invention discloses a storage device, which is characterized in that an oscillation elimination circuit is arranged at a preset position of a memory particle module and can eliminate oscillation in a clock signal output by a processor, so that the memory particle module can stably process data even if the frequency of the clock signal output by the processor is higher, the reliability of data processing under high frequency is ensured, the data processing efficiency can be greatly improved, and the development of the storage device is promoted.)

一种存储设备

技术领域

本发明涉及数据存储领域,特别是涉及一种存储设备。

背景技术

存储设备在各行各业中具有广泛应用,其通常包括处理器以及内存颗粒模块,内存颗粒模块可以根据处理器输出的时钟信号以及数据处理指令来进行数据处理,时钟信号的频率越高,那么数据处理的速度也就越快,但是通常情况下,处理器输出时钟信号的频率越高,时钟信号的振荡也越大,数据处理过程便更容易出错,因此为了保证数据处理过程的可靠性,现有技术中通常会将处理器输出的时钟信号的频率设置在一个较低水平,例如667MHz,在这种情况下数据处理的效率也较低,限制了存储设备的发展。

因此,如何提供一种解决上述技术问题的方案是本领域技术人员目前需要解决的问题。

发明内容

本发明的目的是提供一种存储设备,保证了高频率下的数据处理的可靠性,可以大幅度地提高数据处理效率,促进了存储设备的发展。

为解决上述技术问题,本发明提供了一种存储设备,包括:

处理器,用于输出预设频率的时钟信号以及数据处理指令;

内存颗粒模块,用于根据所述时钟信号,对所述数据处理指令指定的数据进行处理;

设置于所述内存颗粒模块预设位置的振荡消除电路,用于消除所述时钟信号中的振荡。

优选地,所述预设位置为所述内存颗粒模块与所述处理器的时钟信号输出端之间的位置。

优选地,所述振荡消除电路为滤波电路。

优选地,所述滤波电路为并联于所述处理器的时钟信号输出端的电容。

优选地,所述处理器为CPU。

优选地,所述内存颗粒模块中的内存颗粒为双倍数据速率DDR4内存颗粒。

优选地,该存储设备还包括:

设置于所述内存颗粒模块中的信号波形提示电路,用于获取并提示所述内存颗粒模块中各个内存颗粒接收到的时钟信号的波形。

优选地,所述信号波形提示电路包括设置于所述内存颗粒模块中的各个所述内存颗粒的时钟信号输入端的示波器;

其中,所述示波器与所述内存颗粒一一对应。

本发明提供了一种存储设备,本申请在内存颗粒模块的预设位置设置了振荡消除电路,其可以消除处理器输出的时钟信号中的振荡,如此一来,即使处理器输出的时钟信号的频率较高,内存颗粒模块也能够稳定地进行数据处理,保证了高频率下的数据处理的可靠性,可以大幅度地提高数据处理效率,促进了存储设备的发展。

附图说明

为了更清楚地说明本发明实施例中的技术方案,下面将对现有技术和实施例中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。

图1为本发明提供的一种存储设备的结构示意图;

图2为本发明提供的另一种存储设备的结构示意图。

具体实施方式

本发明的核心是提供一种存储设备,保证了高频率下的数据处理的可靠性,可以大幅度地提高数据处理效率,促进了存储设备的发展。

为使本发明实施例的目的、技术方案和优点更加清楚,下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。

请参考图1,图1为本发明提供的一种存储设备的结构示意图,该存储设备包括:

处理器1,用于输出预设频率的时钟信号以及数据处理指令;

内存颗粒模块2,用于根据时钟信号,对数据处理指令指定的数据进行处理;

设置于内存颗粒模块2预设位置的振荡消除电路3,用于消除时钟信号中的振荡。

具体的,考虑到上述背景技术中的技术问题,本发明实施例中在内存颗粒模块2的预设位置处设置了振荡消除电路3,由于振荡消除电路3可以在一定程度上消除时钟信号中的振荡部分,使得时钟信号可以保持标准稳定的波形,因此在此种情况下,工作人员可以设定较高的预设频率,及时较高预设频率的时钟信号存在一些振荡,但是振荡消除电路3能够消除这部分振荡,从而保证时钟信号的波形标准且稳定,使得内存颗粒模块2可以根据较高预设频率的时钟信号进行快速高效的数据处理,大幅地提高了数据处理效率。

其中,振荡消除电路3的设置可以保证内存颗粒模块2接收到的时钟信号不会存在太强的振荡,从而能够进行稳定的数据处理工作。

其中,预设频率可以进行自主设定,由于本申请中的振荡消除电路3可以消除时钟信号中的振荡部分,因此即使设置较高的预设频率,较高预设频率的时钟信号的振荡也会被振荡消除电路3消除,当然预设频率也不可以无限制的任意设置,可以由工作人员自主设定,本发明实施例在此不做限定。

具体的,数据处理指令可以为多种,例如可以包括读数据指令或者写数据指令,通过读数据指令可以读取内存颗粒模块2中存储的数据,而通过写数据指令可以将指定的数据写入内存颗粒模块2,本发明实施例在此不做限定。

本发明提供了一种存储设备,本申请在内存颗粒模块的预设位置设置了振荡消除电路,其可以消除处理器输出的时钟信号中的振荡,如此一来,即使处理器输出的时钟信号的频率较高,内存颗粒模块也能够稳定地进行数据处理,保证了高频率下的数据处理的可靠性,可以大幅度地提高数据处理效率,促进了存储设备的发展。

在上述实施例的基础上:

作为一种优选的实施例,预设位置为内存颗粒模块2与处理器1的时钟信号输出端之间的位置。

具体的,考虑到通常情况下内存颗粒模块2中具有多个内存颗粒(多个内存颗粒的拓扑结构可以为多种,例如可以为菊花链拓扑等,本发明实施例在此不做限定),具体实验表明,振荡消除电路3设置在内存颗粒模块2中不同的位置就会产生不同的振荡消除效果,为了保证每一个内存颗粒都可以接收到具有标准稳定波形的时钟信号,研究人员预先进行了多种不同拓扑结构的仿真实验,以验证将振荡消除电路3设置在内存颗粒模块2中不同位置时,各个内存颗粒接收到的时钟信号的振荡消除效果,经过仿真验证,当振荡消除模块被设置于处理器1的时钟信号输出端时,各个内存颗粒接收到的时钟信号的波形均比较稳定,因此本发明实施例中可以将振荡消除电路3设置在存颗粒模块与处理器1的时钟信号输出端之间的位置,也振荡消除电路3可以首先对处理器1输出的时钟信号进行振荡消除,然后时钟信号才会进入内存颗粒模块2,此种情况下可以保证所有的内存颗粒均接收到具有标准稳定波形的时钟信号,从而进一步提高数据处理的稳定性。

当然,除了上述的预设位置外,预设位置还可以为其他具***置,本发明实施例在此不做限定。

作为一种优选的实施例,振荡消除电路3为滤波电路。

具体的,滤波电路具有结构简单以及振荡消除效果好的优点,而且通常情况下成本较低。

当然,除了滤波电路外,振荡消除电路3还可以为其他多种类型,本发明实施例在此不做限定。

作为一种优选的实施例,滤波电路为并联于处理器1的时钟信号输出端的电容。

具体的,电容本身可以用作滤波器,而且电容的结构简单、成本低且使用寿命较长。

其中,电容可以为多种类型,例如可以为电解电容等,本发明实施例在此不做限定。

具体的,电容的具体容值可以进行自主设定,不同的容值所起到的振荡消除的效果不同,例如可以设置为2.2pF等,本发明实施例在此不做限定。

当然,除了并联于处理器1的时钟信号输出端的电容外,滤波电路还可以为其他多种类型,本发明实施例在此不做限定。

作为一种优选的实施例,处理器1为CPU。

具体的,CPU具有寿命长、处理性能强大以及可靠性强等优点。

当然,除了CPU外,处理器1还可以为其他多种类型,本发明实施例在此不做限定。

作为一种优选的实施例,内存颗粒模块2中的内存颗粒为双倍数据速率DDR4内存颗粒。

具体的,DDR(Double Data Rate,双倍数据速率)4具有处理速度快、寿命长以及可靠性高等优点。

当然,除了DDR4外,内存颗粒模块2中的内存颗粒还可以为其他类型,例如可以为DDR3或DDR5等,本发明实施例在此不做限定。

作为一种优选的实施例,该存储设备还包括:

设置于内存颗粒模块2中的信号波形提示电路4,用于获取并提示内存颗粒模块2中各个内存颗粒接收到的时钟信号的波形。

具体的,考虑到振荡消除电路3或者处理器1均可能出现故障,当故障出现时内存颗粒模块2接收到的时钟信号的波形可能会带有较强的振荡或者其他错误,影响存储设备的数据处理工作,例如振荡消除电路3损坏后失去了消除振荡的能力,或者处理器1损坏后无法正常输出时钟信号等,因此本发明实施例中可以通过信号波形提示电路4来获取并提示各个内存颗粒接收到的时钟信号的波形,如此一来,工作人员便可以在时钟信号的波形异常时通过提示器快速知晓并进行相应处理,提高了检修的效率,也就提升了存储设备的利用率。

其中,提示的形式可以为多种,为了工作人员能够更加直观的看到时钟信号波形,可以直接将波形通过显示器进行显示,本发明实施例在此不做限定。

作为一种优选的实施例,信号波形提示电路4包括设置于内存颗粒模块2中的各个内存颗粒的时钟信号输入端的示波器;

其中,示波器与内存颗粒一一对应。

具体的,示波器本身具有获取波形并显示的功能,因此本发明实施例中选用示波器作为信号波形提示电路4,示波器还具有寿命长以及体积小等优点。

其中,为了保证各个内存颗粒能够接收到正常稳定波形的时钟信号,可以设置多个分别与内存颗粒一一对应的示波器,每个示波器可以设置在对应的内存颗粒的时钟信号输入端。

当然,为了节省成本以及减小体积,还可以仅设置一个示波器,该示波器可以设置在振荡消除电路3的输出端,用于检测并显示振荡消除电路3作用之后的时钟信号的波形,本发明实施例在此不做限定。

当然,除了示波器外,信号波形提示电路4还可以为其他多种类型,本发明实施例在此不做限定。

本说明书中各个实施例采用递进的方式描述,每个实施例重点说明的都是与其他实施例的不同之处,各个实施例之间相同相似部分互相参见即可。还需要说明的是,在本说明书中,术语“包括”、“包含”或者其任何其他变体意在涵盖非排他性的包含,从而使得包括一系列要素的过程、方法、物品或者设备不仅包括那些要素,而且还包括没有明确列出的其他要素,或者是还包括为这种过程、方法、物品或者设备所固有的要素。在没有更多限制的情况下,由语句“包括一个……”限定的要素,并不排除在包括该要素的过程、方法、物品或者设备中还存在另外的相同要素。

对所公开的实施例的上述说明,使本领域专业技术人员能够实现或使用本发明。对这些实施例的多种修改对本领域的专业技术人员来说将是显而易见的,本文中所定义的一般原理可以在不脱离本发明的精神或范围的情况下,在其他实施例中实现。因此,本发明将不会被限制于本文所示的这些实施例,而是要符合与本文所公开的原理和新颖特点相一致的最宽的范围。

7页详细技术资料下载
上一篇:一种医用注射器针头装配设备
下一篇:非易失性存储器装置、存储装置和存储器控制器操作方法

网友询问留言

已有0条留言

还没有人留言评论。精彩留言会获得点赞!

精彩留言,会给你点赞!