用于对经由ddr接口参数的特定于设备的自定义来减少存储器功耗的系统和方法

文档序号:1661763 发布日期:2019-12-27 浏览:15次 >En<

阅读说明:本技术 用于对经由ddr接口参数的特定于设备的自定义来减少存储器功耗的系统和方法 (System and method for reducing memory power consumption via device-specific customization of DDR interface parameters ) 是由 D·全 R·斯图尔特 于 2018-03-26 设计创作,主要内容包括:公开了用于对经由DDR接口参数的特定于设备的自定义来减少双倍数据速率(DDR)存储器功耗的系统和方法。一个实施例包括用于使双倍数据速率(DDR)功耗最小化的方法。该方法选择多个操作点中的一个操作点以用于DDR接口将DDR存储器电力地耦合到存在于片上系统(SoC)的存储器控制器。存储器控制器在所选择的操作点处经由DDR接口来执行存储器测试。在所选择的操作点处执行存储器测试期间,该方法确定用于与DDR接口相关联的一个或多个DDR接口参数的设置的最佳值,所述最佳值使存储器功耗最小化并维持预先确定的DDR眼图容限。(Systems and methods for reducing Double Data Rate (DDR) memory power consumption via device-specific customization of DDR interface parameters are disclosed. One embodiment includes a method for minimizing Double Data Rate (DDR) power consumption. The method selects one of a plurality of operating points for a DDR interface to electrically couple a DDR memory to a memory controller residing in a system on a chip (SoC). The memory controller performs memory testing via the DDR interface at the selected operating point. During performance of memory testing at the selected operating point, the method determines an optimal value for settings of one or more DDR interface parameters associated with the DDR interface that minimizes memory power consumption and maintains a predetermined DDR eye margin.)

用于对经由DDR接口参数的特定于设备的自定义来减少存储 器功耗的系统和方法

背景技术

便携式计算设备(例如,蜂窝电话、智能电话、平板电脑、便携式数字助理(PDA)、便携式游戏控制台、可穿戴设备和其它电池供电的设备)和其它计算设备持续提供不断扩展的大量功能和服务,以及提供给用户对信息、资源和通信的前所未有的访问级别。为了与这些服务增强保持同步,这样的设备已经变得越来越强大和越来越复杂。便携式计算设备现在通常包括片上系统(SoC),所述SoC包括嵌入在单个衬底上的多个存储器客户端(例如,一个或多个中央处理单元(CPU)、图形处理单元(GPU)、数字信号处理器(DSP)等等)。存储器客户端可以经由诸如双倍数据速率(DDR)总线的高速总线,来从电力地耦合到SoC的外部动态随机存取存储器(DRAM)中读取数据和将数据存储在其中。

虽然各种存储器标准定义了SoC可以与DRAM连接的协议和时序,但是现有系统对于选择最佳带宽/频率操作点而言具有若干缺点。在现有系统中,通常存在三个自由度,SoC可以从所述三个自由度中选择最佳操作点。首先,在DRAM供应商之间、在不同工艺节点之间、以及很大程度上在来自于相同的供应商和工艺节点的不同晶圆之间存在各种各样的硅。其次,在平台工业设计、SoC和DRAM封装设计以及射频兼容性之间存在通道变化。第三,可以调整各种DRAM接口参数设置(例如,时钟频率、延时、管芯上终端电阻等等)。

现有系统对于被设计为提供可靠的无错误操作的这些变量采用尽力而为的集总参数。这样的“一个尺寸适合全部”的参数设置可能是浪费能量的,因为可能存在超出基准以及可能受益于优化后的设置的设备样本。

相应地,存在针对用于自定义DRAM接口参数设置的改进的系统和方法的需要,以使独立的单元能够消耗最少的能量以及允许更精细粒度的带宽/频率操作点。

发明内容

公开了用于对经由DDR接口参数的特定于设备的自定义来减少双倍数据速率(DDR)存储器功耗的系统和方法。一个实施例包括用于使双倍数据速率(DDR)功耗最小化的方法。该方法选择多个操作点中的一个操作点以用于DDR接口将DDR存储器电力地耦合到存在于片上系统(SoC)的存储器控制器。存储器控制器在所选择的操作点处经由DDR接口执行存储器测试。在所选择的操作点处执行存储器测试期间,该方法确定用于与DDR接口相关联的一个或多个DDR接口参数的设置的最佳值,所述最佳值使存储器功耗最小化以及维持预先确定的DDR眼图容限(eye margin)。

系统的另一实施例包括双倍数据速率(DDR)存储器和片上系统(SoC)。所述SoC包括经由DDR接口电力地耦合到DDR存储器的存储器控制器。该存储器控制器被配置为在多个操作点中的一个或多个操作点处经由DDR接口来执行存储器测试。在执行存储器测试期间,存储器控制器确定用于与DDR接口相关联的一个或多个DDR接口参数的设置的最佳值,所述最佳值使存储器功耗最小化以及维持预先确定的DDR眼图容限。

附图说明

在附图中,除非以其它方式指示的,否则遍及各个视图的类似的附图标记指代类似的部分。对于利用诸如“102A”或“102B”的字母字符名称的附图标记而言,所述字母字符名称可以区分在相同的附图中给出的两个类似的部分或者元素。当附图标记旨在涵盖在全部附图中具有相同的附图标记的全部部分时,可以省略用于附图标记的字母字符名称。

图1是用于通过自定义特定于设备的双倍数据速率(DDR)接口参数来减少DDR存储器功耗的系统的实施例的方块图。

图2是示出用于通过自定义特定于设备的DDR接口参数来减少DDR存储器功耗的方法的实施例的流程图。

图3是示出在用于并入图1的系统的两个不同示例设备的各个电压频率频段处的存储器功耗的示例性示意图。

图4是示出用于在OEM测试期间通过自定义特定于设备的DDR接口参数来减少DDR存储器功耗的的另一实施例的流程图。

图5是示出可以被自定义为使存储器功耗最小化同时保持预先确定的DDR眼图容限的各种示例性公共DDR接口参数的表格。

图6示出了将SoC存储器控制器PHY耦合到DRAM PHY的物理层通道的实施例。

图7示出了具有对应的预先确定的DDR眼图容限的示例性DDR数据眼图。

图8是用于并入图1的系统的便携式计算设备的示例性实施例的方块图。

具体实施方式

在本文中使用的单词“示例性的”意指“用作示例、实例或说明”。在本文中描述为“示例性的”的任何方面不必要被解释为比其它方面优选或有优势。

在本描述中,术语“应用”还可以包括具有可执行内容的文件,诸如:目标代码、脚本、字节代码、标记语言文件和补丁。另外,在本文中涉及的“应用”还可以包括在性质上不可执行的文件,诸如可能需要打开的文档或者需要访问的其它数据文件。

此外,术语“内容”还可以包括具有可执行内容的文件,诸如:目标代码、脚本、字节代码、标记语言文件和补丁。另外,在本文中涉及的“内容”还可以包括在性质上不可执行的文件,诸如可能需要打开的文档或者需要访问的其它数据文件。

如在本描述中使用的,术语“组件”、“数据库”、“模块”、“系统”等等旨在指的是与计算机相关的实体,无论是硬件、固件、硬件和软件的组合、软件,还是在运行中的软件。例如,组件可以是,但不限于是:在处理器上运行的过程、处理器、对象、可执行文件、执行的线程、程序和/或计算机。通过说明的方式,在计算设备上运行的应用和该计算设备两者可以是组件。一个或多个组件可以存在于过程和/或执行的线程内,以及组件可以位于一个计算机上和/或分布在两个或更多个计算机之间。另外,这些组件可以从在其上存储有各种数据结构的各种计算机可读介质中执行。所述组件可以通过诸如根据具有一个或多个数据分组的信号(例如,来自一个组件的数据,该组件与在本地系统、分布式系统中的另一组件进行交互和/或以信号的方式跨越诸如互联网的网络来与其它系统进行交互),来以本地和/或远程处理的方式进行通信。

在本描述中,术语“通信设备”、“无线设备”、“无线电话”、“无线通信设备”和“无线手持设备”是可交换地使用的。随着第三代(“3G”)、***(“4G”)、第五代(“5G”)和其它无线技术的出现,更大的带宽可用性已经使更多便携式计算设备具有更加多种多样的无线能力。

图1示出了用于通过自定义特定于设备的双倍数据速率(DDR)接口参数来减少存储器功耗的系统100的实施例。系统100包括经由DDR接口电力地耦合到存储器的片上系统(SoC)102。如本领域中已知的,DDR接口包括在时钟信号的上升沿和下降沿两者上传输数据的物理层通道或总线。在图1的实施例中,该存储器包括动态随机存取存储器(DRAM)104,以及DDR接口包括DRAM时钟136以及DRAM控制和数据总线134。应当认识到的是,系统100可以是在包括以下各项的任何计算设备中实现的:个人计算机、工作站、服务器、笔记本电脑、游戏控制台、以及诸如蜂窝电话、智能手机、便携式数字助理(PDA)、便携式游戏控制台、导航设备、平板电脑、健身计算机和可穿戴设备(例如,运动手表、健身跟踪设备等)的便携式计算设备(PCD)或者具有无线连接或链路的其它电池供电的设备。

SoC 102包括经由SoC总线115电力地耦合的各种片上组件。在图1的实施例中,SoC102包括一个或多个存储器客户端(例如,中央处理单元(CPU)112、图形处理单元(GPU)、数字信号处理器(DSP))、静态随机访问存储器(SRAM)116、只读存储器(ROM)118、DRAM控制器114、存储器控制器122、功率控制器124、以及经由SoC总线115互相连接的动态时钟和电压缩放(DCVS)控制器120。

CPU 112可以支持高级别操作系统(O/S)126。如在下文中更详细地描述的,CPU112可以执行各种模块(例如,DDR数据眼图训练模块128、DDR接口参数自定义模块130)以用于执行对特定于设备的DDR接口参数的自定义。

功率控制器124是经由功率控制总线142电力地耦合到功率138的,功率控制总线142包括功率监测器140,功率监测器140被配置为测量与SoC 102和DRAM 104相关联的能量使用,以及从而监测存储器功耗。

如在图1中进一步示出的,存储器控制器122可以是经由存储器总线146电力地耦合到外部存储器的(诸如,例如闪速存储器144或其它非易失性存储器设备)。存储器控制器122控制与外部存储器的通信。

DCVS控制器120被配置为实现各种DCVS技术。如本领域中已知的,DCVS技术指的是:选择性地调整应用于SoC组件(例如,CPU 112、功率控制器124和其它硬件设备)的频率和/或电压,以产生期望的性能和/或功率效率特性。

DRAM控制器114包括物理层132,其是电力地耦合到存在于DRAM104上的物理层106的。物理层106是耦合到DRAM***逻辑108的,DRAM***逻辑108是耦合到单元阵列110的。

如在图1中进一步示出的,系统100包括用于实现对DDR接口参数的特定于设备的自定义的专门配置的模块(即,DDR接口参数自定义模块130)。应当认识到的是,对经由特定于设备的自定义后的DDR接口参数的带宽/频率操作点的更精细粒度控制,可以使相同系统设计的独立的单元能够在任何给定的带宽/频率操作点处消耗更少的功率。

如本领域中已知的,存储器接口频率可以是通过从全部存储器客户端请求的需要的业务带宽来确定的。随着业务带宽需求变化,该频率可以上升或下降。通常,可以使用若干电压/频率频段。对于各频率操作点而言,包括SoC、物理通道和DRAM的系统在工厂初始化(factory initialization)期间被调谐为建立将提供可靠操作的“公共参数设置”。图5示出了可以用以改进DRAM控制和数据总线134的电子信号质量的公共参数设置的示例性实施例。由调谐造成的公共参数设置是跨越大样本尺寸的完全相同的系统设计单元(所述单元仅通过独立的SoC和DRAM组件序列号进行区分)来测试的,以及然后部署公共参数设置,其表示对支持跨越部分对部分的改变的最小公分母的让步。公共参数设置是可靠的以及是易于部署的,但由于芯片对芯片以及系统可变性,对于大多数系统而言所述设置可能是保守的,以及导致不必要的功耗和/或性能降低。

图2是示出在用于通过自定义特定于设备的DDR接口参数来减少DDR存储器功耗的系统100中实现的方法200的实施例。作为工厂初始化/配置过程的一部分或者在设备启动时,方法200可以在方块202处开始。应当认识到的是,方法200可以在设备启动时连续地执行以补偿在设备的整个寿命中的老化。方法200可以由DDR接口参数自定义模块130开始和控制。如通过决定方块204示出的,方法200可以重复用于多个带宽/频率操作点中的各带宽/频率操作点。在方块206处,选择带宽/频率操作点中的一个带宽/频率操作点。在方块208处,在所选的操作点处开始存储器测试模式151。在方块210处,在所选择的操作点执行存储器测试151期间,方法200确定用于与DDR接口(即,总线134和136)相关联的一个或多个DDR接口参数的设置的最佳值,所述最佳值:(1)使存储器功耗最小化,以及(2)维持预先确定的DDR数据眼图容限。使存储器功耗最小化的特征是在下文中参考图3来描述的。维持预先确定的DDR数据眼图容限的特征可以是通过与DDR数据眼图训练模块120的通信来促进的,DDR数据眼图训练模块120是在下文中参考图6和图7来描述的。在方块212处,将DDR接口参数设置的最佳值存储在存储器中,以用于在所选择的操作点进行操作时使用。例如,在一实施例中,可以将DDR接口参数设置的最佳值存储在非易失性存储器中,以及响应于计算设备的后续启动,可以从非易失性存储器中检索该设置的最佳值。

在该方式中,在各频率操作点处的DDR接口参数设置可以是针对独立的设备或单元来优化的,以解决潜在的芯片对芯片的改变。在各个频率操作点处执行存储器测试模式151期间,在调整DDR接口参数设置的同时,功率监测器140可以测量SoC 102和DRAM 104的功耗。应当认识到的是,存储器测试模式151运用DRAM 104以表征各频率频段的功耗的大小。可能存在用于各频率频段的多个可靠或成功的参数设置。在一实施例中,最佳设置被确定为导致最低功耗同时将DDR数据眼图容限维持在预先确定的容限内的设置。

图3示出了用于具有完全相同的系统设计100的两个不同样本(即,样本A和样本B)的示例性功率带宽对比图300。例如,样本A可以包括具有系统设计100的第一便携式计算设备,以及样本B可以包括具有相同系统设计100的第二便携式计算设备。在该示例中,系统100提供六个电压频率频段。第一电压频率bin0包括0-400MHz的频率范围。第二电压频率频段bin400包括400-800MHz的频率范围。第三电压频率频段bin800包括800-1200MHz的频率范围。第四电压频率频段bin1200包括1200-1600MHz的频率范围。第五电压频率频段bin1600包括频率范围1600-2000MHz。第六电压频率频段bin2000包括2000-2400MHz的频率范围。实线绘制了由功率监测器140针对第一设备测量的存储器功耗(样本A)。虚线绘制了由功率监测器140针对第二设备测量的存储器功耗(样本B)。

本领域普通技术人员将认识到的是,在样本A与样本B之间的存储器功耗的变化可能是由与SoC 102芯片、DRAM 104芯片相关的芯片对芯片的变化、和/或在包括DRAM控制和数据总线134以及DRAM时钟总线136的物理通道中的变化造成的。在具有完全相同的系统设计的不同设备之间的这些和其它变化可能是由在芯片之间的硅工艺变化引起的,所述变化影响DDR接口参数设置,所述DDR接口参数设置确定诸如接口功率、操作的频率和误比特率的操作特性。例如,如果SoC 102或任何DRAM 104硅片是“慢的”,则对于操作的给定目标频率而言,可能需要被配置有诸如驱动强度或终止强度的参数以进行补偿,导致比“快的”硅片相要高的功耗。“快的”或“慢的”指的是电路信号传播延迟、上升/下降时间和偏斜特性。

示例性示意图300示出了功率监测器140可以确定针对样本A和样本B在相同的频率频段的不同功耗水平。例如,样本A在低频(即,在bin0中的PA0)处具有最低的能量。样本B在峰值频率(即,在bin2000中的PB2000)处具有最低的能量。样本A的斜率通常比样本B要陡(即,[PA800-PA0]>[PB800-PB0])。与在1500MHz处的样本B相比,样本A需要在1100MHz处较早地提升功率。为了使存储器功耗最小化,存在于样本A和样本B中的功率监测器140可以测量对应的示出的存储器功耗,以及确定用于各频率频段的、导致用于各样本的最低存储器功耗的DDR接口参数设置。

图4是示出用于通过自定义特定于设备的DDR接口参数来减少DDR存储器功耗的的另一实施例的流程图。工厂初始化可以开始于方块402处。在方块404处,针对包括系统100的多个单元或设备执行可控实验室测试(captive lab testing)。可控实验室测试涉及确定公共电压和时序参数。在一实施例中,多单元可控实验室测试可以涉及以在上文中描述的常规方式对公共参数设置或值的确定。例如,该公共参数设置或值可以涉及在图5的数据表格500的列502中示出的参数中的任何参数:SoC TX驱动强度、DRAM TX驱动强度、SoC RX终止、DRAM RX终止、写占空比校正、读占空比校正、写均衡、读均衡、写数据总线反转、读数据总线反转、写链路ECC/EDC、读链路ECC/EDC和控制总线链路ECC/EDC。列504描述了在对应的值或设置中的调整如何影响存储器功耗。应当认识到的是,多单元可控实验室测试可以确定导致系统100的可靠、无错误操作的所谓的公共参数设置或值。

在方块406处,公共参数设置或值可以交付给并入系统100的设备的软件构建。在方块408处,在OEM工厂安装期间,并入系统100的设备可以首先启动。在方块410处,公共参数设置或值可以应用于设备,以及系统100可以开始执行存储器测试模式151。在方块412处,DDR数据眼图训练模块128可以开始训练DDR数据眼图参数(例如,水平眼图采样点、垂直眼图采样点),以使针对各频率操作点的DDR数据眼图容限最大化。应当认识到的是,这些DDR数据眼图参数可能不影响数据眼图的形状、尺寸和/或质量。例如,DDR数据眼图训练可以确定在眼图内的最佳采样决定点。相比而言,公共参数设置能够改变数据眼图的形状、尺寸和/或质量(例如,使眼图与嘈杂相对是干净的、与封闭相对是较大的等等)。

参考图6,SoC 102和DRAM 104使用数据选通信(data strobe signal)号(DQS)604和数据信号(DQ)602来发送和接收数据。DQS信号604包括在逻辑0与1之间的转换的参考信号。DQ数据602是在DQS信号604的转换沿(在上升沿和下降沿两者)上捕获的。如本领域中已知的,DDR数据眼图700(图7)是在多个捕获到的数据信号相互叠加时生成的。上升时间指的是从逻辑0转换到1的时间,以及下降时间指的是从逻辑1转换到0的时间。参考电压指的是用于区分逻辑1和0的门限电压。

图7示出了示例性DDR数据眼图700。在x轴上表示时间,以及在y轴上表示参考电压。DDR数据眼图700包括多个相互叠加的捕获到的DQ信号。DDR数据眼图训练模块128可以被配置为确定DDR数据眼图700的中心,所述中心对应于最佳数据选通布置702和最佳参考电压704。DDR数据眼图训练模块128可以实现各种算法,以用于高效地确定针对频率操作点中的各频率操作点的最佳数据选通布置和参考电压值对。

再次参考图4,当“眼图”参数已经被确定为使针对各频率操作点的DDR数据眼图容限最大化时,方法400可以开始确定自定义的、特定于设备的公共参数的过程。在方块414处,在功率监测器140测量功耗的同时,可以调整用于公共参数的设置或值(图5)。在一实施例中,DDR接口参数自定义模块130(图1)扫描通过针对在图5的表格中标识的一个或多个参数的值,以确定产生针对各频率的最低功耗的设置。在决定方块416处,如果最低功率设置没有将DDR数据眼图700维持在预先确定的眼图容限内,则过程可以返回到方块412。例如,参考图7,预先确定的眼图容限可以包括在时域中的最小值(例如,176皮秒)和/或最小的上限和下限电压容限(例如,针对上限容限的38毫伏以及针对下限容限的78毫伏)。然而,如果最低功率设置将DDR数据眼图700维持在预先确定的眼图容限内,则可以利用最佳设置或值来更新表格500(方块418)。在确定用于各频率的公共接口参数的调整后的设置或值之后,工厂初始化可以在方块420处终止。以此方式,最终结果是以使用最少能量的公共参数设置来满足预先确定的眼图容限的可靠的总线操作。

如在上文中提及的,系统100可以并入到任何期望的计算系统中。图8示出了并入示例性便携式计算设备(PCD)800中的系统100。将容易认识到的是,系统100的某些组件可以是包括在SoC 822(例如,DRAM控制器114、DRAM PHY 132、测试模式151、DDR数据眼图训练模块128、DDR接口参数自定义模块130等等)上的,而其它组件(例如,DRAM 104)可以是耦合到SoC 822的外部组件的。SoC 822可以包括多核心CPU 802。多核心CPU 802可以包括第零核心810、第一核心812和第N核心814。例如,所述核心中的一个核心可以包括图形处理单元(GPU),其中其它一个或多个核心包括CPU 802。

显示器控制器828和触摸屏控制器830可以是耦合到CPU 802的。继而,在片上系统822之外的触摸屏显示器806可以是耦合到显示器控制器828和触摸屏控制器830的。

图8进一步示出了视频编码器834(例如,逐行倒相(PAL)编码器、顺序传送彩色与存储(SECAM)编码器或者国家电视标准委员会(NTSC)编码器)是耦合到多核心CPU 802的。进一步地,视频放大器836是耦合到视频编码器834和触摸屏显示器806的。另外,视频端口838是耦合到视频放大器836的。如在图8中示出的,通用串行总线(USB)控制器840是耦合到多核心CPU 802的。另外,USB端口842是耦合到USB控制器840的。

进一步地,如在图8中示出的,数字相机848可以是耦合到多核心CPU802的。在一示例性方面中,数字相机848是电荷耦合器件(CCD)相机或者互补金属氧化半导体(CMOS)相机。

如在图8中进一步示出的,立体声音频编码器解码器(CODEC)850可以是耦合到多核心CPU 802的。此外,音频放大器852可以是耦合到立体声音频CODEC 850的。在示例性方面中,第一立体声扬声器854和第二立体声扬声器856是耦合到音频放大器852的。图8示出了麦克风放大器858还可以是耦合到立体声音频CODEC 850的。另外,麦克风860可以是耦合到麦克风放大器858的。在特定的方面中,调频(FM)无线调谐器862可以是耦合到立体声音频CODEC 850的。另外,FM天线864是耦合到FM无线调谐器862的。进一步地,立体声耳机866可以是耦合到立体声音频CODEC 850的。

图8进一步示出了射频(RF)收发机868可以是耦合到多核心CPU 802的。RF开关870可以是耦合到RF收发机868和RF天线872的。键盘804可以是耦合到多核心CPU 802。另外,具有麦克风的单声道耳机876可以是耦合到多核心CPU 802的。进一步地,振动器设备878可以是耦合到多核心CPU 802的。

图8还示出了电源880可以是耦合到片上系统822的。在特定的方面中,电源880是向需要功率的PCD 800的各个组件提供功率的直流(DC)电源。进一步地,在特定的方面中,该电源是可充电DC电池或者DC电源,所述DC电源是从连接到AC电源的交流电(AC)到DC转换器得到的。

图8进一步指示PCD 800还可以包括网卡888,该网卡888可以用以访问数据网络(例如,局域网、个人区域网或任何其它网络)。网卡888可以是蓝牙网卡、WiFi网卡、个人区域网(PAN)卡、个人区域网超低功率技术(PeANUT)网卡、电视/有线电视/卫星调谐器单元或者本领域公知的任何其它网卡。进一步地,网卡888可以并入到芯片中,即,网卡888可以是在芯片中的完整解决方案,以及可以不是单独的网卡888。

如在图8中描绘的,触摸屏显示器806、视频端口838、USB端口842、照相机848、第一立体声扬声器854、第二立体声扬声器856、麦克风860、FM天线864、立体声耳机866、RF开关870、RF天线872、键盘874、单声道耳机876、振动器878和电源880可以是在片上系统822之外的。

应当认识到的是,在本文中描述的方法步骤中的一个或多个方法步骤可以作为计算机程序指令(诸如在上文中描述的模块)存储在存储器中。这些指令可以由任何合适的处理器结合对应的模块或者与对应的模块一起执行,以执行在本文中描述的方法。

在本说明书中描述的过程或者过程流中的某些步骤,自然地在本发明的其它步骤之前,以实现如描述的功能。然而如果所描述的步骤的顺序或者序列不改变本发明的功能,则本发明不受限于这样的顺序或序列。就是说,应当认识到,在不背离本发明的保护范围或者精神的情况下,一些步骤可以在其它步骤之前、之后或者并行(与其它步骤大体上同时地)执行。在一些实例中,在不背离本发明的情况下,可以省略或者不执行某些步骤。进一步地,诸如“其后”、“然后”、“接下来”等等的词语不旨在限制步骤的顺序。这些词语仅用以引导读者通读示例性方法的描述。

另外,在编程领域的普通技术人员能够编写计算机代码或者识别适当的硬件和/或电路,以例如基于在本说明书中的流程图和关联的描述在没有困难的情况下实现所公开的发明。

因此,对于充分地理解如何利用和使用本发明而言,特定的程序代码指令集合或者详细的硬件设备的公开内容不认为是必需的。所要求保护的计算机实现的过程的创新的功能是在上文的描述中以及结合可以示出各个过程流的附图来更详细地解释的。

在一个或多个示例性方面中,所描述的功能可以在硬件、软件、固件或其任何组合中实现的。如果在软件中实现,所述功能可以作为一个或多个指令或代码存储在计算机可读介质中或者在计算机可读介质上进行发送。计算机可读介质包括计算机存储介质和通信介质两者,所述通信介质包括促进将计算机程序从一个地方传送到另一地方的任何介质。存储介质可以是由计算机能够存取的任何可用的介质。举例而言以及不是限制,这样的计算机可读介质可以包括RAM、ROM、EEPROM、NAND闪存、NOR闪存、M-RAM、P-RAM、R-RAM、CD-ROM或者其它光盘存储器、磁盘存储器或其它磁存储设备、或者能够用以以指令或数据结构的形式携带或存储期望的程序代码并能够由计算机进行存取的任何其它介质。

另外,任何连接适当地称为计算机可读介质。例如,如果软件是使用同轴电缆、光纤电缆、双绞线、数字用户线路(“DSL”)或者诸如红外线、无线电和微波的无线技术从网站、服务器或其它远程源发送的,则同轴电缆、光纤光缆、双绞线、DSL或者诸如红外线、无线电和微波的无线技术是包括在介质的定义中的。

如在本文中使用的,磁盘和光盘包括压缩光盘(“CD”)、激光光盘、光盘、数字通用光盘(“DVD”)、软盘和蓝光光盘,其中磁盘通常磁性地复制数据,而光盘则用激光来光学地复制数据。上述的组合也应当是包括在计算机可读介质的保护范围内的。

对于与本发明相关的领域普通技术人员而言,在不背离本发明的精神和保护范围的情况下,替代的实施例将变得显而易见。因此,虽然已经详细地说明和描述了选择的各方面,但将理解的是,可以在不背离本发明的精神和保护范围的情况下在其中做出各种替换和替代,如通过下文的权利要求规定的。

20页详细技术资料下载
上一篇:一种医用注射器针头装配设备
下一篇:中继装置和信息处理系统

网友询问留言

已有0条留言

还没有人留言评论。精彩留言会获得点赞!

精彩留言,会给你点赞!