一种多层绝缘体上硅锗衬底结构及其制备方法和用途

文档序号:71219 发布日期:2021-10-01 浏览:34次 >En<

阅读说明:本技术 一种多层绝缘体上硅锗衬底结构及其制备方法和用途 (Multilayer silicon germanium substrate structure on insulator and preparation method and application thereof ) 是由 亨利·H·阿达姆松 王桂磊 罗雪 林鸿霄 于 2021-05-18 设计创作,主要内容包括:本发明涉及一种多层绝缘体上硅锗衬底结构,其包括由下至上依次堆叠的背衬硅层、第一绝缘层、第一硅锗层以及交替垂直堆叠在所述第一硅锗层上的n层第二绝缘层和n层第二硅锗层,并且靠近所述第一硅锗层的是所述第二绝缘层;所述第一硅锗层的硅锗材料的化学式为Si-(1-)-yGe-y;所述第二硅锗层的硅锗材料的化学式为Si-(1-z)Ge-z,0<z≤0.5;其中,n为1以上的正整数;所述第二绝缘层存在贯穿所述第二绝缘层的凹槽;并且所述凹槽中充满与所述第二硅锗层的硅锗材料相同的硅锗材料。本发明还涉及一种多层绝缘体上硅锗衬底结构的制备方法。该衬底结构有利于减小器件的短沟道效应,同时有利于提升器件的开态电流,在小尺寸半导体器件的制备中有望得到应用。(The invention relates to a multilayer silicon-germanium-on-insulator substrate structure which comprises a backing silicon layer, a first insulating layer, a first silicon-germanium layer, an n-layer second insulating layer and an n-layer second silicon-germanium layer, wherein the backing silicon layer, the first insulating layer, the first silicon-germanium layer and the n-layer second insulating layer and the n-layer second silicon-germanium layer are stacked in sequence from bottom to top; the chemical formula of the silicon-germanium material of the first silicon-germanium layer is Si 1‑ y Ge y (ii) a The chemical formula of the silicon-germanium material of the second silicon-germanium layer is Si 1‑z Ge z Z is more than 0 and less than or equal to 0.5; wherein n is a positive integer of 1 or more; the second insulating layer is provided with a groove penetrating through the second insulating layer; and the recess is filled with a silicon germanium material that is the same as the silicon germanium material of the second silicon germanium layer. The invention also relates to a preparation method of the multilayer silicon germanium substrate structure on the insulator. The substrate structure is beneficial to reducing the short channel effect of the device and is beneficial to reducing the short channel effect of the deviceThe on-state current of the device is improved, and the method is expected to be applied to the preparation of small-size semiconductor devices.)

一种多层绝缘体上硅锗衬底结构及其制备方法和用途

技术领域

本发明属于半导体制造领域,具体涉及一种多层绝缘体上硅锗衬底结构及其制备方法和用途。

背景技术

随着半导体技术的不断发展,半导体器件特征尺寸不断缩小,现在的工艺技术研发节点已到达3nm及以下。小尺寸下,器件的短沟道效应等严重影响器件的性能,在此情况下新材料、新器件结构、新的集成技术以及封装技术不断提出。

现有的绝缘层上衬底主要是单层的,在实际应用中,静电特性有所改善,但是性能提升有限。

因此,迫切需要开发一种能够克服现有技术缺陷的绝缘体上衬底结构。

发明内容

本发明的目的在于提供一种多层绝缘体上硅锗衬底结构。所述衬底结构可用于垂直堆叠全耗尽晶体管,有利于减小器件的短沟道效应,同时有利于提升器件的开态电流,在小尺寸半导体器件的制备中有望得到应用。

本发明的另一目的在于提供一种多层绝缘体上硅锗衬底结构的制备方法。

本发明的目的可通过如下技术方案实现。

一种多层绝缘体上硅锗衬底结构,包括由下至上依次堆叠的背衬硅层、第一绝缘层、第一硅锗层以及交替垂直堆叠在所述第一硅锗层上的n层第二绝缘层和n层第二硅锗层,并且靠近所述第一硅锗层的是所述第二绝缘层;所述第一硅锗层为Si1-yGey;所述第二硅锗层为Si1-zGez,0<z≤0.5;

其中,n为1以上的正整数;

所述第二绝缘层存在贯穿所述第二绝缘层的凹槽;并且

所述凹槽中充满与所述第二硅锗层的硅锗材料相同的材料。

一种多层绝缘体上硅锗衬底结构的制备方法,其包括:

步骤a:提供绝缘体上硅衬底(SOI),所述绝缘体上硅衬底包括由下至上依次堆叠的背衬硅层、第一绝缘层和硅顶层;

步骤b:在所述硅顶层上形成初始硅锗层,所述初始硅锗层为Si1-xGex,0<x≤0.5;并在所述初始硅锗层上形成绝缘保护层;

步骤c:进行退火处理,以使硅顶层和初始硅锗层进行层间扩散,从而形成第一硅锗层;然后去除所述绝缘保护层;

步骤d:形成第二绝缘层;

步骤e:在所述第二绝缘层上刻蚀出贯穿所述第二绝缘层的凹槽;

步骤f:填充凹槽并形成第二硅锗层,所述第二硅锗层为Si1-zGez,0<z≤0.5,之后任选进行表面平滑处理;

步骤g:重复所述步骤d至步骤f的过程n-1次,所述n为1以上的正整数。

上述多层绝缘体上硅锗衬底结构或通过上述方法制备的多层绝缘体上硅锗衬底结构用于垂直堆叠全耗尽晶体管。

与现有技术相比,本发明达到了以下技术效果:

本发明的多层绝缘体上硅锗衬底结构具有依次堆叠至少一个第二绝缘层和至少一个第二硅锗层,该衬底结构用于垂直堆叠全耗尽晶体管时,具有多层沟道结构,有利于减小器件的短沟道效应,同时多层沟道结构有利于提升器件的开态电流,在小尺寸半导体器件的制备中有望得到应用。

附图说明

通过阅读下文优选实施方式的详细描述,各种其他的优点和益处对于本领域普通技术人员将变得清楚明了。附图仅用于示出优选实施方式的目的,而并不认为是对本发明的限制。而且在整个附图中,用相同的参考符号表示相同的部件。在附图中:

图1为本发明的多层绝缘体上硅锗衬底结构的形成方法的流程图。

图2-8本发明实施例提供的衬底制备方法中每步得到的结构示意图,其中1为背衬硅层,2为第一绝缘层,3为第一硅锗层,4为第二绝缘层,5为第二硅锗层,6为凹槽,31为硅顶层,32为初始硅锗层,33为绝缘保护层。

具体实施方式

以下,将参照附图来描述本公开的实施例。但是应该理解,这些描述只是示例性的,而并非要限制本公开的范围。此外,在以下说明中,省略了对公知结构和技术的描述,以避免不必要地混淆本公开的概念。

在附图中示出了根据本公开实施例的各种结构示意图。这些图并非是按比例绘制的,其中为了清楚表达的目的,放大了某些细节,并且可能省略了某些细节。图中所示出的各种区域、层的形状以及它们之间的相对大小、位置关系仅是示例性的,实际中可能由于制造公差或技术限制而有所偏差,并且本领域技术人员根据实际所需可以另外设计具有不同形状、大小、相对位置的区域/层。

在本公开的上下文中,当将一层/元件称作位于另一层/元件“上”时,该层/元件可以直接位于该另一层/元件上,或者它们之间可以存在居中层/元件。另外,如果在一种朝向中一层/元件位于另一层/元件“上”,那么当调转朝向时,该层/元件可以位于该另一层/元件“下”。

由于现有的衬底制作成全耗尽型的晶体管对短沟道效应优化有限,并且开态电流不足以满足更小尺寸下的应用,为此,本发明提供了一种改进型的衬底,结构如下。

一种多层绝缘体上硅锗衬底结构,包括由下至上依次堆叠的背衬硅层、第一绝缘层、第一硅锗层以及交替垂直堆叠在所述第一硅锗层上的n层第二绝缘层和n层第二硅锗层,并且靠近所述第一硅锗层的是所述第二绝缘层;所述第一硅锗层为Si1-yGey;所述第二硅锗层为Si1-zGez,0<z≤0.5;

其中,n为1以上的正整数;

所述第二绝缘层存在贯穿所述第二绝缘层的凹槽;并且

所述凹槽中充满与所述第二硅锗层的硅锗材料相同的材料。

该衬底结构的特点是:具有堆叠结构,并且由绝缘层、硅锗层交替堆叠而成,其中各硅锗层之间通过凹槽实现了电连接或接触。

这样的衬底结构用于垂直堆叠全耗尽晶体管时有显著优势:能形成多层沟道结构,有利于减小器件的短沟道效应,同时多层沟道结构有利于提升器件的开态电流,在小尺寸半导体器件的制备中有望得到应用。

本发明对于第一绝缘层和第二绝缘层的构成材料并无特别限制。第一绝缘层和第二绝缘层可以是氧化硅或者其他常用的电介质材料,并且两者可相同或不同。

为了提高衬底结构的电特性,第一绝缘层、第一硅锗层、第二绝缘层和第二硅锗层的厚度适宜保持在100nm以下。

本发明对于凹槽的外壁轮廓和凹槽间的间距没有特殊限制。凹槽的外壁轮廓可以是圆形或矩形等,凹槽间的间距可相同或不同。

本发明衬底结构包含的第二绝缘层、第二硅锗层的数量n是任意的,例如1-6或3-6等。

本发明上述衬底结构可采用如下方法制备而成。

第一步:提供绝缘体上硅衬底(SOI),所述绝缘体上硅衬底包括由下至上依次堆叠的背衬硅层、第一绝缘层和硅顶层。

第一绝缘层即为传统的埋氧层,一些优选的实施方式中要求第一绝缘层的厚度在100nm以下;硅顶层即为传统SOI中的顶层硅,一些优选的实施方式中要求硅顶层的厚度在100nm以下,若过厚,可预先减薄,减薄不限制手段,可采用湿法刻蚀、干法刻蚀、湿法刻蚀和干法刻蚀的结合或化学机械抛光(CMP)等。这一步所用的SOI可以从市场上直接购买或自行制备。

第二步:在硅顶层上形成初始硅锗层,初始硅锗层为Si1-xGex,0<x≤0.5;并在初始硅锗层上形成绝缘保护层。

一些优选的实施方式中要求初始硅锗层和绝缘保护层的厚度为100nm以下;可直接形成要求厚度的初始硅锗层和绝缘保护层,或者先过量沉积然后减薄。初始硅锗层的形成方法优选采用外延生长工艺,例如减压化学气相沉积法(RPCVD)进行。本发明对绝缘保护层的形成方法没有特别限制,可采用化学气相沉积法,例如等离子增强化学气相沉积法(PECVD)、低压化学气相沉积法(LPCVD)、常压化学气相淀积法(APCVD)、超高真空化学气相沉积法(UHVCVD)或快速热化学气相沉积法(RTCVD)等进行。本发明对于减薄方法没有特别限制。可通过湿法刻蚀、干法刻蚀、湿法刻蚀和干法刻蚀的结合或化学机械抛光(CMP)等进行减薄。

第三步:进行退火处理,以使硅顶层和初始硅锗层进行层间扩散,从而形成第一硅锗层;然后去除绝缘保护层。

本发明对退火方法没有特别限制。退火处理的温度可为800-1300℃。一些优选的实施方式中要求经退火得到的第一硅锗层的厚度在100nm以下。

本发明对去除绝缘保护层的方法没有特别限制。可通过湿法刻蚀、干法刻蚀或其结合等进行去除。

第四步:在所述第一硅锗层上形成第二绝缘层。

一些优选的实施方式中要求第二绝缘层的厚度为100nm以下;可直接形成要求厚度的第二绝缘层,或者先过量沉积然后减薄。本发明对第二绝缘层的形成方法没有特别限制。可采用化学气相沉积法(CVD)在第一硅锗层上形成第二绝缘层。本发明对于减薄方法没有特别限制。优选地,通过湿法刻蚀、干法刻蚀、湿法刻蚀和干法刻蚀的结合或化学机械抛光(CMP)等进行减薄。

第五步:在第二绝缘层上刻蚀出贯穿第二绝缘层的凹槽。

该凹槽的主要目的是实现各硅锗层之间的接触,其刻蚀手段不限,例如湿法刻蚀、干法刻蚀或其结合等。凹槽的具体结构及排布是任意的,凹槽的外壁轮廓可以是圆形或矩形等,凹槽间的间距可相同或不同。

第六步:填充凹槽并形成第二硅锗层,第二硅锗层的硅锗材料的化学式为Si1- zGez,0<z≤0.5,之后任选进行表面平滑处理。

一些优选的实施方式中要求第二硅锗层的厚度为100nm以下;可直接形成要求厚度的第二硅锗层,或者先过量沉积然后减薄。本发明对填充凹槽和形成第二硅锗层的方法无特别限制。填充凹槽和形成第二硅锗层的步骤可以是同时进行的。优选通过选择性外延生长工艺来填充凹槽和形成第二硅锗层。本发明对于减薄方法没有特别限制。优选地,通过湿法刻蚀、干法刻蚀、湿法刻蚀和干法刻蚀的结合或化学机械抛光(CMP)等进行减薄。

本发明对表面平滑处理的方法没有特别限制。可采用离子束抛光、等离子体辅助化学抛光、液体喷射抛光、磁流变抛光、化学机械抛光(CMP)或弹性发射加工等工艺进行表面平滑处理。

第七步:重复所述第四步至第六步的过程n-1次,所述n为1以上的正整数。

重复时工艺条件的要求同上。

下面将结合具体实施例对本发明作进一步说明。

实施例1

提供如图2所示的SOI衬底,该衬底包括由下至上依次堆叠的背衬硅层1、第一绝缘层2和硅顶层31。第一绝缘层2的厚度在100nm以下。

对硅顶层31进行减薄,厚度控制在100nm以下。

然后在硅顶层31上形成初始硅锗层32,初始硅锗层32为Si1-xGex,0<x≤0.5;并在初始硅锗层32上形成绝缘保护层33,初始硅锗层32和绝缘保护层33的厚度为100nm以下,得到如图3所示的结构。

将如图3所示的结构进行退火处理,以使硅顶层31和初始硅锗层32进行层间扩散,从而形成第一硅锗层3,所得第一硅锗层3的厚度为100nm以下;然后去除绝缘保护层33,得到如图4所示的结构。

然后在第一硅锗层3上形成第二绝缘层4,之后对所得第二绝缘层4进行减薄,厚度控制在100nm以下,得到如图5所示的结构。

接下来在第二绝缘层4上刻蚀凹槽6,其贯穿第二绝缘层4,得到如图6所示的结构。

然后通过选择性外延生长工艺来填充凹槽6并形成第二硅锗层5,第二硅锗层5为Si1-zGez,0<z≤0.5,之后对所得第二硅锗层5进行减薄,厚度控制在100nm以下,得到如图7所示的结构。之后任选地进行表面平滑处理。

实施例2

提供如图2所示的SOI衬底,该衬底包括由下至上依次堆叠的背衬硅层1、第一绝缘层2和硅顶层31。第一绝缘层2和硅顶层31均在100nm以下。

然后在硅顶层31上形成初始硅锗层32,初始硅锗层32为Si1-xGex,0<x≤0.5;并在初始硅锗层32上形成绝缘保护层33,初始硅锗层32和绝缘保护层33的厚度为100nm以下,得到如图3所示的结构。

将如图3所示的结构进行退火处理,以使硅顶层31和初始硅锗层32进行层间扩散,从而形成第一硅锗层3,所得第一硅锗层3的厚度为100nm以下;然后去除绝缘保护层33,得到如图4所示的结构。

然后在第一硅锗层3上形成第二绝缘层4,所得第二绝缘层4的厚度为100nm以下,得到如图5所示的结构。

接下来在第二绝缘层4上刻蚀凹槽6,其贯穿第二绝缘层4,得到如图6所示的结构。

然后通过选择性外延生长工艺来填充凹槽6并形成第二硅锗层5,第二硅锗层5为Si1-zGez,0<z≤0.5,所得第二硅锗层5的厚度为100nm以下,得到如图7所示的结构。之后任选地进行表面平滑处理。

实施例3

提供如图2所示的SOI衬底,该衬底包括由下至上依次堆叠的背衬硅层1、第一绝缘层2和硅顶层31。第一绝缘层2和硅顶层31均在100nm以下。

然后在硅顶层31上形成初始硅锗层32,初始硅锗层32为Si1-xGex,0<x≤0.5;并在初始硅锗层32上形成绝缘保护层33,初始硅锗层32和绝缘保护层33的厚度为100nm以下,得到如图3所示的结构。

将如图3所示的结构进行退火处理,以使硅顶层31和初始硅锗层32进行层间扩散,从而形成第一硅锗层3,所得第一硅锗层3的厚度为100nm以下;然后去除绝缘保护层33,得到如图4所示的结构。

然后在第一硅锗层3上形成第二绝缘层4,所得第二绝缘层4的厚度为100nm以下,得到如图5所示的结构。

接下来在第二绝缘层4上刻蚀凹槽6,其贯穿第二绝缘层4,得到如图6所示的结构。

然后通过选择性外延生长工艺来填充凹槽6并形成第二硅锗层5,第二硅锗层5为Si1-zGez,0<z≤0.5,所得第二硅锗层5的厚度为100nm以下,得到如图7所示的结构。

重复上述形成第二绝缘层4、凹槽6和第二硅锗层5的过程1次,得到如图8所示的结构。之后任选地进行表面平滑处理。

以上所述,仅为本发明较佳的具体实施方式,但本发明的保护范围并不局限于此,任何熟悉本技术领域的技术人员在本发明揭露的技术范围内,可轻易想到的变化或替换,都应涵盖在本发明的保护范围之内。因此,本发明的保护范围应以所述权利要求的保护范围为准。

11页详细技术资料下载
上一篇:一种医用注射器针头装配设备
下一篇:一种多层绝缘体上锗衬底结构及其制备方法和用途

网友询问留言

已有0条留言

还没有人留言评论。精彩留言会获得点赞!

精彩留言,会给你点赞!

技术分类